Diff for /qemu/cpu-defs.h between versions 1.1.1.5 and 1.1.1.7

version 1.1.1.5, 2018/04/24 16:47:33 version 1.1.1.7, 2018/04/24 16:56:50
Line 15 Line 15
  *   *
  * You should have received a copy of the GNU Lesser General Public   * You should have received a copy of the GNU Lesser General Public
  * License along with this library; if not, write to the Free Software   * License along with this library; if not, write to the Free Software
  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA   * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston MA  02110-1301 USA
  */   */
 #ifndef CPU_DEFS_H  #ifndef CPU_DEFS_H
 #define CPU_DEFS_H  #define CPU_DEFS_H
Line 27 Line 27
 #include "config.h"  #include "config.h"
 #include <setjmp.h>  #include <setjmp.h>
 #include <inttypes.h>  #include <inttypes.h>
   #include <signal.h>
 #include "osdep.h"  #include "osdep.h"
   #include "sys-queue.h"
   
 #ifndef TARGET_LONG_BITS  #ifndef TARGET_LONG_BITS
 #error TARGET_LONG_BITS must be defined before including this header  #error TARGET_LONG_BITS must be defined before including this header
Line 76  typedef uint64_t target_phys_addr_t; Line 78  typedef uint64_t target_phys_addr_t;
 #error TARGET_PHYS_ADDR_BITS undefined  #error TARGET_PHYS_ADDR_BITS undefined
 #endif  #endif
   
 /* address in the RAM (different from a physical address) */  
 typedef unsigned long ram_addr_t;  
   
 #define HOST_LONG_SIZE (HOST_LONG_BITS / 8)  #define HOST_LONG_SIZE (HOST_LONG_BITS / 8)
   
 #define EXCP_INTERRUPT  0x10000 /* async interruption */  #define EXCP_INTERRUPT  0x10000 /* async interruption */
 #define EXCP_HLT        0x10001 /* hlt instruction reached */  #define EXCP_HLT        0x10001 /* hlt instruction reached */
 #define EXCP_DEBUG      0x10002 /* cpu stopped after a breakpoint or singlestep */  #define EXCP_DEBUG      0x10002 /* cpu stopped after a breakpoint or singlestep */
 #define EXCP_HALTED     0x10003 /* cpu is halted (waiting for external event) */  #define EXCP_HALTED     0x10003 /* cpu is halted (waiting for external event) */
 #define MAX_BREAKPOINTS 32  
 #define MAX_WATCHPOINTS 32  
   
 #define TB_JMP_CACHE_BITS 12  #define TB_JMP_CACHE_BITS 12
 #define TB_JMP_CACHE_SIZE (1 << TB_JMP_CACHE_BITS)  #define TB_JMP_CACHE_SIZE (1 << TB_JMP_CACHE_BITS)
Line 102  typedef unsigned long ram_addr_t; Line 99  typedef unsigned long ram_addr_t;
 #define CPU_TLB_BITS 8  #define CPU_TLB_BITS 8
 #define CPU_TLB_SIZE (1 << CPU_TLB_BITS)  #define CPU_TLB_SIZE (1 << CPU_TLB_BITS)
   
   #if TARGET_PHYS_ADDR_BITS == 32 && TARGET_LONG_BITS == 32
   #define CPU_TLB_ENTRY_BITS 4
   #else
   #define CPU_TLB_ENTRY_BITS 5
   #endif
   
 typedef struct CPUTLBEntry {  typedef struct CPUTLBEntry {
     /* bit 31 to TARGET_PAGE_BITS : virtual address      /* bit TARGET_LONG_BITS to TARGET_PAGE_BITS : virtual address
        bit TARGET_PAGE_BITS-1..IO_MEM_SHIFT : if non zero, memory io         bit TARGET_PAGE_BITS-1..4  : Nonzero for accesses that should not
                                               zone number                                      go directly to ram.
        bit 3                      : indicates that the entry is invalid         bit 3                      : indicates that the entry is invalid
        bit 2..0                   : zero         bit 2..0                   : zero
     */      */
     target_ulong addr_read;      target_ulong addr_read;
     target_ulong addr_write;      target_ulong addr_write;
     target_ulong addr_code;      target_ulong addr_code;
     /* addend to virtual address to get physical address */      /* Addend to virtual address to get physical address.  IO accesses
          use the corresponding iotlb value.  */
   #if TARGET_PHYS_ADDR_BITS == 64
       /* on i386 Linux make sure it is aligned */
       target_phys_addr_t addend __attribute__((aligned(8)));
   #else
     target_phys_addr_t addend;      target_phys_addr_t addend;
   #endif
       /* padding to get a power of two size */
       uint8_t dummy[(1 << CPU_TLB_ENTRY_BITS) - 
                     (sizeof(target_ulong) * 3 + 
                      ((-sizeof(target_ulong) * 3) & (sizeof(target_phys_addr_t) - 1)) + 
                      sizeof(target_phys_addr_t))];
 } CPUTLBEntry;  } CPUTLBEntry;
   
   #ifdef WORDS_BIGENDIAN
   typedef struct icount_decr_u16 {
       uint16_t high;
       uint16_t low;
   } icount_decr_u16;
   #else
   typedef struct icount_decr_u16 {
       uint16_t low;
       uint16_t high;
   } icount_decr_u16;
   #endif
   
   struct kvm_run;
   struct KVMState;
   
   typedef struct CPUBreakpoint {
       target_ulong pc;
       int flags; /* BP_* */
       TAILQ_ENTRY(CPUBreakpoint) entry;
   } CPUBreakpoint;
   
   typedef struct CPUWatchpoint {
       target_ulong vaddr;
       target_ulong len_mask;
       int flags; /* BP_* */
       TAILQ_ENTRY(CPUWatchpoint) entry;
   } CPUWatchpoint;
   
   #define CPU_TEMP_BUF_NLONGS 128
 #define CPU_COMMON                                                      \  #define CPU_COMMON                                                      \
     struct TranslationBlock *current_tb; /* currently executing TB  */  \      struct TranslationBlock *current_tb; /* currently executing TB  */  \
     /* soft mmu support */                                              \      /* soft mmu support */                                              \
     /* in order to avoid passing too many arguments to the memory       \      /* in order to avoid passing too many arguments to the MMIO         \
        write helpers, we store some rarely used information in the CPU  \         helpers, we store some rarely used information in the CPU        \
        context) */                                                      \         context) */                                                      \
     unsigned long mem_write_pc; /* host pc at which the memory was      \      unsigned long mem_io_pc; /* host pc at which the memory was         \
                                    written */                           \                                  accessed */                             \
     target_ulong mem_write_vaddr; /* target virtual addr at which the   \      target_ulong mem_io_vaddr; /* target virtual addr at which the      \
                                      memory was written */              \                                       memory was accessed */             \
       uint32_t halted; /* Nonzero if the CPU is in suspend state */       \
       uint32_t interrupt_request;                                         \
       volatile sig_atomic_t exit_request;                                 \
     /* The meaning of the MMU modes is defined in the target code. */   \      /* The meaning of the MMU modes is defined in the target code. */   \
     CPUTLBEntry tlb_table[NB_MMU_MODES][CPU_TLB_SIZE];                  \      CPUTLBEntry tlb_table[NB_MMU_MODES][CPU_TLB_SIZE];                  \
       target_phys_addr_t iotlb[NB_MMU_MODES][CPU_TLB_SIZE];               \
     struct TranslationBlock *tb_jmp_cache[TB_JMP_CACHE_SIZE];           \      struct TranslationBlock *tb_jmp_cache[TB_JMP_CACHE_SIZE];           \
       /* buffer for temporaries in the code generator */                  \
       long temp_buf[CPU_TEMP_BUF_NLONGS];                                 \
                                                                           \
       int64_t icount_extra; /* Instructions until next timer event.  */   \
       /* Number of cycles left, with interrupt flag in high bit.          \
          This allows a single read-compare-cbranch-write sequence to test \
          for both decrementer underflow and exceptions.  */               \
       union {                                                             \
           uint32_t u32;                                                   \
           icount_decr_u16 u16;                                            \
       } icount_decr;                                                      \
       uint32_t can_do_io; /* nonzero if memory mapped IO is safe.  */     \
                                                                         \                                                                          \
     /* from this point: preserved by CPU reset */                       \      /* from this point: preserved by CPU reset */                       \
     /* ice debug support */                                             \      /* ice debug support */                                             \
     target_ulong breakpoints[MAX_BREAKPOINTS];                          \      TAILQ_HEAD(breakpoints_head, CPUBreakpoint) breakpoints;            \
     int nb_breakpoints;                                                 \  
     int singlestep_enabled;                                             \      int singlestep_enabled;                                             \
                                                                         \                                                                          \
     struct {                                                            \      TAILQ_HEAD(watchpoints_head, CPUWatchpoint) watchpoints;            \
         target_ulong vaddr;                                             \      CPUWatchpoint *watchpoint_hit;                                      \
         target_phys_addr_t addend;                                      \                                                                          \
     } watchpoint[MAX_WATCHPOINTS];                                      \      struct GDBRegisterState *gdb_regs;                                  \
     int nb_watchpoints;                                                 \                                                                          \
     int watchpoint_hit;                                                 \      /* Core interrupt code */                                           \
       jmp_buf jmp_env;                                                    \
       int exception_index;                                                \
                                                                         \                                                                          \
     void *next_cpu; /* next CPU sharing TB cache */                     \      void *next_cpu; /* next CPU sharing TB cache */                     \
     int cpu_index; /* CPU index (informative) */                        \      int cpu_index; /* CPU index (informative) */                        \
       int running; /* Nonzero if cpu is currently running(usermode).  */  \
     /* user data */                                                     \      /* user data */                                                     \
     void *opaque;                                                       \      void *opaque;                                                       \
                                                                         \                                                                          \
     const char *cpu_model_str;      const char *cpu_model_str;                                          \
       struct KVMState *kvm_state;                                         \
       struct kvm_run *kvm_run;                                            \
       int kvm_fd;
   
 #endif  #endif

Removed from v.1.1.1.5  
changed lines
  Added in v.1.1.1.7


unix.superglobalmegacorp.com