Annotation of qemu/target-ppc/translate_init.c, revision 1.1.1.5

1.1       root        1: /*
                      2:  *  PowerPC CPU initialization for qemu.
1.1.1.4   root        3:  *
                      4:  *  Copyright (c) 2003-2007 Jocelyn Mayer
1.1       root        5:  *
                      6:  * This library is free software; you can redistribute it and/or
                      7:  * modify it under the terms of the GNU Lesser General Public
                      8:  * License as published by the Free Software Foundation; either
                      9:  * version 2 of the License, or (at your option) any later version.
                     10:  *
                     11:  * This library is distributed in the hope that it will be useful,
                     12:  * but WITHOUT ANY WARRANTY; without even the implied warranty of
                     13:  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
                     14:  * Lesser General Public License for more details.
                     15:  *
                     16:  * You should have received a copy of the GNU Lesser General Public
                     17:  * License along with this library; if not, write to the Free Software
1.1.1.5 ! root       18:  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston MA  02110-1301 USA
1.1       root       19:  */
                     20: 
                     21: /* A lot of PowerPC definition have been included here.
                     22:  * Most of them are not usable for now but have been kept
                     23:  * inside "#if defined(TODO) ... #endif" statements to make tests easier.
                     24:  */
                     25: 
1.1.1.4   root       26: #include "dis-asm.h"
1.1.1.5 ! root       27: #include "gdbstub.h"
1.1.1.4   root       28: 
1.1       root       29: //#define PPC_DUMP_CPU
                     30: //#define PPC_DEBUG_SPR
1.1.1.4   root       31: //#define PPC_DUMP_SPR_ACCESSES
                     32: #if defined(CONFIG_USER_ONLY)
                     33: #define TODO_USER_ONLY 1
                     34: #endif
1.1       root       35: 
                     36: struct ppc_def_t {
1.1.1.5 ! root       37:     const char *name;
1.1       root       38:     uint32_t pvr;
1.1.1.4   root       39:     uint32_t svr;
                     40:     uint64_t insns_flags;
1.1       root       41:     uint64_t msr_mask;
1.1.1.4   root       42:     powerpc_mmu_t   mmu_model;
                     43:     powerpc_excp_t  excp_model;
                     44:     powerpc_input_t bus_model;
                     45:     uint32_t flags;
                     46:     int bfd_mach;
                     47:     void (*init_proc)(CPUPPCState *env);
                     48:     int  (*check_pow)(CPUPPCState *env);
1.1       root       49: };
                     50: 
1.1.1.4   root       51: /* For user-mode emulation, we don't emulate any IRQ controller */
                     52: #if defined(CONFIG_USER_ONLY)
                     53: #define PPC_IRQ_INIT_FN(name)                                                 \
                     54: static inline void glue(glue(ppc, name),_irq_init) (CPUPPCState *env)         \
                     55: {                                                                             \
                     56: }
                     57: #else
                     58: #define PPC_IRQ_INIT_FN(name)                                                 \
                     59: void glue(glue(ppc, name),_irq_init) (CPUPPCState *env);
                     60: #endif
                     61: 
                     62: PPC_IRQ_INIT_FN(40x);
                     63: PPC_IRQ_INIT_FN(6xx);
                     64: PPC_IRQ_INIT_FN(970);
1.1.1.5 ! root       65: PPC_IRQ_INIT_FN(e500);
1.1.1.4   root       66: 
1.1       root       67: /* Generic callbacks:
                     68:  * do nothing but store/retrieve spr value
                     69:  */
1.1.1.5 ! root       70: static void spr_read_generic (void *opaque, int gprn, int sprn)
1.1       root       71: {
1.1.1.5 ! root       72:     gen_load_spr(cpu_gpr[gprn], sprn);
        !            73: #ifdef PPC_DUMP_SPR_ACCESSES
        !            74:     {
        !            75:         TCGv t0 = tcg_const_i32(sprn);
        !            76:         gen_helper_load_dump_spr(t0);
        !            77:         tcg_temp_free_i32(t0);
        !            78:     }
        !            79: #endif
1.1       root       80: }
                     81: 
1.1.1.5 ! root       82: static void spr_write_generic (void *opaque, int sprn, int gprn)
1.1       root       83: {
1.1.1.5 ! root       84:     gen_store_spr(sprn, cpu_gpr[gprn]);
        !            85: #ifdef PPC_DUMP_SPR_ACCESSES
        !            86:     {
        !            87:         TCGv t0 = tcg_const_i32(sprn);
        !            88:         gen_helper_store_dump_spr(t0);
        !            89:         tcg_temp_free_i32(t0);
        !            90:     }
1.1.1.4   root       91: #endif
1.1.1.5 ! root       92: }
1.1.1.4   root       93: 
                     94: #if !defined(CONFIG_USER_ONLY)
1.1.1.5 ! root       95: static void spr_write_clear (void *opaque, int sprn, int gprn)
1.1.1.4   root       96: {
1.1.1.5 ! root       97:     TCGv t0 = tcg_temp_new();
        !            98:     TCGv t1 = tcg_temp_new();
        !            99:     gen_load_spr(t0, sprn);
        !           100:     tcg_gen_neg_tl(t1, cpu_gpr[gprn]);
        !           101:     tcg_gen_and_tl(t0, t0, t1);
        !           102:     gen_store_spr(sprn, t0);
        !           103:     tcg_temp_free(t0);
        !           104:     tcg_temp_free(t1);
1.1.1.4   root      105: }
                    106: #endif
1.1       root      107: 
1.1.1.4   root      108: /* SPR common to all PowerPC */
1.1       root      109: /* XER */
1.1.1.5 ! root      110: static void spr_read_xer (void *opaque, int gprn, int sprn)
1.1       root      111: {
1.1.1.5 ! root      112:     tcg_gen_mov_tl(cpu_gpr[gprn], cpu_xer);
1.1       root      113: }
                    114: 
1.1.1.5 ! root      115: static void spr_write_xer (void *opaque, int sprn, int gprn)
1.1       root      116: {
1.1.1.5 ! root      117:     tcg_gen_mov_tl(cpu_xer, cpu_gpr[gprn]);
1.1       root      118: }
                    119: 
                    120: /* LR */
1.1.1.5 ! root      121: static void spr_read_lr (void *opaque, int gprn, int sprn)
1.1       root      122: {
1.1.1.5 ! root      123:     tcg_gen_mov_tl(cpu_gpr[gprn], cpu_lr);
1.1       root      124: }
                    125: 
1.1.1.5 ! root      126: static void spr_write_lr (void *opaque, int sprn, int gprn)
1.1       root      127: {
1.1.1.5 ! root      128:     tcg_gen_mov_tl(cpu_lr, cpu_gpr[gprn]);
1.1       root      129: }
                    130: 
                    131: /* CTR */
1.1.1.5 ! root      132: static void spr_read_ctr (void *opaque, int gprn, int sprn)
1.1       root      133: {
1.1.1.5 ! root      134:     tcg_gen_mov_tl(cpu_gpr[gprn], cpu_ctr);
1.1       root      135: }
                    136: 
1.1.1.5 ! root      137: static void spr_write_ctr (void *opaque, int sprn, int gprn)
1.1       root      138: {
1.1.1.5 ! root      139:     tcg_gen_mov_tl(cpu_ctr, cpu_gpr[gprn]);
1.1       root      140: }
                    141: 
                    142: /* User read access to SPR */
                    143: /* USPRx */
                    144: /* UMMCRx */
                    145: /* UPMCx */
                    146: /* USIA */
                    147: /* UDECR */
1.1.1.5 ! root      148: static void spr_read_ureg (void *opaque, int gprn, int sprn)
1.1       root      149: {
1.1.1.5 ! root      150:     gen_load_spr(cpu_gpr[gprn], sprn + 0x10);
1.1       root      151: }
                    152: 
1.1.1.4   root      153: /* SPR common to all non-embedded PowerPC */
1.1       root      154: /* DECR */
1.1.1.4   root      155: #if !defined(CONFIG_USER_ONLY)
1.1.1.5 ! root      156: static void spr_read_decr (void *opaque, int gprn, int sprn)
1.1       root      157: {
1.1.1.5 ! root      158:     gen_helper_load_decr(cpu_gpr[gprn]);
1.1       root      159: }
                    160: 
1.1.1.5 ! root      161: static void spr_write_decr (void *opaque, int sprn, int gprn)
1.1       root      162: {
1.1.1.5 ! root      163:     gen_helper_store_decr(cpu_gpr[gprn]);
1.1       root      164: }
1.1.1.4   root      165: #endif
1.1       root      166: 
1.1.1.4   root      167: /* SPR common to all non-embedded PowerPC, except 601 */
1.1       root      168: /* Time base */
1.1.1.5 ! root      169: static void spr_read_tbl (void *opaque, int gprn, int sprn)
1.1       root      170: {
1.1.1.5 ! root      171:     gen_helper_load_tbl(cpu_gpr[gprn]);
1.1       root      172: }
                    173: 
1.1.1.5 ! root      174: static void spr_read_tbu (void *opaque, int gprn, int sprn)
1.1       root      175: {
1.1.1.5 ! root      176:     gen_helper_load_tbu(cpu_gpr[gprn]);
1.1       root      177: }
                    178: 
1.1.1.4   root      179: __attribute__ (( unused ))
1.1.1.5 ! root      180: static void spr_read_atbl (void *opaque, int gprn, int sprn)
1.1       root      181: {
1.1.1.5 ! root      182:     gen_helper_load_atbl(cpu_gpr[gprn]);
1.1.1.4   root      183: }
                    184: 
                    185: __attribute__ (( unused ))
1.1.1.5 ! root      186: static void spr_read_atbu (void *opaque, int gprn, int sprn)
1.1.1.4   root      187: {
1.1.1.5 ! root      188:     gen_helper_load_atbu(cpu_gpr[gprn]);
1.1.1.4   root      189: }
                    190: 
                    191: #if !defined(CONFIG_USER_ONLY)
1.1.1.5 ! root      192: static void spr_write_tbl (void *opaque, int sprn, int gprn)
1.1.1.4   root      193: {
1.1.1.5 ! root      194:     gen_helper_store_tbl(cpu_gpr[gprn]);
1.1       root      195: }
                    196: 
1.1.1.5 ! root      197: static void spr_write_tbu (void *opaque, int sprn, int gprn)
1.1       root      198: {
1.1.1.5 ! root      199:     gen_helper_store_tbu(cpu_gpr[gprn]);
1.1       root      200: }
                    201: 
1.1.1.4   root      202: __attribute__ (( unused ))
1.1.1.5 ! root      203: static void spr_write_atbl (void *opaque, int sprn, int gprn)
1.1.1.4   root      204: {
1.1.1.5 ! root      205:     gen_helper_store_atbl(cpu_gpr[gprn]);
1.1.1.4   root      206: }
                    207: 
                    208: __attribute__ (( unused ))
1.1.1.5 ! root      209: static void spr_write_atbu (void *opaque, int sprn, int gprn)
1.1.1.4   root      210: {
1.1.1.5 ! root      211:     gen_helper_store_atbu(cpu_gpr[gprn]);
1.1.1.4   root      212: }
                    213: #endif
                    214: 
                    215: #if !defined(CONFIG_USER_ONLY)
1.1       root      216: /* IBAT0U...IBAT0U */
                    217: /* IBAT0L...IBAT7L */
1.1.1.5 ! root      218: static void spr_read_ibat (void *opaque, int gprn, int sprn)
1.1       root      219: {
1.1.1.5 ! root      220:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, IBAT[sprn & 1][(sprn - SPR_IBAT0U) / 2]));
1.1       root      221: }
                    222: 
1.1.1.5 ! root      223: static void spr_read_ibat_h (void *opaque, int gprn, int sprn)
1.1       root      224: {
1.1.1.5 ! root      225:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, IBAT[sprn & 1][(sprn - SPR_IBAT4U) / 2]));
1.1       root      226: }
                    227: 
1.1.1.5 ! root      228: static void spr_write_ibatu (void *opaque, int sprn, int gprn)
1.1       root      229: {
1.1.1.5 ! root      230:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_IBAT0U) / 2);
        !           231:     gen_helper_store_ibatu(t0, cpu_gpr[gprn]);
        !           232:     tcg_temp_free_i32(t0);
1.1       root      233: }
                    234: 
1.1.1.5 ! root      235: static void spr_write_ibatu_h (void *opaque, int sprn, int gprn)
1.1       root      236: {
1.1.1.5 ! root      237:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_IBAT4U) / 2);
        !           238:     gen_helper_store_ibatu(t0, cpu_gpr[gprn]);
        !           239:     tcg_temp_free_i32(t0);
1.1       root      240: }
                    241: 
1.1.1.5 ! root      242: static void spr_write_ibatl (void *opaque, int sprn, int gprn)
1.1       root      243: {
1.1.1.5 ! root      244:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_IBAT0L) / 2);
        !           245:     gen_helper_store_ibatl(t0, cpu_gpr[gprn]);
        !           246:     tcg_temp_free_i32(t0);
1.1       root      247: }
                    248: 
1.1.1.5 ! root      249: static void spr_write_ibatl_h (void *opaque, int sprn, int gprn)
1.1       root      250: {
1.1.1.5 ! root      251:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_IBAT4L) / 2);
        !           252:     gen_helper_store_ibatl(t0, cpu_gpr[gprn]);
        !           253:     tcg_temp_free_i32(t0);
1.1       root      254: }
                    255: 
                    256: /* DBAT0U...DBAT7U */
                    257: /* DBAT0L...DBAT7L */
1.1.1.5 ! root      258: static void spr_read_dbat (void *opaque, int gprn, int sprn)
1.1       root      259: {
1.1.1.5 ! root      260:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, DBAT[sprn & 1][(sprn - SPR_DBAT0U) / 2]));
1.1       root      261: }
                    262: 
1.1.1.5 ! root      263: static void spr_read_dbat_h (void *opaque, int gprn, int sprn)
1.1       root      264: {
1.1.1.5 ! root      265:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, DBAT[sprn & 1][((sprn - SPR_DBAT4U) / 2) + 4]));
1.1       root      266: }
                    267: 
1.1.1.5 ! root      268: static void spr_write_dbatu (void *opaque, int sprn, int gprn)
1.1       root      269: {
1.1.1.5 ! root      270:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_DBAT0U) / 2);
        !           271:     gen_helper_store_dbatu(t0, cpu_gpr[gprn]);
        !           272:     tcg_temp_free_i32(t0);
1.1       root      273: }
                    274: 
1.1.1.5 ! root      275: static void spr_write_dbatu_h (void *opaque, int sprn, int gprn)
1.1       root      276: {
1.1.1.5 ! root      277:     TCGv_i32 t0 = tcg_const_i32(((sprn - SPR_DBAT4U) / 2) + 4);
        !           278:     gen_helper_store_dbatu(t0, cpu_gpr[gprn]);
        !           279:     tcg_temp_free_i32(t0);
1.1       root      280: }
                    281: 
1.1.1.5 ! root      282: static void spr_write_dbatl (void *opaque, int sprn, int gprn)
1.1       root      283: {
1.1.1.5 ! root      284:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_DBAT0L) / 2);
        !           285:     gen_helper_store_dbatl(t0, cpu_gpr[gprn]);
        !           286:     tcg_temp_free_i32(t0);
1.1       root      287: }
                    288: 
1.1.1.5 ! root      289: static void spr_write_dbatl_h (void *opaque, int sprn, int gprn)
1.1       root      290: {
1.1.1.5 ! root      291:     TCGv_i32 t0 = tcg_const_i32(((sprn - SPR_DBAT4L) / 2) + 4);
        !           292:     gen_helper_store_dbatl(t0, cpu_gpr[gprn]);
        !           293:     tcg_temp_free_i32(t0);
1.1       root      294: }
                    295: 
                    296: /* SDR1 */
1.1.1.5 ! root      297: static void spr_read_sdr1 (void *opaque, int gprn, int sprn)
1.1       root      298: {
1.1.1.5 ! root      299:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, sdr1));
1.1       root      300: }
                    301: 
1.1.1.5 ! root      302: static void spr_write_sdr1 (void *opaque, int sprn, int gprn)
1.1       root      303: {
1.1.1.5 ! root      304:     gen_helper_store_sdr1(cpu_gpr[gprn]);
1.1.1.4   root      305: }
                    306: 
                    307: /* 64 bits PowerPC specific SPRs */
                    308: /* ASR */
                    309: #if defined(TARGET_PPC64)
1.1.1.5 ! root      310: static void spr_read_hior (void *opaque, int gprn, int sprn)
        !           311: {
        !           312:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, excp_prefix));
        !           313: }
        !           314: 
        !           315: static void spr_write_hior (void *opaque, int sprn, int gprn)
1.1.1.4   root      316: {
1.1.1.5 ! root      317:     TCGv t0 = tcg_temp_new();
        !           318:     tcg_gen_andi_tl(t0, cpu_gpr[gprn], 0x3FFFFF00000ULL);
        !           319:     tcg_gen_st_tl(t0, cpu_env, offsetof(CPUState, excp_prefix));
        !           320:     tcg_temp_free(t0);
1.1.1.4   root      321: }
                    322: 
1.1.1.5 ! root      323: static void spr_read_asr (void *opaque, int gprn, int sprn)
1.1.1.4   root      324: {
1.1.1.5 ! root      325:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, asr));
        !           326: }
        !           327: 
        !           328: static void spr_write_asr (void *opaque, int sprn, int gprn)
        !           329: {
        !           330:     gen_helper_store_asr(cpu_gpr[gprn]);
1.1.1.4   root      331: }
                    332: #endif
                    333: #endif
                    334: 
                    335: /* PowerPC 601 specific registers */
                    336: /* RTC */
1.1.1.5 ! root      337: static void spr_read_601_rtcl (void *opaque, int gprn, int sprn)
1.1.1.4   root      338: {
1.1.1.5 ! root      339:     gen_helper_load_601_rtcl(cpu_gpr[gprn]);
1.1.1.4   root      340: }
                    341: 
1.1.1.5 ! root      342: static void spr_read_601_rtcu (void *opaque, int gprn, int sprn)
1.1.1.4   root      343: {
1.1.1.5 ! root      344:     gen_helper_load_601_rtcu(cpu_gpr[gprn]);
1.1.1.4   root      345: }
                    346: 
                    347: #if !defined(CONFIG_USER_ONLY)
1.1.1.5 ! root      348: static void spr_write_601_rtcu (void *opaque, int sprn, int gprn)
1.1.1.4   root      349: {
1.1.1.5 ! root      350:     gen_helper_store_601_rtcu(cpu_gpr[gprn]);
1.1.1.4   root      351: }
                    352: 
1.1.1.5 ! root      353: static void spr_write_601_rtcl (void *opaque, int sprn, int gprn)
1.1.1.4   root      354: {
1.1.1.5 ! root      355:     gen_helper_store_601_rtcl(cpu_gpr[gprn]);
1.1.1.4   root      356: }
                    357: 
1.1.1.5 ! root      358: static void spr_write_hid0_601 (void *opaque, int sprn, int gprn)
1.1.1.4   root      359: {
1.1       root      360:     DisasContext *ctx = opaque;
                    361: 
1.1.1.5 ! root      362:     gen_helper_store_hid0_601(cpu_gpr[gprn]);
1.1.1.4   root      363:     /* Must stop the translation as endianness may have changed */
1.1.1.5 ! root      364:     gen_stop_exception(ctx);
1.1.1.4   root      365: }
                    366: #endif
                    367: 
                    368: /* Unified bats */
                    369: #if !defined(CONFIG_USER_ONLY)
1.1.1.5 ! root      370: static void spr_read_601_ubat (void *opaque, int gprn, int sprn)
1.1.1.4   root      371: {
1.1.1.5 ! root      372:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, IBAT[sprn & 1][(sprn - SPR_IBAT0U) / 2]));
1.1.1.4   root      373: }
                    374: 
1.1.1.5 ! root      375: static void spr_write_601_ubatu (void *opaque, int sprn, int gprn)
1.1.1.4   root      376: {
1.1.1.5 ! root      377:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_IBAT0U) / 2);
        !           378:     gen_helper_store_601_batl(t0, cpu_gpr[gprn]);
        !           379:     tcg_temp_free_i32(t0);
1.1.1.4   root      380: }
                    381: 
1.1.1.5 ! root      382: static void spr_write_601_ubatl (void *opaque, int sprn, int gprn)
1.1.1.4   root      383: {
1.1.1.5 ! root      384:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_IBAT0U) / 2);
        !           385:     gen_helper_store_601_batu(t0, cpu_gpr[gprn]);
        !           386:     tcg_temp_free_i32(t0);
1.1.1.4   root      387: }
                    388: #endif
                    389: 
                    390: /* PowerPC 40x specific registers */
                    391: #if !defined(CONFIG_USER_ONLY)
1.1.1.5 ! root      392: static void spr_read_40x_pit (void *opaque, int gprn, int sprn)
1.1.1.4   root      393: {
1.1.1.5 ! root      394:     gen_helper_load_40x_pit(cpu_gpr[gprn]);
1.1.1.4   root      395: }
                    396: 
1.1.1.5 ! root      397: static void spr_write_40x_pit (void *opaque, int sprn, int gprn)
1.1.1.4   root      398: {
1.1.1.5 ! root      399:     gen_helper_store_40x_pit(cpu_gpr[gprn]);
1.1.1.4   root      400: }
                    401: 
1.1.1.5 ! root      402: static void spr_write_40x_dbcr0 (void *opaque, int sprn, int gprn)
1.1.1.4   root      403: {
                    404:     DisasContext *ctx = opaque;
                    405: 
1.1.1.5 ! root      406:     gen_helper_store_40x_dbcr0(cpu_gpr[gprn]);
1.1.1.4   root      407:     /* We must stop translation as we may have rebooted */
1.1.1.5 ! root      408:     gen_stop_exception(ctx);
1.1.1.4   root      409: }
                    410: 
1.1.1.5 ! root      411: static void spr_write_40x_sler (void *opaque, int sprn, int gprn)
1.1.1.4   root      412: {
1.1.1.5 ! root      413:     gen_helper_store_40x_sler(cpu_gpr[gprn]);
1.1.1.4   root      414: }
                    415: 
1.1.1.5 ! root      416: static void spr_write_booke_tcr (void *opaque, int sprn, int gprn)
1.1.1.4   root      417: {
1.1.1.5 ! root      418:     gen_helper_store_booke_tcr(cpu_gpr[gprn]);
1.1.1.4   root      419: }
                    420: 
1.1.1.5 ! root      421: static void spr_write_booke_tsr (void *opaque, int sprn, int gprn)
1.1.1.4   root      422: {
1.1.1.5 ! root      423:     gen_helper_store_booke_tsr(cpu_gpr[gprn]);
1.1.1.4   root      424: }
                    425: #endif
                    426: 
                    427: /* PowerPC 403 specific registers */
                    428: /* PBL1 / PBU1 / PBL2 / PBU2 */
                    429: #if !defined(CONFIG_USER_ONLY)
1.1.1.5 ! root      430: static void spr_read_403_pbr (void *opaque, int gprn, int sprn)
1.1.1.4   root      431: {
1.1.1.5 ! root      432:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, pb[sprn - SPR_403_PBL1]));
1.1.1.4   root      433: }
                    434: 
1.1.1.5 ! root      435: static void spr_write_403_pbr (void *opaque, int sprn, int gprn)
1.1.1.4   root      436: {
1.1.1.5 ! root      437:     TCGv_i32 t0 = tcg_const_i32(sprn - SPR_403_PBL1);
        !           438:     gen_helper_store_403_pbr(t0, cpu_gpr[gprn]);
        !           439:     tcg_temp_free_i32(t0);
1.1       root      440: }
                    441: 
1.1.1.5 ! root      442: static void spr_write_pir (void *opaque, int sprn, int gprn)
1.1       root      443: {
1.1.1.5 ! root      444:     TCGv t0 = tcg_temp_new();
        !           445:     tcg_gen_andi_tl(t0, cpu_gpr[gprn], 0xF);
        !           446:     gen_store_spr(SPR_PIR, t0);
        !           447:     tcg_temp_free(t0);
1.1       root      448: }
1.1.1.4   root      449: #endif
                    450: 
                    451: #if !defined(CONFIG_USER_ONLY)
                    452: /* Callback used to write the exception vector base */
1.1.1.5 ! root      453: static void spr_write_excp_prefix (void *opaque, int sprn, int gprn)
1.1.1.4   root      454: {
1.1.1.5 ! root      455:     TCGv t0 = tcg_temp_new();
        !           456:     tcg_gen_ld_tl(t0, cpu_env, offsetof(CPUState, ivpr_mask));
        !           457:     tcg_gen_and_tl(t0, t0, cpu_gpr[gprn]);
        !           458:     tcg_gen_st_tl(t0, cpu_env, offsetof(CPUState, excp_prefix));
        !           459:     gen_store_spr(sprn, t0);
1.1.1.4   root      460: }
                    461: 
1.1.1.5 ! root      462: static void spr_write_excp_vector (void *opaque, int sprn, int gprn)
1.1.1.4   root      463: {
                    464:     DisasContext *ctx = opaque;
                    465: 
                    466:     if (sprn >= SPR_BOOKE_IVOR0 && sprn <= SPR_BOOKE_IVOR15) {
1.1.1.5 ! root      467:         TCGv t0 = tcg_temp_new();
        !           468:         tcg_gen_ld_tl(t0, cpu_env, offsetof(CPUState, ivor_mask));
        !           469:         tcg_gen_and_tl(t0, t0, cpu_gpr[gprn]);
        !           470:         tcg_gen_st_tl(t0, cpu_env, offsetof(CPUState, excp_vectors[sprn - SPR_BOOKE_IVOR0]));
        !           471:         gen_store_spr(sprn, t0);
        !           472:         tcg_temp_free(t0);
1.1.1.4   root      473:     } else if (sprn >= SPR_BOOKE_IVOR32 && sprn <= SPR_BOOKE_IVOR37) {
1.1.1.5 ! root      474:         TCGv t0 = tcg_temp_new();
        !           475:         tcg_gen_ld_tl(t0, cpu_env, offsetof(CPUState, ivor_mask));
        !           476:         tcg_gen_and_tl(t0, t0, cpu_gpr[gprn]);
        !           477:         tcg_gen_st_tl(t0, cpu_env, offsetof(CPUState, excp_vectors[sprn - SPR_BOOKE_IVOR32 + 32]));
        !           478:         gen_store_spr(sprn, t0);
        !           479:         tcg_temp_free(t0);
1.1.1.4   root      480:     } else {
                    481:         printf("Trying to write an unknown exception vector %d %03x\n",
                    482:                sprn, sprn);
1.1.1.5 ! root      483:         gen_inval_exception(ctx, POWERPC_EXCP_PRIV_REG);
1.1.1.4   root      484:     }
                    485: }
                    486: #endif
1.1       root      487: 
1.1.1.5 ! root      488: static inline void vscr_init (CPUPPCState *env, uint32_t val)
        !           489: {
        !           490:     env->vscr = val;
        !           491:     /* Altivec always uses round-to-nearest */
        !           492:     set_float_rounding_mode(float_round_nearest_even, &env->vec_status);
        !           493:     set_flush_to_zero(vscr_nj, &env->vec_status);
        !           494: }
        !           495: 
1.1.1.4   root      496: #if defined(CONFIG_USER_ONLY)
                    497: #define spr_register(env, num, name, uea_read, uea_write,                     \
                    498:                      oea_read, oea_write, initial_value)                      \
                    499: do {                                                                          \
                    500:      _spr_register(env, num, name, uea_read, uea_write, initial_value);       \
                    501: } while (0)
                    502: static inline void _spr_register (CPUPPCState *env, int num,
1.1.1.5 ! root      503:                                   const char *name,
        !           504:                                   void (*uea_read)(void *opaque, int gprn, int sprn),
        !           505:                                   void (*uea_write)(void *opaque, int sprn, int gprn),
1.1.1.4   root      506:                                   target_ulong initial_value)
                    507: #else
1.1       root      508: static inline void spr_register (CPUPPCState *env, int num,
1.1.1.5 ! root      509:                                  const char *name,
        !           510:                                  void (*uea_read)(void *opaque, int gprn, int sprn),
        !           511:                                  void (*uea_write)(void *opaque, int sprn, int gprn),
        !           512:                                  void (*oea_read)(void *opaque, int gprn, int sprn),
        !           513:                                  void (*oea_write)(void *opaque, int sprn, int gprn),
1.1       root      514:                                  target_ulong initial_value)
1.1.1.4   root      515: #endif
1.1       root      516: {
                    517:     ppc_spr_t *spr;
                    518: 
                    519:     spr = &env->spr_cb[num];
                    520:     if (spr->name != NULL ||env-> spr[num] != 0x00000000 ||
1.1.1.4   root      521: #if !defined(CONFIG_USER_ONLY)
                    522:         spr->oea_read != NULL || spr->oea_write != NULL ||
                    523: #endif
                    524:         spr->uea_read != NULL || spr->uea_write != NULL) {
1.1       root      525:         printf("Error: Trying to register SPR %d (%03x) twice !\n", num, num);
                    526:         exit(1);
                    527:     }
                    528: #if defined(PPC_DEBUG_SPR)
1.1.1.4   root      529:     printf("*** register spr %d (%03x) %s val " ADDRX "\n", num, num, name,
                    530:            initial_value);
1.1       root      531: #endif
                    532:     spr->name = name;
                    533:     spr->uea_read = uea_read;
                    534:     spr->uea_write = uea_write;
1.1.1.4   root      535: #if !defined(CONFIG_USER_ONLY)
1.1       root      536:     spr->oea_read = oea_read;
                    537:     spr->oea_write = oea_write;
1.1.1.4   root      538: #endif
1.1       root      539:     env->spr[num] = initial_value;
                    540: }
                    541: 
                    542: /* Generic PowerPC SPRs */
                    543: static void gen_spr_generic (CPUPPCState *env)
                    544: {
                    545:     /* Integer processing */
                    546:     spr_register(env, SPR_XER, "XER",
                    547:                  &spr_read_xer, &spr_write_xer,
                    548:                  &spr_read_xer, &spr_write_xer,
                    549:                  0x00000000);
                    550:     /* Branch contol */
                    551:     spr_register(env, SPR_LR, "LR",
                    552:                  &spr_read_lr, &spr_write_lr,
                    553:                  &spr_read_lr, &spr_write_lr,
                    554:                  0x00000000);
                    555:     spr_register(env, SPR_CTR, "CTR",
                    556:                  &spr_read_ctr, &spr_write_ctr,
                    557:                  &spr_read_ctr, &spr_write_ctr,
                    558:                  0x00000000);
                    559:     /* Interrupt processing */
                    560:     spr_register(env, SPR_SRR0, "SRR0",
                    561:                  SPR_NOACCESS, SPR_NOACCESS,
                    562:                  &spr_read_generic, &spr_write_generic,
                    563:                  0x00000000);
                    564:     spr_register(env, SPR_SRR1, "SRR1",
                    565:                  SPR_NOACCESS, SPR_NOACCESS,
                    566:                  &spr_read_generic, &spr_write_generic,
                    567:                  0x00000000);
                    568:     /* Processor control */
                    569:     spr_register(env, SPR_SPRG0, "SPRG0",
                    570:                  SPR_NOACCESS, SPR_NOACCESS,
                    571:                  &spr_read_generic, &spr_write_generic,
                    572:                  0x00000000);
                    573:     spr_register(env, SPR_SPRG1, "SPRG1",
                    574:                  SPR_NOACCESS, SPR_NOACCESS,
                    575:                  &spr_read_generic, &spr_write_generic,
                    576:                  0x00000000);
                    577:     spr_register(env, SPR_SPRG2, "SPRG2",
                    578:                  SPR_NOACCESS, SPR_NOACCESS,
                    579:                  &spr_read_generic, &spr_write_generic,
                    580:                  0x00000000);
                    581:     spr_register(env, SPR_SPRG3, "SPRG3",
                    582:                  SPR_NOACCESS, SPR_NOACCESS,
                    583:                  &spr_read_generic, &spr_write_generic,
                    584:                  0x00000000);
                    585: }
                    586: 
                    587: /* SPR common to all non-embedded PowerPC, including 601 */
                    588: static void gen_spr_ne_601 (CPUPPCState *env)
                    589: {
                    590:     /* Exception processing */
                    591:     spr_register(env, SPR_DSISR, "DSISR",
                    592:                  SPR_NOACCESS, SPR_NOACCESS,
                    593:                  &spr_read_generic, &spr_write_generic,
                    594:                  0x00000000);
                    595:     spr_register(env, SPR_DAR, "DAR",
                    596:                  SPR_NOACCESS, SPR_NOACCESS,
                    597:                  &spr_read_generic, &spr_write_generic,
                    598:                  0x00000000);
                    599:     /* Timer */
                    600:     spr_register(env, SPR_DECR, "DECR",
                    601:                  SPR_NOACCESS, SPR_NOACCESS,
                    602:                  &spr_read_decr, &spr_write_decr,
                    603:                  0x00000000);
                    604:     /* Memory management */
                    605:     spr_register(env, SPR_SDR1, "SDR1",
                    606:                  SPR_NOACCESS, SPR_NOACCESS,
                    607:                  &spr_read_sdr1, &spr_write_sdr1,
                    608:                  0x00000000);
                    609: }
                    610: 
                    611: /* BATs 0-3 */
                    612: static void gen_low_BATs (CPUPPCState *env)
                    613: {
1.1.1.4   root      614: #if !defined(CONFIG_USER_ONLY)
1.1       root      615:     spr_register(env, SPR_IBAT0U, "IBAT0U",
                    616:                  SPR_NOACCESS, SPR_NOACCESS,
                    617:                  &spr_read_ibat, &spr_write_ibatu,
                    618:                  0x00000000);
                    619:     spr_register(env, SPR_IBAT0L, "IBAT0L",
                    620:                  SPR_NOACCESS, SPR_NOACCESS,
                    621:                  &spr_read_ibat, &spr_write_ibatl,
                    622:                  0x00000000);
                    623:     spr_register(env, SPR_IBAT1U, "IBAT1U",
                    624:                  SPR_NOACCESS, SPR_NOACCESS,
                    625:                  &spr_read_ibat, &spr_write_ibatu,
                    626:                  0x00000000);
                    627:     spr_register(env, SPR_IBAT1L, "IBAT1L",
                    628:                  SPR_NOACCESS, SPR_NOACCESS,
                    629:                  &spr_read_ibat, &spr_write_ibatl,
                    630:                  0x00000000);
                    631:     spr_register(env, SPR_IBAT2U, "IBAT2U",
                    632:                  SPR_NOACCESS, SPR_NOACCESS,
                    633:                  &spr_read_ibat, &spr_write_ibatu,
                    634:                  0x00000000);
                    635:     spr_register(env, SPR_IBAT2L, "IBAT2L",
                    636:                  SPR_NOACCESS, SPR_NOACCESS,
                    637:                  &spr_read_ibat, &spr_write_ibatl,
                    638:                  0x00000000);
                    639:     spr_register(env, SPR_IBAT3U, "IBAT3U",
                    640:                  SPR_NOACCESS, SPR_NOACCESS,
                    641:                  &spr_read_ibat, &spr_write_ibatu,
                    642:                  0x00000000);
                    643:     spr_register(env, SPR_IBAT3L, "IBAT3L",
                    644:                  SPR_NOACCESS, SPR_NOACCESS,
                    645:                  &spr_read_ibat, &spr_write_ibatl,
                    646:                  0x00000000);
                    647:     spr_register(env, SPR_DBAT0U, "DBAT0U",
                    648:                  SPR_NOACCESS, SPR_NOACCESS,
                    649:                  &spr_read_dbat, &spr_write_dbatu,
                    650:                  0x00000000);
                    651:     spr_register(env, SPR_DBAT0L, "DBAT0L",
                    652:                  SPR_NOACCESS, SPR_NOACCESS,
                    653:                  &spr_read_dbat, &spr_write_dbatl,
                    654:                  0x00000000);
                    655:     spr_register(env, SPR_DBAT1U, "DBAT1U",
                    656:                  SPR_NOACCESS, SPR_NOACCESS,
                    657:                  &spr_read_dbat, &spr_write_dbatu,
                    658:                  0x00000000);
                    659:     spr_register(env, SPR_DBAT1L, "DBAT1L",
                    660:                  SPR_NOACCESS, SPR_NOACCESS,
                    661:                  &spr_read_dbat, &spr_write_dbatl,
                    662:                  0x00000000);
                    663:     spr_register(env, SPR_DBAT2U, "DBAT2U",
                    664:                  SPR_NOACCESS, SPR_NOACCESS,
                    665:                  &spr_read_dbat, &spr_write_dbatu,
                    666:                  0x00000000);
                    667:     spr_register(env, SPR_DBAT2L, "DBAT2L",
                    668:                  SPR_NOACCESS, SPR_NOACCESS,
                    669:                  &spr_read_dbat, &spr_write_dbatl,
                    670:                  0x00000000);
                    671:     spr_register(env, SPR_DBAT3U, "DBAT3U",
                    672:                  SPR_NOACCESS, SPR_NOACCESS,
                    673:                  &spr_read_dbat, &spr_write_dbatu,
                    674:                  0x00000000);
                    675:     spr_register(env, SPR_DBAT3L, "DBAT3L",
                    676:                  SPR_NOACCESS, SPR_NOACCESS,
                    677:                  &spr_read_dbat, &spr_write_dbatl,
                    678:                  0x00000000);
1.1.1.4   root      679:     env->nb_BATs += 4;
                    680: #endif
1.1       root      681: }
                    682: 
                    683: /* BATs 4-7 */
                    684: static void gen_high_BATs (CPUPPCState *env)
                    685: {
1.1.1.4   root      686: #if !defined(CONFIG_USER_ONLY)
1.1       root      687:     spr_register(env, SPR_IBAT4U, "IBAT4U",
                    688:                  SPR_NOACCESS, SPR_NOACCESS,
                    689:                  &spr_read_ibat_h, &spr_write_ibatu_h,
                    690:                  0x00000000);
                    691:     spr_register(env, SPR_IBAT4L, "IBAT4L",
                    692:                  SPR_NOACCESS, SPR_NOACCESS,
                    693:                  &spr_read_ibat_h, &spr_write_ibatl_h,
                    694:                  0x00000000);
                    695:     spr_register(env, SPR_IBAT5U, "IBAT5U",
                    696:                  SPR_NOACCESS, SPR_NOACCESS,
                    697:                  &spr_read_ibat_h, &spr_write_ibatu_h,
                    698:                  0x00000000);
                    699:     spr_register(env, SPR_IBAT5L, "IBAT5L",
                    700:                  SPR_NOACCESS, SPR_NOACCESS,
                    701:                  &spr_read_ibat_h, &spr_write_ibatl_h,
                    702:                  0x00000000);
                    703:     spr_register(env, SPR_IBAT6U, "IBAT6U",
                    704:                  SPR_NOACCESS, SPR_NOACCESS,
                    705:                  &spr_read_ibat_h, &spr_write_ibatu_h,
                    706:                  0x00000000);
                    707:     spr_register(env, SPR_IBAT6L, "IBAT6L",
                    708:                  SPR_NOACCESS, SPR_NOACCESS,
                    709:                  &spr_read_ibat_h, &spr_write_ibatl_h,
                    710:                  0x00000000);
                    711:     spr_register(env, SPR_IBAT7U, "IBAT7U",
                    712:                  SPR_NOACCESS, SPR_NOACCESS,
                    713:                  &spr_read_ibat_h, &spr_write_ibatu_h,
                    714:                  0x00000000);
                    715:     spr_register(env, SPR_IBAT7L, "IBAT7L",
                    716:                  SPR_NOACCESS, SPR_NOACCESS,
                    717:                  &spr_read_ibat_h, &spr_write_ibatl_h,
                    718:                  0x00000000);
                    719:     spr_register(env, SPR_DBAT4U, "DBAT4U",
                    720:                  SPR_NOACCESS, SPR_NOACCESS,
                    721:                  &spr_read_dbat_h, &spr_write_dbatu_h,
                    722:                  0x00000000);
                    723:     spr_register(env, SPR_DBAT4L, "DBAT4L",
                    724:                  SPR_NOACCESS, SPR_NOACCESS,
                    725:                  &spr_read_dbat_h, &spr_write_dbatl_h,
                    726:                  0x00000000);
                    727:     spr_register(env, SPR_DBAT5U, "DBAT5U",
                    728:                  SPR_NOACCESS, SPR_NOACCESS,
                    729:                  &spr_read_dbat_h, &spr_write_dbatu_h,
                    730:                  0x00000000);
                    731:     spr_register(env, SPR_DBAT5L, "DBAT5L",
                    732:                  SPR_NOACCESS, SPR_NOACCESS,
                    733:                  &spr_read_dbat_h, &spr_write_dbatl_h,
                    734:                  0x00000000);
                    735:     spr_register(env, SPR_DBAT6U, "DBAT6U",
                    736:                  SPR_NOACCESS, SPR_NOACCESS,
                    737:                  &spr_read_dbat_h, &spr_write_dbatu_h,
                    738:                  0x00000000);
                    739:     spr_register(env, SPR_DBAT6L, "DBAT6L",
                    740:                  SPR_NOACCESS, SPR_NOACCESS,
                    741:                  &spr_read_dbat_h, &spr_write_dbatl_h,
                    742:                  0x00000000);
                    743:     spr_register(env, SPR_DBAT7U, "DBAT7U",
                    744:                  SPR_NOACCESS, SPR_NOACCESS,
                    745:                  &spr_read_dbat_h, &spr_write_dbatu_h,
                    746:                  0x00000000);
                    747:     spr_register(env, SPR_DBAT7L, "DBAT7L",
                    748:                  SPR_NOACCESS, SPR_NOACCESS,
                    749:                  &spr_read_dbat_h, &spr_write_dbatl_h,
                    750:                  0x00000000);
1.1.1.4   root      751:     env->nb_BATs += 4;
                    752: #endif
1.1       root      753: }
                    754: 
                    755: /* Generic PowerPC time base */
                    756: static void gen_tbl (CPUPPCState *env)
                    757: {
                    758:     spr_register(env, SPR_VTBL,  "TBL",
                    759:                  &spr_read_tbl, SPR_NOACCESS,
                    760:                  &spr_read_tbl, SPR_NOACCESS,
                    761:                  0x00000000);
                    762:     spr_register(env, SPR_TBL,   "TBL",
                    763:                  SPR_NOACCESS, SPR_NOACCESS,
                    764:                  SPR_NOACCESS, &spr_write_tbl,
                    765:                  0x00000000);
                    766:     spr_register(env, SPR_VTBU,  "TBU",
                    767:                  &spr_read_tbu, SPR_NOACCESS,
                    768:                  &spr_read_tbu, SPR_NOACCESS,
                    769:                  0x00000000);
                    770:     spr_register(env, SPR_TBU,   "TBU",
                    771:                  SPR_NOACCESS, SPR_NOACCESS,
                    772:                  SPR_NOACCESS, &spr_write_tbu,
                    773:                  0x00000000);
                    774: }
                    775: 
1.1.1.4   root      776: /* Softare table search registers */
                    777: static void gen_6xx_7xx_soft_tlb (CPUPPCState *env, int nb_tlbs, int nb_ways)
                    778: {
                    779: #if !defined(CONFIG_USER_ONLY)
                    780:     env->nb_tlb = nb_tlbs;
                    781:     env->nb_ways = nb_ways;
                    782:     env->id_tlbs = 1;
                    783:     spr_register(env, SPR_DMISS, "DMISS",
                    784:                  SPR_NOACCESS, SPR_NOACCESS,
                    785:                  &spr_read_generic, SPR_NOACCESS,
                    786:                  0x00000000);
                    787:     spr_register(env, SPR_DCMP, "DCMP",
                    788:                  SPR_NOACCESS, SPR_NOACCESS,
                    789:                  &spr_read_generic, SPR_NOACCESS,
                    790:                  0x00000000);
                    791:     spr_register(env, SPR_HASH1, "HASH1",
                    792:                  SPR_NOACCESS, SPR_NOACCESS,
                    793:                  &spr_read_generic, SPR_NOACCESS,
                    794:                  0x00000000);
                    795:     spr_register(env, SPR_HASH2, "HASH2",
                    796:                  SPR_NOACCESS, SPR_NOACCESS,
                    797:                  &spr_read_generic, SPR_NOACCESS,
                    798:                  0x00000000);
                    799:     spr_register(env, SPR_IMISS, "IMISS",
                    800:                  SPR_NOACCESS, SPR_NOACCESS,
                    801:                  &spr_read_generic, SPR_NOACCESS,
                    802:                  0x00000000);
                    803:     spr_register(env, SPR_ICMP, "ICMP",
                    804:                  SPR_NOACCESS, SPR_NOACCESS,
                    805:                  &spr_read_generic, SPR_NOACCESS,
                    806:                  0x00000000);
                    807:     spr_register(env, SPR_RPA, "RPA",
                    808:                  SPR_NOACCESS, SPR_NOACCESS,
                    809:                  &spr_read_generic, &spr_write_generic,
                    810:                  0x00000000);
                    811: #endif
                    812: }
                    813: 
                    814: /* SPR common to MPC755 and G2 */
                    815: static void gen_spr_G2_755 (CPUPPCState *env)
                    816: {
                    817:     /* SGPRs */
                    818:     spr_register(env, SPR_SPRG4, "SPRG4",
                    819:                  SPR_NOACCESS, SPR_NOACCESS,
                    820:                  &spr_read_generic, &spr_write_generic,
                    821:                  0x00000000);
                    822:     spr_register(env, SPR_SPRG5, "SPRG5",
                    823:                  SPR_NOACCESS, SPR_NOACCESS,
                    824:                  &spr_read_generic, &spr_write_generic,
                    825:                  0x00000000);
                    826:     spr_register(env, SPR_SPRG6, "SPRG6",
                    827:                  SPR_NOACCESS, SPR_NOACCESS,
                    828:                  &spr_read_generic, &spr_write_generic,
                    829:                  0x00000000);
                    830:     spr_register(env, SPR_SPRG7, "SPRG7",
                    831:                  SPR_NOACCESS, SPR_NOACCESS,
                    832:                  &spr_read_generic, &spr_write_generic,
                    833:                  0x00000000);
                    834: }
                    835: 
1.1       root      836: /* SPR common to all 7xx PowerPC implementations */
                    837: static void gen_spr_7xx (CPUPPCState *env)
                    838: {
                    839:     /* Breakpoints */
                    840:     /* XXX : not implemented */
                    841:     spr_register(env, SPR_DABR, "DABR",
                    842:                  SPR_NOACCESS, SPR_NOACCESS,
                    843:                  &spr_read_generic, &spr_write_generic,
                    844:                  0x00000000);
                    845:     /* XXX : not implemented */
                    846:     spr_register(env, SPR_IABR, "IABR",
                    847:                  SPR_NOACCESS, SPR_NOACCESS,
                    848:                  &spr_read_generic, &spr_write_generic,
                    849:                  0x00000000);
                    850:     /* Cache management */
                    851:     /* XXX : not implemented */
                    852:     spr_register(env, SPR_ICTC, "ICTC",
                    853:                  SPR_NOACCESS, SPR_NOACCESS,
                    854:                  &spr_read_generic, &spr_write_generic,
                    855:                  0x00000000);
                    856:     /* Performance monitors */
                    857:     /* XXX : not implemented */
                    858:     spr_register(env, SPR_MMCR0, "MMCR0",
                    859:                  SPR_NOACCESS, SPR_NOACCESS,
                    860:                  &spr_read_generic, &spr_write_generic,
                    861:                  0x00000000);
                    862:     /* XXX : not implemented */
                    863:     spr_register(env, SPR_MMCR1, "MMCR1",
                    864:                  SPR_NOACCESS, SPR_NOACCESS,
                    865:                  &spr_read_generic, &spr_write_generic,
                    866:                  0x00000000);
                    867:     /* XXX : not implemented */
                    868:     spr_register(env, SPR_PMC1, "PMC1",
                    869:                  SPR_NOACCESS, SPR_NOACCESS,
                    870:                  &spr_read_generic, &spr_write_generic,
                    871:                  0x00000000);
                    872:     /* XXX : not implemented */
                    873:     spr_register(env, SPR_PMC2, "PMC2",
                    874:                  SPR_NOACCESS, SPR_NOACCESS,
                    875:                  &spr_read_generic, &spr_write_generic,
                    876:                  0x00000000);
                    877:     /* XXX : not implemented */
                    878:     spr_register(env, SPR_PMC3, "PMC3",
                    879:                  SPR_NOACCESS, SPR_NOACCESS,
                    880:                  &spr_read_generic, &spr_write_generic,
                    881:                  0x00000000);
                    882:     /* XXX : not implemented */
                    883:     spr_register(env, SPR_PMC4, "PMC4",
                    884:                  SPR_NOACCESS, SPR_NOACCESS,
                    885:                  &spr_read_generic, &spr_write_generic,
                    886:                  0x00000000);
                    887:     /* XXX : not implemented */
1.1.1.4   root      888:     spr_register(env, SPR_SIAR, "SIAR",
1.1       root      889:                  SPR_NOACCESS, SPR_NOACCESS,
                    890:                  &spr_read_generic, SPR_NOACCESS,
                    891:                  0x00000000);
1.1.1.4   root      892:     /* XXX : not implemented */
1.1       root      893:     spr_register(env, SPR_UMMCR0, "UMMCR0",
                    894:                  &spr_read_ureg, SPR_NOACCESS,
                    895:                  &spr_read_ureg, SPR_NOACCESS,
                    896:                  0x00000000);
1.1.1.4   root      897:     /* XXX : not implemented */
1.1       root      898:     spr_register(env, SPR_UMMCR1, "UMMCR1",
                    899:                  &spr_read_ureg, SPR_NOACCESS,
                    900:                  &spr_read_ureg, SPR_NOACCESS,
                    901:                  0x00000000);
1.1.1.4   root      902:     /* XXX : not implemented */
1.1       root      903:     spr_register(env, SPR_UPMC1, "UPMC1",
                    904:                  &spr_read_ureg, SPR_NOACCESS,
                    905:                  &spr_read_ureg, SPR_NOACCESS,
                    906:                  0x00000000);
1.1.1.4   root      907:     /* XXX : not implemented */
1.1       root      908:     spr_register(env, SPR_UPMC2, "UPMC2",
                    909:                  &spr_read_ureg, SPR_NOACCESS,
                    910:                  &spr_read_ureg, SPR_NOACCESS,
                    911:                  0x00000000);
1.1.1.4   root      912:     /* XXX : not implemented */
1.1       root      913:     spr_register(env, SPR_UPMC3, "UPMC3",
                    914:                  &spr_read_ureg, SPR_NOACCESS,
                    915:                  &spr_read_ureg, SPR_NOACCESS,
                    916:                  0x00000000);
1.1.1.4   root      917:     /* XXX : not implemented */
1.1       root      918:     spr_register(env, SPR_UPMC4, "UPMC4",
                    919:                  &spr_read_ureg, SPR_NOACCESS,
                    920:                  &spr_read_ureg, SPR_NOACCESS,
                    921:                  0x00000000);
1.1.1.4   root      922:     /* XXX : not implemented */
                    923:     spr_register(env, SPR_USIAR, "USIAR",
1.1       root      924:                  &spr_read_ureg, SPR_NOACCESS,
                    925:                  &spr_read_ureg, SPR_NOACCESS,
                    926:                  0x00000000);
1.1.1.4   root      927:     /* External access control */
1.1       root      928:     /* XXX : not implemented */
1.1.1.4   root      929:     spr_register(env, SPR_EAR, "EAR",
1.1       root      930:                  SPR_NOACCESS, SPR_NOACCESS,
                    931:                  &spr_read_generic, &spr_write_generic,
                    932:                  0x00000000);
1.1.1.4   root      933: }
                    934: 
                    935: static void gen_spr_thrm (CPUPPCState *env)
                    936: {
                    937:     /* Thermal management */
1.1       root      938:     /* XXX : not implemented */
1.1.1.4   root      939:     spr_register(env, SPR_THRM1, "THRM1",
1.1       root      940:                  SPR_NOACCESS, SPR_NOACCESS,
                    941:                  &spr_read_generic, &spr_write_generic,
                    942:                  0x00000000);
                    943:     /* XXX : not implemented */
1.1.1.4   root      944:     spr_register(env, SPR_THRM2, "THRM2",
1.1       root      945:                  SPR_NOACCESS, SPR_NOACCESS,
                    946:                  &spr_read_generic, &spr_write_generic,
                    947:                  0x00000000);
                    948:     /* XXX : not implemented */
1.1.1.4   root      949:     spr_register(env, SPR_THRM3, "THRM3",
1.1       root      950:                  SPR_NOACCESS, SPR_NOACCESS,
                    951:                  &spr_read_generic, &spr_write_generic,
                    952:                  0x00000000);
                    953: }
                    954: 
                    955: /* SPR specific to PowerPC 604 implementation */
                    956: static void gen_spr_604 (CPUPPCState *env)
                    957: {
                    958:     /* Processor identification */
                    959:     spr_register(env, SPR_PIR, "PIR",
                    960:                  SPR_NOACCESS, SPR_NOACCESS,
                    961:                  &spr_read_generic, &spr_write_pir,
                    962:                  0x00000000);
                    963:     /* Breakpoints */
                    964:     /* XXX : not implemented */
                    965:     spr_register(env, SPR_IABR, "IABR",
                    966:                  SPR_NOACCESS, SPR_NOACCESS,
                    967:                  &spr_read_generic, &spr_write_generic,
                    968:                  0x00000000);
                    969:     /* XXX : not implemented */
                    970:     spr_register(env, SPR_DABR, "DABR",
                    971:                  SPR_NOACCESS, SPR_NOACCESS,
                    972:                  &spr_read_generic, &spr_write_generic,
                    973:                  0x00000000);
                    974:     /* Performance counters */
                    975:     /* XXX : not implemented */
                    976:     spr_register(env, SPR_MMCR0, "MMCR0",
                    977:                  SPR_NOACCESS, SPR_NOACCESS,
                    978:                  &spr_read_generic, &spr_write_generic,
                    979:                  0x00000000);
                    980:     /* XXX : not implemented */
                    981:     spr_register(env, SPR_PMC1, "PMC1",
                    982:                  SPR_NOACCESS, SPR_NOACCESS,
                    983:                  &spr_read_generic, &spr_write_generic,
                    984:                  0x00000000);
                    985:     /* XXX : not implemented */
                    986:     spr_register(env, SPR_PMC2, "PMC2",
                    987:                  SPR_NOACCESS, SPR_NOACCESS,
                    988:                  &spr_read_generic, &spr_write_generic,
                    989:                  0x00000000);
                    990:     /* XXX : not implemented */
1.1.1.4   root      991:     spr_register(env, SPR_SIAR, "SIAR",
1.1       root      992:                  SPR_NOACCESS, SPR_NOACCESS,
                    993:                  &spr_read_generic, SPR_NOACCESS,
                    994:                  0x00000000);
                    995:     /* XXX : not implemented */
                    996:     spr_register(env, SPR_SDA, "SDA",
                    997:                  SPR_NOACCESS, SPR_NOACCESS,
                    998:                  &spr_read_generic, SPR_NOACCESS,
                    999:                  0x00000000);
                   1000:     /* External access control */
                   1001:     /* XXX : not implemented */
                   1002:     spr_register(env, SPR_EAR, "EAR",
                   1003:                  SPR_NOACCESS, SPR_NOACCESS,
                   1004:                  &spr_read_generic, &spr_write_generic,
                   1005:                  0x00000000);
                   1006: }
                   1007: 
1.1.1.4   root     1008: /* SPR specific to PowerPC 603 implementation */
                   1009: static void gen_spr_603 (CPUPPCState *env)
1.1       root     1010: {
1.1.1.4   root     1011:     /* External access control */
                   1012:     /* XXX : not implemented */
                   1013:     spr_register(env, SPR_EAR, "EAR",
1.1       root     1014:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.4   root     1015:                  &spr_read_generic, &spr_write_generic,
                   1016:                  0x00000000);
                   1017: }
1.1       root     1018: 
1.1.1.4   root     1019: /* SPR specific to PowerPC G2 implementation */
                   1020: static void gen_spr_G2 (CPUPPCState *env)
                   1021: {
                   1022:     /* Memory base address */
                   1023:     /* MBAR */
                   1024:     /* XXX : not implemented */
                   1025:     spr_register(env, SPR_MBAR, "MBAR",
1.1       root     1026:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.4   root     1027:                  &spr_read_generic, &spr_write_generic,
                   1028:                  0x00000000);
                   1029:     /* Exception processing */
                   1030:     spr_register(env, SPR_BOOKE_CSRR0, "CSRR0",
                   1031:                  SPR_NOACCESS, SPR_NOACCESS,
                   1032:                  &spr_read_generic, &spr_write_generic,
                   1033:                  0x00000000);
                   1034:     spr_register(env, SPR_BOOKE_CSRR1, "CSRR1",
                   1035:                  SPR_NOACCESS, SPR_NOACCESS,
                   1036:                  &spr_read_generic, &spr_write_generic,
                   1037:                  0x00000000);
                   1038:     /* Breakpoints */
                   1039:     /* XXX : not implemented */
                   1040:     spr_register(env, SPR_DABR, "DABR",
                   1041:                  SPR_NOACCESS, SPR_NOACCESS,
                   1042:                  &spr_read_generic, &spr_write_generic,
                   1043:                  0x00000000);
                   1044:     /* XXX : not implemented */
                   1045:     spr_register(env, SPR_DABR2, "DABR2",
                   1046:                  SPR_NOACCESS, SPR_NOACCESS,
                   1047:                  &spr_read_generic, &spr_write_generic,
                   1048:                  0x00000000);
                   1049:     /* XXX : not implemented */
                   1050:     spr_register(env, SPR_IABR, "IABR",
                   1051:                  SPR_NOACCESS, SPR_NOACCESS,
                   1052:                  &spr_read_generic, &spr_write_generic,
                   1053:                  0x00000000);
                   1054:     /* XXX : not implemented */
                   1055:     spr_register(env, SPR_IABR2, "IABR2",
                   1056:                  SPR_NOACCESS, SPR_NOACCESS,
                   1057:                  &spr_read_generic, &spr_write_generic,
                   1058:                  0x00000000);
                   1059:     /* XXX : not implemented */
                   1060:     spr_register(env, SPR_IBCR, "IBCR",
                   1061:                  SPR_NOACCESS, SPR_NOACCESS,
                   1062:                  &spr_read_generic, &spr_write_generic,
                   1063:                  0x00000000);
                   1064:     /* XXX : not implemented */
                   1065:     spr_register(env, SPR_DBCR, "DBCR",
                   1066:                  SPR_NOACCESS, SPR_NOACCESS,
                   1067:                  &spr_read_generic, &spr_write_generic,
                   1068:                  0x00000000);
1.1       root     1069: }
                   1070: 
1.1.1.4   root     1071: /* SPR specific to PowerPC 602 implementation */
                   1072: static void gen_spr_602 (CPUPPCState *env)
1.1       root     1073: {
1.1.1.4   root     1074:     /* ESA registers */
                   1075:     /* XXX : not implemented */
                   1076:     spr_register(env, SPR_SER, "SER",
                   1077:                  SPR_NOACCESS, SPR_NOACCESS,
                   1078:                  &spr_read_generic, &spr_write_generic,
                   1079:                  0x00000000);
                   1080:     /* XXX : not implemented */
                   1081:     spr_register(env, SPR_SEBR, "SEBR",
                   1082:                  SPR_NOACCESS, SPR_NOACCESS,
                   1083:                  &spr_read_generic, &spr_write_generic,
                   1084:                  0x00000000);
                   1085:     /* XXX : not implemented */
                   1086:     spr_register(env, SPR_ESASRR, "ESASRR",
                   1087:                  SPR_NOACCESS, SPR_NOACCESS,
                   1088:                  &spr_read_generic, &spr_write_generic,
                   1089:                  0x00000000);
                   1090:     /* Floating point status */
                   1091:     /* XXX : not implemented */
                   1092:     spr_register(env, SPR_SP, "SP",
                   1093:                  SPR_NOACCESS, SPR_NOACCESS,
                   1094:                  &spr_read_generic, &spr_write_generic,
                   1095:                  0x00000000);
                   1096:     /* XXX : not implemented */
                   1097:     spr_register(env, SPR_LT, "LT",
                   1098:                  SPR_NOACCESS, SPR_NOACCESS,
                   1099:                  &spr_read_generic, &spr_write_generic,
                   1100:                  0x00000000);
                   1101:     /* Watchdog timer */
                   1102:     /* XXX : not implemented */
                   1103:     spr_register(env, SPR_TCR, "TCR",
                   1104:                  SPR_NOACCESS, SPR_NOACCESS,
                   1105:                  &spr_read_generic, &spr_write_generic,
                   1106:                  0x00000000);
                   1107:     /* Interrupt base */
                   1108:     spr_register(env, SPR_IBR, "IBR",
                   1109:                  SPR_NOACCESS, SPR_NOACCESS,
                   1110:                  &spr_read_generic, &spr_write_generic,
                   1111:                  0x00000000);
                   1112:     /* XXX : not implemented */
                   1113:     spr_register(env, SPR_IABR, "IABR",
                   1114:                  SPR_NOACCESS, SPR_NOACCESS,
                   1115:                  &spr_read_generic, &spr_write_generic,
                   1116:                  0x00000000);
1.1       root     1117: }
                   1118: 
1.1.1.4   root     1119: /* SPR specific to PowerPC 601 implementation */
                   1120: static void gen_spr_601 (CPUPPCState *env)
1.1       root     1121: {
1.1.1.4   root     1122:     /* Multiplication/division register */
                   1123:     /* MQ */
                   1124:     spr_register(env, SPR_MQ, "MQ",
                   1125:                  &spr_read_generic, &spr_write_generic,
                   1126:                  &spr_read_generic, &spr_write_generic,
                   1127:                  0x00000000);
                   1128:     /* RTC registers */
                   1129:     spr_register(env, SPR_601_RTCU, "RTCU",
                   1130:                  SPR_NOACCESS, SPR_NOACCESS,
                   1131:                  SPR_NOACCESS, &spr_write_601_rtcu,
                   1132:                  0x00000000);
                   1133:     spr_register(env, SPR_601_VRTCU, "RTCU",
                   1134:                  &spr_read_601_rtcu, SPR_NOACCESS,
                   1135:                  &spr_read_601_rtcu, SPR_NOACCESS,
                   1136:                  0x00000000);
                   1137:     spr_register(env, SPR_601_RTCL, "RTCL",
                   1138:                  SPR_NOACCESS, SPR_NOACCESS,
                   1139:                  SPR_NOACCESS, &spr_write_601_rtcl,
                   1140:                  0x00000000);
                   1141:     spr_register(env, SPR_601_VRTCL, "RTCL",
                   1142:                  &spr_read_601_rtcl, SPR_NOACCESS,
                   1143:                  &spr_read_601_rtcl, SPR_NOACCESS,
                   1144:                  0x00000000);
                   1145:     /* Timer */
                   1146: #if 0 /* ? */
                   1147:     spr_register(env, SPR_601_UDECR, "UDECR",
                   1148:                  &spr_read_decr, SPR_NOACCESS,
                   1149:                  &spr_read_decr, SPR_NOACCESS,
                   1150:                  0x00000000);
                   1151: #endif
                   1152:     /* External access control */
                   1153:     /* XXX : not implemented */
                   1154:     spr_register(env, SPR_EAR, "EAR",
                   1155:                  SPR_NOACCESS, SPR_NOACCESS,
                   1156:                  &spr_read_generic, &spr_write_generic,
                   1157:                  0x00000000);
                   1158:     /* Memory management */
                   1159: #if !defined(CONFIG_USER_ONLY)
                   1160:     spr_register(env, SPR_IBAT0U, "IBAT0U",
                   1161:                  SPR_NOACCESS, SPR_NOACCESS,
                   1162:                  &spr_read_601_ubat, &spr_write_601_ubatu,
                   1163:                  0x00000000);
                   1164:     spr_register(env, SPR_IBAT0L, "IBAT0L",
                   1165:                  SPR_NOACCESS, SPR_NOACCESS,
                   1166:                  &spr_read_601_ubat, &spr_write_601_ubatl,
                   1167:                  0x00000000);
                   1168:     spr_register(env, SPR_IBAT1U, "IBAT1U",
                   1169:                  SPR_NOACCESS, SPR_NOACCESS,
                   1170:                  &spr_read_601_ubat, &spr_write_601_ubatu,
                   1171:                  0x00000000);
                   1172:     spr_register(env, SPR_IBAT1L, "IBAT1L",
                   1173:                  SPR_NOACCESS, SPR_NOACCESS,
                   1174:                  &spr_read_601_ubat, &spr_write_601_ubatl,
                   1175:                  0x00000000);
                   1176:     spr_register(env, SPR_IBAT2U, "IBAT2U",
                   1177:                  SPR_NOACCESS, SPR_NOACCESS,
                   1178:                  &spr_read_601_ubat, &spr_write_601_ubatu,
                   1179:                  0x00000000);
                   1180:     spr_register(env, SPR_IBAT2L, "IBAT2L",
                   1181:                  SPR_NOACCESS, SPR_NOACCESS,
                   1182:                  &spr_read_601_ubat, &spr_write_601_ubatl,
                   1183:                  0x00000000);
                   1184:     spr_register(env, SPR_IBAT3U, "IBAT3U",
                   1185:                  SPR_NOACCESS, SPR_NOACCESS,
                   1186:                  &spr_read_601_ubat, &spr_write_601_ubatu,
                   1187:                  0x00000000);
                   1188:     spr_register(env, SPR_IBAT3L, "IBAT3L",
                   1189:                  SPR_NOACCESS, SPR_NOACCESS,
                   1190:                  &spr_read_601_ubat, &spr_write_601_ubatl,
                   1191:                  0x00000000);
                   1192:     env->nb_BATs = 4;
                   1193: #endif
1.1       root     1194: }
                   1195: 
1.1.1.4   root     1196: static void gen_spr_74xx (CPUPPCState *env)
1.1       root     1197: {
1.1.1.4   root     1198:     /* Processor identification */
                   1199:     spr_register(env, SPR_PIR, "PIR",
                   1200:                  SPR_NOACCESS, SPR_NOACCESS,
                   1201:                  &spr_read_generic, &spr_write_pir,
                   1202:                  0x00000000);
                   1203:     /* XXX : not implemented */
                   1204:     spr_register(env, SPR_MMCR2, "MMCR2",
                   1205:                  SPR_NOACCESS, SPR_NOACCESS,
                   1206:                  &spr_read_generic, &spr_write_generic,
                   1207:                  0x00000000);
                   1208:     /* XXX : not implemented */
                   1209:     spr_register(env, SPR_UMMCR2, "UMMCR2",
                   1210:                  &spr_read_ureg, SPR_NOACCESS,
                   1211:                  &spr_read_ureg, SPR_NOACCESS,
                   1212:                  0x00000000);
                   1213:     /* XXX: not implemented */
                   1214:     spr_register(env, SPR_BAMR, "BAMR",
                   1215:                  SPR_NOACCESS, SPR_NOACCESS,
                   1216:                  &spr_read_generic, &spr_write_generic,
                   1217:                  0x00000000);
                   1218:     /* XXX : not implemented */
                   1219:     spr_register(env, SPR_MSSCR0, "MSSCR0",
                   1220:                  SPR_NOACCESS, SPR_NOACCESS,
                   1221:                  &spr_read_generic, &spr_write_generic,
                   1222:                  0x00000000);
                   1223:     /* Hardware implementation registers */
                   1224:     /* XXX : not implemented */
                   1225:     spr_register(env, SPR_HID0, "HID0",
                   1226:                  SPR_NOACCESS, SPR_NOACCESS,
                   1227:                  &spr_read_generic, &spr_write_generic,
                   1228:                  0x00000000);
                   1229:     /* XXX : not implemented */
                   1230:     spr_register(env, SPR_HID1, "HID1",
                   1231:                  SPR_NOACCESS, SPR_NOACCESS,
                   1232:                  &spr_read_generic, &spr_write_generic,
                   1233:                  0x00000000);
                   1234:     /* Altivec */
                   1235:     spr_register(env, SPR_VRSAVE, "VRSAVE",
                   1236:                  &spr_read_generic, &spr_write_generic,
                   1237:                  &spr_read_generic, &spr_write_generic,
                   1238:                  0x00000000);
                   1239:     /* XXX : not implemented */
                   1240:     spr_register(env, SPR_L2CR, "L2CR",
                   1241:                  SPR_NOACCESS, SPR_NOACCESS,
                   1242:                  &spr_read_generic, &spr_write_generic,
                   1243:                  0x00000000);
1.1.1.5 ! root     1244:     /* Not strictly an SPR */
        !          1245:     vscr_init(env, 0x00010000);
1.1       root     1246: }
                   1247: 
1.1.1.4   root     1248: static void gen_l3_ctrl (CPUPPCState *env)
1.1       root     1249: {
1.1.1.4   root     1250:     /* L3CR */
                   1251:     /* XXX : not implemented */
                   1252:     spr_register(env, SPR_L3CR, "L3CR",
                   1253:                  SPR_NOACCESS, SPR_NOACCESS,
                   1254:                  &spr_read_generic, &spr_write_generic,
                   1255:                  0x00000000);
                   1256:     /* L3ITCR0 */
                   1257:     /* XXX : not implemented */
                   1258:     spr_register(env, SPR_L3ITCR0, "L3ITCR0",
                   1259:                  SPR_NOACCESS, SPR_NOACCESS,
                   1260:                  &spr_read_generic, &spr_write_generic,
                   1261:                  0x00000000);
                   1262:     /* L3PM */
                   1263:     /* XXX : not implemented */
                   1264:     spr_register(env, SPR_L3PM, "L3PM",
                   1265:                  SPR_NOACCESS, SPR_NOACCESS,
                   1266:                  &spr_read_generic, &spr_write_generic,
                   1267:                  0x00000000);
1.1       root     1268: }
                   1269: 
1.1.1.4   root     1270: static void gen_74xx_soft_tlb (CPUPPCState *env, int nb_tlbs, int nb_ways)
1.1       root     1271: {
1.1.1.4   root     1272: #if !defined(CONFIG_USER_ONLY)
                   1273:     env->nb_tlb = nb_tlbs;
                   1274:     env->nb_ways = nb_ways;
                   1275:     env->id_tlbs = 1;
                   1276:     /* XXX : not implemented */
                   1277:     spr_register(env, SPR_PTEHI, "PTEHI",
                   1278:                  SPR_NOACCESS, SPR_NOACCESS,
                   1279:                  &spr_read_generic, &spr_write_generic,
                   1280:                  0x00000000);
                   1281:     /* XXX : not implemented */
                   1282:     spr_register(env, SPR_PTELO, "PTELO",
                   1283:                  SPR_NOACCESS, SPR_NOACCESS,
                   1284:                  &spr_read_generic, &spr_write_generic,
                   1285:                  0x00000000);
                   1286:     /* XXX : not implemented */
                   1287:     spr_register(env, SPR_TLBMISS, "TLBMISS",
                   1288:                  SPR_NOACCESS, SPR_NOACCESS,
                   1289:                  &spr_read_generic, &spr_write_generic,
                   1290:                  0x00000000);
                   1291: #endif
                   1292: }
1.1       root     1293: 
1.1.1.4   root     1294: static void gen_spr_usprgh (CPUPPCState *env)
1.1       root     1295: {
1.1.1.4   root     1296:     spr_register(env, SPR_USPRG4, "USPRG4",
                   1297:                  &spr_read_ureg, SPR_NOACCESS,
                   1298:                  &spr_read_ureg, SPR_NOACCESS,
                   1299:                  0x00000000);
                   1300:     spr_register(env, SPR_USPRG5, "USPRG5",
                   1301:                  &spr_read_ureg, SPR_NOACCESS,
                   1302:                  &spr_read_ureg, SPR_NOACCESS,
                   1303:                  0x00000000);
                   1304:     spr_register(env, SPR_USPRG6, "USPRG6",
                   1305:                  &spr_read_ureg, SPR_NOACCESS,
                   1306:                  &spr_read_ureg, SPR_NOACCESS,
                   1307:                  0x00000000);
                   1308:     spr_register(env, SPR_USPRG7, "USPRG7",
                   1309:                  &spr_read_ureg, SPR_NOACCESS,
                   1310:                  &spr_read_ureg, SPR_NOACCESS,
                   1311:                  0x00000000);
1.1       root     1312: }
                   1313: 
1.1.1.4   root     1314: /* PowerPC BookE SPR */
                   1315: static void gen_spr_BookE (CPUPPCState *env, uint64_t ivor_mask)
1.1       root     1316: {
1.1.1.5 ! root     1317:     const char *ivor_names[64] = {
1.1.1.4   root     1318:         "IVOR0",  "IVOR1",  "IVOR2",  "IVOR3",
                   1319:         "IVOR4",  "IVOR5",  "IVOR6",  "IVOR7",
                   1320:         "IVOR8",  "IVOR9",  "IVOR10", "IVOR11",
                   1321:         "IVOR12", "IVOR13", "IVOR14", "IVOR15",
                   1322:         "IVOR16", "IVOR17", "IVOR18", "IVOR19",
                   1323:         "IVOR20", "IVOR21", "IVOR22", "IVOR23",
                   1324:         "IVOR24", "IVOR25", "IVOR26", "IVOR27",
                   1325:         "IVOR28", "IVOR29", "IVOR30", "IVOR31",
                   1326:         "IVOR32", "IVOR33", "IVOR34", "IVOR35",
                   1327:         "IVOR36", "IVOR37", "IVOR38", "IVOR39",
                   1328:         "IVOR40", "IVOR41", "IVOR42", "IVOR43",
                   1329:         "IVOR44", "IVOR45", "IVOR46", "IVOR47",
                   1330:         "IVOR48", "IVOR49", "IVOR50", "IVOR51",
                   1331:         "IVOR52", "IVOR53", "IVOR54", "IVOR55",
                   1332:         "IVOR56", "IVOR57", "IVOR58", "IVOR59",
                   1333:         "IVOR60", "IVOR61", "IVOR62", "IVOR63",
                   1334:     };
                   1335: #define SPR_BOOKE_IVORxx (-1)
                   1336:     int ivor_sprn[64] = {
                   1337:         SPR_BOOKE_IVOR0,  SPR_BOOKE_IVOR1,  SPR_BOOKE_IVOR2,  SPR_BOOKE_IVOR3,
                   1338:         SPR_BOOKE_IVOR4,  SPR_BOOKE_IVOR5,  SPR_BOOKE_IVOR6,  SPR_BOOKE_IVOR7,
                   1339:         SPR_BOOKE_IVOR8,  SPR_BOOKE_IVOR9,  SPR_BOOKE_IVOR10, SPR_BOOKE_IVOR11,
                   1340:         SPR_BOOKE_IVOR12, SPR_BOOKE_IVOR13, SPR_BOOKE_IVOR14, SPR_BOOKE_IVOR15,
                   1341:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1342:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1343:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1344:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1345:         SPR_BOOKE_IVOR32, SPR_BOOKE_IVOR33, SPR_BOOKE_IVOR34, SPR_BOOKE_IVOR35,
                   1346:         SPR_BOOKE_IVOR36, SPR_BOOKE_IVOR37, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1347:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1348:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1349:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1350:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1351:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1352:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1353:     };
                   1354:     int i;
1.1       root     1355: 
1.1.1.4   root     1356:     /* Interrupt processing */
                   1357:     spr_register(env, SPR_BOOKE_CSRR0, "CSRR0",
                   1358:                  SPR_NOACCESS, SPR_NOACCESS,
                   1359:                  &spr_read_generic, &spr_write_generic,
                   1360:                  0x00000000);
                   1361:     spr_register(env, SPR_BOOKE_CSRR1, "CSRR1",
                   1362:                  SPR_NOACCESS, SPR_NOACCESS,
                   1363:                  &spr_read_generic, &spr_write_generic,
                   1364:                  0x00000000);
                   1365:     /* Debug */
                   1366:     /* XXX : not implemented */
                   1367:     spr_register(env, SPR_BOOKE_IAC1, "IAC1",
                   1368:                  SPR_NOACCESS, SPR_NOACCESS,
                   1369:                  &spr_read_generic, &spr_write_generic,
                   1370:                  0x00000000);
                   1371:     /* XXX : not implemented */
                   1372:     spr_register(env, SPR_BOOKE_IAC2, "IAC2",
                   1373:                  SPR_NOACCESS, SPR_NOACCESS,
                   1374:                  &spr_read_generic, &spr_write_generic,
                   1375:                  0x00000000);
                   1376:     /* XXX : not implemented */
                   1377:     spr_register(env, SPR_BOOKE_DAC1, "DAC1",
                   1378:                  SPR_NOACCESS, SPR_NOACCESS,
                   1379:                  &spr_read_generic, &spr_write_generic,
                   1380:                  0x00000000);
                   1381:     /* XXX : not implemented */
                   1382:     spr_register(env, SPR_BOOKE_DAC2, "DAC2",
                   1383:                  SPR_NOACCESS, SPR_NOACCESS,
                   1384:                  &spr_read_generic, &spr_write_generic,
                   1385:                  0x00000000);
                   1386:     /* XXX : not implemented */
                   1387:     spr_register(env, SPR_BOOKE_DBCR0, "DBCR0",
                   1388:                  SPR_NOACCESS, SPR_NOACCESS,
                   1389:                  &spr_read_generic, &spr_write_generic,
                   1390:                  0x00000000);
                   1391:     /* XXX : not implemented */
                   1392:     spr_register(env, SPR_BOOKE_DBCR1, "DBCR1",
                   1393:                  SPR_NOACCESS, SPR_NOACCESS,
                   1394:                  &spr_read_generic, &spr_write_generic,
                   1395:                  0x00000000);
                   1396:     /* XXX : not implemented */
                   1397:     spr_register(env, SPR_BOOKE_DBCR2, "DBCR2",
                   1398:                  SPR_NOACCESS, SPR_NOACCESS,
                   1399:                  &spr_read_generic, &spr_write_generic,
                   1400:                  0x00000000);
                   1401:     /* XXX : not implemented */
                   1402:     spr_register(env, SPR_BOOKE_DBSR, "DBSR",
                   1403:                  SPR_NOACCESS, SPR_NOACCESS,
                   1404:                  &spr_read_generic, &spr_write_clear,
                   1405:                  0x00000000);
                   1406:     spr_register(env, SPR_BOOKE_DEAR, "DEAR",
                   1407:                  SPR_NOACCESS, SPR_NOACCESS,
                   1408:                  &spr_read_generic, &spr_write_generic,
                   1409:                  0x00000000);
                   1410:     spr_register(env, SPR_BOOKE_ESR, "ESR",
                   1411:                  SPR_NOACCESS, SPR_NOACCESS,
                   1412:                  &spr_read_generic, &spr_write_generic,
                   1413:                  0x00000000);
                   1414:     spr_register(env, SPR_BOOKE_IVPR, "IVPR",
                   1415:                  SPR_NOACCESS, SPR_NOACCESS,
                   1416:                  &spr_read_generic, &spr_write_excp_prefix,
                   1417:                  0x00000000);
                   1418:     /* Exception vectors */
                   1419:     for (i = 0; i < 64; i++) {
                   1420:         if (ivor_mask & (1ULL << i)) {
                   1421:             if (ivor_sprn[i] == SPR_BOOKE_IVORxx) {
                   1422:                 fprintf(stderr, "ERROR: IVOR %d SPR is not defined\n", i);
                   1423:                 exit(1);
                   1424:             }
                   1425:             spr_register(env, ivor_sprn[i], ivor_names[i],
                   1426:                          SPR_NOACCESS, SPR_NOACCESS,
                   1427:                          &spr_read_generic, &spr_write_excp_vector,
                   1428:                          0x00000000);
1.1       root     1429:         }
                   1430:     }
1.1.1.4   root     1431:     spr_register(env, SPR_BOOKE_PID, "PID",
                   1432:                  SPR_NOACCESS, SPR_NOACCESS,
                   1433:                  &spr_read_generic, &spr_write_generic,
                   1434:                  0x00000000);
                   1435:     spr_register(env, SPR_BOOKE_TCR, "TCR",
                   1436:                  SPR_NOACCESS, SPR_NOACCESS,
                   1437:                  &spr_read_generic, &spr_write_booke_tcr,
                   1438:                  0x00000000);
                   1439:     spr_register(env, SPR_BOOKE_TSR, "TSR",
                   1440:                  SPR_NOACCESS, SPR_NOACCESS,
                   1441:                  &spr_read_generic, &spr_write_booke_tsr,
                   1442:                  0x00000000);
                   1443:     /* Timer */
                   1444:     spr_register(env, SPR_DECR, "DECR",
                   1445:                  SPR_NOACCESS, SPR_NOACCESS,
                   1446:                  &spr_read_decr, &spr_write_decr,
                   1447:                  0x00000000);
                   1448:     spr_register(env, SPR_BOOKE_DECAR, "DECAR",
                   1449:                  SPR_NOACCESS, SPR_NOACCESS,
                   1450:                  SPR_NOACCESS, &spr_write_generic,
                   1451:                  0x00000000);
                   1452:     /* SPRGs */
                   1453:     spr_register(env, SPR_USPRG0, "USPRG0",
                   1454:                  &spr_read_generic, &spr_write_generic,
                   1455:                  &spr_read_generic, &spr_write_generic,
                   1456:                  0x00000000);
                   1457:     spr_register(env, SPR_SPRG4, "SPRG4",
                   1458:                  SPR_NOACCESS, SPR_NOACCESS,
                   1459:                  &spr_read_generic, &spr_write_generic,
                   1460:                  0x00000000);
                   1461:     spr_register(env, SPR_SPRG5, "SPRG5",
                   1462:                  SPR_NOACCESS, SPR_NOACCESS,
                   1463:                  &spr_read_generic, &spr_write_generic,
                   1464:                  0x00000000);
                   1465:     spr_register(env, SPR_SPRG6, "SPRG6",
                   1466:                  SPR_NOACCESS, SPR_NOACCESS,
                   1467:                  &spr_read_generic, &spr_write_generic,
                   1468:                  0x00000000);
                   1469:     spr_register(env, SPR_SPRG7, "SPRG7",
                   1470:                  SPR_NOACCESS, SPR_NOACCESS,
                   1471:                  &spr_read_generic, &spr_write_generic,
                   1472:                  0x00000000);
1.1       root     1473: }
                   1474: 
1.1.1.4   root     1475: /* FSL storage control registers */
                   1476: static void gen_spr_BookE_FSL (CPUPPCState *env, uint32_t mas_mask)
1.1       root     1477: {
1.1.1.4   root     1478: #if !defined(CONFIG_USER_ONLY)
1.1.1.5 ! root     1479:     const char *mas_names[8] = {
1.1.1.4   root     1480:         "MAS0", "MAS1", "MAS2", "MAS3", "MAS4", "MAS5", "MAS6", "MAS7",
                   1481:     };
                   1482:     int mas_sprn[8] = {
                   1483:         SPR_BOOKE_MAS0, SPR_BOOKE_MAS1, SPR_BOOKE_MAS2, SPR_BOOKE_MAS3,
                   1484:         SPR_BOOKE_MAS4, SPR_BOOKE_MAS5, SPR_BOOKE_MAS6, SPR_BOOKE_MAS7,
                   1485:     };
                   1486:     int i;
1.1       root     1487: 
1.1.1.4   root     1488:     /* TLB assist registers */
                   1489:     /* XXX : not implemented */
                   1490:     for (i = 0; i < 8; i++) {
                   1491:         if (mas_mask & (1 << i)) {
                   1492:             spr_register(env, mas_sprn[i], mas_names[i],
                   1493:                          SPR_NOACCESS, SPR_NOACCESS,
                   1494:                          &spr_read_generic, &spr_write_generic,
                   1495:                          0x00000000);
                   1496:         }
                   1497:     }
                   1498:     if (env->nb_pids > 1) {
                   1499:         /* XXX : not implemented */
                   1500:         spr_register(env, SPR_BOOKE_PID1, "PID1",
                   1501:                      SPR_NOACCESS, SPR_NOACCESS,
                   1502:                      &spr_read_generic, &spr_write_generic,
                   1503:                      0x00000000);
                   1504:     }
                   1505:     if (env->nb_pids > 2) {
                   1506:         /* XXX : not implemented */
                   1507:         spr_register(env, SPR_BOOKE_PID2, "PID2",
                   1508:                      SPR_NOACCESS, SPR_NOACCESS,
                   1509:                      &spr_read_generic, &spr_write_generic,
                   1510:                      0x00000000);
                   1511:     }
                   1512:     /* XXX : not implemented */
                   1513:     spr_register(env, SPR_MMUCFG, "MMUCFG",
                   1514:                  SPR_NOACCESS, SPR_NOACCESS,
                   1515:                  &spr_read_generic, SPR_NOACCESS,
                   1516:                  0x00000000); /* TOFIX */
                   1517:     /* XXX : not implemented */
                   1518:     spr_register(env, SPR_MMUCSR0, "MMUCSR0",
                   1519:                  SPR_NOACCESS, SPR_NOACCESS,
                   1520:                  &spr_read_generic, &spr_write_generic,
                   1521:                  0x00000000); /* TOFIX */
                   1522:     switch (env->nb_ways) {
                   1523:     case 4:
                   1524:         /* XXX : not implemented */
                   1525:         spr_register(env, SPR_BOOKE_TLB3CFG, "TLB3CFG",
                   1526:                      SPR_NOACCESS, SPR_NOACCESS,
                   1527:                      &spr_read_generic, SPR_NOACCESS,
                   1528:                      0x00000000); /* TOFIX */
                   1529:         /* Fallthru */
                   1530:     case 3:
                   1531:         /* XXX : not implemented */
                   1532:         spr_register(env, SPR_BOOKE_TLB2CFG, "TLB2CFG",
                   1533:                      SPR_NOACCESS, SPR_NOACCESS,
                   1534:                      &spr_read_generic, SPR_NOACCESS,
                   1535:                      0x00000000); /* TOFIX */
                   1536:         /* Fallthru */
                   1537:     case 2:
                   1538:         /* XXX : not implemented */
                   1539:         spr_register(env, SPR_BOOKE_TLB1CFG, "TLB1CFG",
                   1540:                      SPR_NOACCESS, SPR_NOACCESS,
                   1541:                      &spr_read_generic, SPR_NOACCESS,
                   1542:                      0x00000000); /* TOFIX */
                   1543:         /* Fallthru */
                   1544:     case 1:
                   1545:         /* XXX : not implemented */
                   1546:         spr_register(env, SPR_BOOKE_TLB0CFG, "TLB0CFG",
                   1547:                      SPR_NOACCESS, SPR_NOACCESS,
                   1548:                      &spr_read_generic, SPR_NOACCESS,
                   1549:                      0x00000000); /* TOFIX */
                   1550:         /* Fallthru */
                   1551:     case 0:
                   1552:     default:
                   1553:         break;
                   1554:     }
                   1555: #endif
1.1       root     1556: }
                   1557: 
1.1.1.4   root     1558: /* SPR specific to PowerPC 440 implementation */
                   1559: static void gen_spr_440 (CPUPPCState *env)
1.1       root     1560: {
1.1.1.4   root     1561:     /* Cache control */
                   1562:     /* XXX : not implemented */
                   1563:     spr_register(env, SPR_440_DNV0, "DNV0",
                   1564:                  SPR_NOACCESS, SPR_NOACCESS,
                   1565:                  &spr_read_generic, &spr_write_generic,
                   1566:                  0x00000000);
                   1567:     /* XXX : not implemented */
                   1568:     spr_register(env, SPR_440_DNV1, "DNV1",
                   1569:                  SPR_NOACCESS, SPR_NOACCESS,
                   1570:                  &spr_read_generic, &spr_write_generic,
                   1571:                  0x00000000);
                   1572:     /* XXX : not implemented */
                   1573:     spr_register(env, SPR_440_DNV2, "DNV2",
                   1574:                  SPR_NOACCESS, SPR_NOACCESS,
                   1575:                  &spr_read_generic, &spr_write_generic,
                   1576:                  0x00000000);
                   1577:     /* XXX : not implemented */
                   1578:     spr_register(env, SPR_440_DNV3, "DNV3",
                   1579:                  SPR_NOACCESS, SPR_NOACCESS,
                   1580:                  &spr_read_generic, &spr_write_generic,
                   1581:                  0x00000000);
                   1582:     /* XXX : not implemented */
                   1583:     spr_register(env, SPR_440_DTV0, "DTV0",
                   1584:                  SPR_NOACCESS, SPR_NOACCESS,
                   1585:                  &spr_read_generic, &spr_write_generic,
                   1586:                  0x00000000);
                   1587:     /* XXX : not implemented */
                   1588:     spr_register(env, SPR_440_DTV1, "DTV1",
                   1589:                  SPR_NOACCESS, SPR_NOACCESS,
                   1590:                  &spr_read_generic, &spr_write_generic,
                   1591:                  0x00000000);
                   1592:     /* XXX : not implemented */
                   1593:     spr_register(env, SPR_440_DTV2, "DTV2",
                   1594:                  SPR_NOACCESS, SPR_NOACCESS,
                   1595:                  &spr_read_generic, &spr_write_generic,
                   1596:                  0x00000000);
                   1597:     /* XXX : not implemented */
                   1598:     spr_register(env, SPR_440_DTV3, "DTV3",
                   1599:                  SPR_NOACCESS, SPR_NOACCESS,
                   1600:                  &spr_read_generic, &spr_write_generic,
                   1601:                  0x00000000);
                   1602:     /* XXX : not implemented */
                   1603:     spr_register(env, SPR_440_DVLIM, "DVLIM",
                   1604:                  SPR_NOACCESS, SPR_NOACCESS,
                   1605:                  &spr_read_generic, &spr_write_generic,
                   1606:                  0x00000000);
                   1607:     /* XXX : not implemented */
                   1608:     spr_register(env, SPR_440_INV0, "INV0",
                   1609:                  SPR_NOACCESS, SPR_NOACCESS,
                   1610:                  &spr_read_generic, &spr_write_generic,
                   1611:                  0x00000000);
                   1612:     /* XXX : not implemented */
                   1613:     spr_register(env, SPR_440_INV1, "INV1",
                   1614:                  SPR_NOACCESS, SPR_NOACCESS,
                   1615:                  &spr_read_generic, &spr_write_generic,
                   1616:                  0x00000000);
                   1617:     /* XXX : not implemented */
                   1618:     spr_register(env, SPR_440_INV2, "INV2",
                   1619:                  SPR_NOACCESS, SPR_NOACCESS,
                   1620:                  &spr_read_generic, &spr_write_generic,
                   1621:                  0x00000000);
                   1622:     /* XXX : not implemented */
                   1623:     spr_register(env, SPR_440_INV3, "INV3",
                   1624:                  SPR_NOACCESS, SPR_NOACCESS,
                   1625:                  &spr_read_generic, &spr_write_generic,
                   1626:                  0x00000000);
                   1627:     /* XXX : not implemented */
                   1628:     spr_register(env, SPR_440_ITV0, "ITV0",
                   1629:                  SPR_NOACCESS, SPR_NOACCESS,
                   1630:                  &spr_read_generic, &spr_write_generic,
                   1631:                  0x00000000);
                   1632:     /* XXX : not implemented */
                   1633:     spr_register(env, SPR_440_ITV1, "ITV1",
                   1634:                  SPR_NOACCESS, SPR_NOACCESS,
                   1635:                  &spr_read_generic, &spr_write_generic,
                   1636:                  0x00000000);
                   1637:     /* XXX : not implemented */
                   1638:     spr_register(env, SPR_440_ITV2, "ITV2",
                   1639:                  SPR_NOACCESS, SPR_NOACCESS,
                   1640:                  &spr_read_generic, &spr_write_generic,
                   1641:                  0x00000000);
                   1642:     /* XXX : not implemented */
                   1643:     spr_register(env, SPR_440_ITV3, "ITV3",
                   1644:                  SPR_NOACCESS, SPR_NOACCESS,
                   1645:                  &spr_read_generic, &spr_write_generic,
                   1646:                  0x00000000);
                   1647:     /* XXX : not implemented */
                   1648:     spr_register(env, SPR_440_IVLIM, "IVLIM",
                   1649:                  SPR_NOACCESS, SPR_NOACCESS,
                   1650:                  &spr_read_generic, &spr_write_generic,
                   1651:                  0x00000000);
                   1652:     /* Cache debug */
                   1653:     /* XXX : not implemented */
                   1654:     spr_register(env, SPR_BOOKE_DCDBTRH, "DCDBTRH",
                   1655:                  SPR_NOACCESS, SPR_NOACCESS,
                   1656:                  &spr_read_generic, SPR_NOACCESS,
                   1657:                  0x00000000);
                   1658:     /* XXX : not implemented */
                   1659:     spr_register(env, SPR_BOOKE_DCDBTRL, "DCDBTRL",
                   1660:                  SPR_NOACCESS, SPR_NOACCESS,
                   1661:                  &spr_read_generic, SPR_NOACCESS,
                   1662:                  0x00000000);
                   1663:     /* XXX : not implemented */
                   1664:     spr_register(env, SPR_BOOKE_ICDBDR, "ICDBDR",
                   1665:                  SPR_NOACCESS, SPR_NOACCESS,
                   1666:                  &spr_read_generic, SPR_NOACCESS,
                   1667:                  0x00000000);
                   1668:     /* XXX : not implemented */
                   1669:     spr_register(env, SPR_BOOKE_ICDBTRH, "ICDBTRH",
                   1670:                  SPR_NOACCESS, SPR_NOACCESS,
                   1671:                  &spr_read_generic, SPR_NOACCESS,
                   1672:                  0x00000000);
                   1673:     /* XXX : not implemented */
                   1674:     spr_register(env, SPR_BOOKE_ICDBTRL, "ICDBTRL",
                   1675:                  SPR_NOACCESS, SPR_NOACCESS,
                   1676:                  &spr_read_generic, SPR_NOACCESS,
                   1677:                  0x00000000);
                   1678:     /* XXX : not implemented */
                   1679:     spr_register(env, SPR_440_DBDR, "DBDR",
                   1680:                  SPR_NOACCESS, SPR_NOACCESS,
                   1681:                  &spr_read_generic, &spr_write_generic,
                   1682:                  0x00000000);
                   1683:     /* Processor control */
                   1684:     spr_register(env, SPR_4xx_CCR0, "CCR0",
                   1685:                  SPR_NOACCESS, SPR_NOACCESS,
                   1686:                  &spr_read_generic, &spr_write_generic,
                   1687:                  0x00000000);
                   1688:     spr_register(env, SPR_440_RSTCFG, "RSTCFG",
                   1689:                  SPR_NOACCESS, SPR_NOACCESS,
                   1690:                  &spr_read_generic, SPR_NOACCESS,
                   1691:                  0x00000000);
                   1692:     /* Storage control */
                   1693:     spr_register(env, SPR_440_MMUCR, "MMUCR",
                   1694:                  SPR_NOACCESS, SPR_NOACCESS,
                   1695:                  &spr_read_generic, &spr_write_generic,
                   1696:                  0x00000000);
                   1697: }
                   1698: 
                   1699: /* SPR shared between PowerPC 40x implementations */
                   1700: static void gen_spr_40x (CPUPPCState *env)
                   1701: {
                   1702:     /* Cache */
                   1703:     /* not emulated, as Qemu do not emulate caches */
                   1704:     spr_register(env, SPR_40x_DCCR, "DCCR",
                   1705:                  SPR_NOACCESS, SPR_NOACCESS,
                   1706:                  &spr_read_generic, &spr_write_generic,
                   1707:                  0x00000000);
                   1708:     /* not emulated, as Qemu do not emulate caches */
                   1709:     spr_register(env, SPR_40x_ICCR, "ICCR",
                   1710:                  SPR_NOACCESS, SPR_NOACCESS,
                   1711:                  &spr_read_generic, &spr_write_generic,
                   1712:                  0x00000000);
                   1713:     /* not emulated, as Qemu do not emulate caches */
                   1714:     spr_register(env, SPR_BOOKE_ICDBDR, "ICDBDR",
                   1715:                  SPR_NOACCESS, SPR_NOACCESS,
                   1716:                  &spr_read_generic, SPR_NOACCESS,
                   1717:                  0x00000000);
                   1718:     /* Exception */
                   1719:     spr_register(env, SPR_40x_DEAR, "DEAR",
                   1720:                  SPR_NOACCESS, SPR_NOACCESS,
                   1721:                  &spr_read_generic, &spr_write_generic,
                   1722:                  0x00000000);
                   1723:     spr_register(env, SPR_40x_ESR, "ESR",
                   1724:                  SPR_NOACCESS, SPR_NOACCESS,
                   1725:                  &spr_read_generic, &spr_write_generic,
                   1726:                  0x00000000);
                   1727:     spr_register(env, SPR_40x_EVPR, "EVPR",
                   1728:                  SPR_NOACCESS, SPR_NOACCESS,
                   1729:                  &spr_read_generic, &spr_write_excp_prefix,
                   1730:                  0x00000000);
                   1731:     spr_register(env, SPR_40x_SRR2, "SRR2",
                   1732:                  &spr_read_generic, &spr_write_generic,
                   1733:                  &spr_read_generic, &spr_write_generic,
                   1734:                  0x00000000);
                   1735:     spr_register(env, SPR_40x_SRR3, "SRR3",
                   1736:                  &spr_read_generic, &spr_write_generic,
                   1737:                  &spr_read_generic, &spr_write_generic,
                   1738:                  0x00000000);
                   1739:     /* Timers */
                   1740:     spr_register(env, SPR_40x_PIT, "PIT",
                   1741:                  SPR_NOACCESS, SPR_NOACCESS,
                   1742:                  &spr_read_40x_pit, &spr_write_40x_pit,
                   1743:                  0x00000000);
                   1744:     spr_register(env, SPR_40x_TCR, "TCR",
                   1745:                  SPR_NOACCESS, SPR_NOACCESS,
                   1746:                  &spr_read_generic, &spr_write_booke_tcr,
                   1747:                  0x00000000);
                   1748:     spr_register(env, SPR_40x_TSR, "TSR",
                   1749:                  SPR_NOACCESS, SPR_NOACCESS,
                   1750:                  &spr_read_generic, &spr_write_booke_tsr,
                   1751:                  0x00000000);
                   1752: }
                   1753: 
                   1754: /* SPR specific to PowerPC 405 implementation */
                   1755: static void gen_spr_405 (CPUPPCState *env)
                   1756: {
                   1757:     /* MMU */
                   1758:     spr_register(env, SPR_40x_PID, "PID",
                   1759:                  SPR_NOACCESS, SPR_NOACCESS,
                   1760:                  &spr_read_generic, &spr_write_generic,
                   1761:                  0x00000000);
                   1762:     spr_register(env, SPR_4xx_CCR0, "CCR0",
                   1763:                  SPR_NOACCESS, SPR_NOACCESS,
                   1764:                  &spr_read_generic, &spr_write_generic,
                   1765:                  0x00700000);
                   1766:     /* Debug interface */
                   1767:     /* XXX : not implemented */
                   1768:     spr_register(env, SPR_40x_DBCR0, "DBCR0",
                   1769:                  SPR_NOACCESS, SPR_NOACCESS,
                   1770:                  &spr_read_generic, &spr_write_40x_dbcr0,
                   1771:                  0x00000000);
                   1772:     /* XXX : not implemented */
                   1773:     spr_register(env, SPR_405_DBCR1, "DBCR1",
                   1774:                  SPR_NOACCESS, SPR_NOACCESS,
                   1775:                  &spr_read_generic, &spr_write_generic,
                   1776:                  0x00000000);
                   1777:     /* XXX : not implemented */
                   1778:     spr_register(env, SPR_40x_DBSR, "DBSR",
                   1779:                  SPR_NOACCESS, SPR_NOACCESS,
                   1780:                  &spr_read_generic, &spr_write_clear,
                   1781:                  /* Last reset was system reset */
                   1782:                  0x00000300);
                   1783:     /* XXX : not implemented */
                   1784:     spr_register(env, SPR_40x_DAC1, "DAC1",
                   1785:                  SPR_NOACCESS, SPR_NOACCESS,
                   1786:                  &spr_read_generic, &spr_write_generic,
                   1787:                  0x00000000);
                   1788:     spr_register(env, SPR_40x_DAC2, "DAC2",
                   1789:                  SPR_NOACCESS, SPR_NOACCESS,
                   1790:                  &spr_read_generic, &spr_write_generic,
                   1791:                  0x00000000);
                   1792:     /* XXX : not implemented */
                   1793:     spr_register(env, SPR_405_DVC1, "DVC1",
                   1794:                  SPR_NOACCESS, SPR_NOACCESS,
                   1795:                  &spr_read_generic, &spr_write_generic,
                   1796:                  0x00000000);
                   1797:     /* XXX : not implemented */
                   1798:     spr_register(env, SPR_405_DVC2, "DVC2",
                   1799:                  SPR_NOACCESS, SPR_NOACCESS,
                   1800:                  &spr_read_generic, &spr_write_generic,
                   1801:                  0x00000000);
                   1802:     /* XXX : not implemented */
                   1803:     spr_register(env, SPR_40x_IAC1, "IAC1",
                   1804:                  SPR_NOACCESS, SPR_NOACCESS,
                   1805:                  &spr_read_generic, &spr_write_generic,
                   1806:                  0x00000000);
                   1807:     spr_register(env, SPR_40x_IAC2, "IAC2",
                   1808:                  SPR_NOACCESS, SPR_NOACCESS,
                   1809:                  &spr_read_generic, &spr_write_generic,
                   1810:                  0x00000000);
                   1811:     /* XXX : not implemented */
                   1812:     spr_register(env, SPR_405_IAC3, "IAC3",
                   1813:                  SPR_NOACCESS, SPR_NOACCESS,
                   1814:                  &spr_read_generic, &spr_write_generic,
                   1815:                  0x00000000);
                   1816:     /* XXX : not implemented */
                   1817:     spr_register(env, SPR_405_IAC4, "IAC4",
                   1818:                  SPR_NOACCESS, SPR_NOACCESS,
                   1819:                  &spr_read_generic, &spr_write_generic,
                   1820:                  0x00000000);
                   1821:     /* Storage control */
                   1822:     /* XXX: TODO: not implemented */
                   1823:     spr_register(env, SPR_405_SLER, "SLER",
                   1824:                  SPR_NOACCESS, SPR_NOACCESS,
                   1825:                  &spr_read_generic, &spr_write_40x_sler,
                   1826:                  0x00000000);
                   1827:     spr_register(env, SPR_40x_ZPR, "ZPR",
                   1828:                  SPR_NOACCESS, SPR_NOACCESS,
                   1829:                  &spr_read_generic, &spr_write_generic,
                   1830:                  0x00000000);
                   1831:     /* XXX : not implemented */
                   1832:     spr_register(env, SPR_405_SU0R, "SU0R",
                   1833:                  SPR_NOACCESS, SPR_NOACCESS,
                   1834:                  &spr_read_generic, &spr_write_generic,
                   1835:                  0x00000000);
                   1836:     /* SPRG */
                   1837:     spr_register(env, SPR_USPRG0, "USPRG0",
                   1838:                  &spr_read_ureg, SPR_NOACCESS,
                   1839:                  &spr_read_ureg, SPR_NOACCESS,
                   1840:                  0x00000000);
                   1841:     spr_register(env, SPR_SPRG4, "SPRG4",
                   1842:                  SPR_NOACCESS, SPR_NOACCESS,
                   1843:                  &spr_read_generic, &spr_write_generic,
                   1844:                  0x00000000);
                   1845:     spr_register(env, SPR_SPRG5, "SPRG5",
                   1846:                  SPR_NOACCESS, SPR_NOACCESS,
                   1847:                  spr_read_generic, &spr_write_generic,
                   1848:                  0x00000000);
                   1849:     spr_register(env, SPR_SPRG6, "SPRG6",
                   1850:                  SPR_NOACCESS, SPR_NOACCESS,
                   1851:                  spr_read_generic, &spr_write_generic,
                   1852:                  0x00000000);
                   1853:     spr_register(env, SPR_SPRG7, "SPRG7",
                   1854:                  SPR_NOACCESS, SPR_NOACCESS,
                   1855:                  spr_read_generic, &spr_write_generic,
                   1856:                  0x00000000);
                   1857:     gen_spr_usprgh(env);
                   1858: }
                   1859: 
                   1860: /* SPR shared between PowerPC 401 & 403 implementations */
                   1861: static void gen_spr_401_403 (CPUPPCState *env)
                   1862: {
                   1863:     /* Time base */
                   1864:     spr_register(env, SPR_403_VTBL,  "TBL",
                   1865:                  &spr_read_tbl, SPR_NOACCESS,
                   1866:                  &spr_read_tbl, SPR_NOACCESS,
                   1867:                  0x00000000);
                   1868:     spr_register(env, SPR_403_TBL,   "TBL",
                   1869:                  SPR_NOACCESS, SPR_NOACCESS,
                   1870:                  SPR_NOACCESS, &spr_write_tbl,
                   1871:                  0x00000000);
                   1872:     spr_register(env, SPR_403_VTBU,  "TBU",
                   1873:                  &spr_read_tbu, SPR_NOACCESS,
                   1874:                  &spr_read_tbu, SPR_NOACCESS,
                   1875:                  0x00000000);
                   1876:     spr_register(env, SPR_403_TBU,   "TBU",
                   1877:                  SPR_NOACCESS, SPR_NOACCESS,
                   1878:                  SPR_NOACCESS, &spr_write_tbu,
                   1879:                  0x00000000);
                   1880:     /* Debug */
                   1881:     /* not emulated, as Qemu do not emulate caches */
                   1882:     spr_register(env, SPR_403_CDBCR, "CDBCR",
                   1883:                  SPR_NOACCESS, SPR_NOACCESS,
                   1884:                  &spr_read_generic, &spr_write_generic,
                   1885:                  0x00000000);
                   1886: }
                   1887: 
                   1888: /* SPR specific to PowerPC 401 implementation */
                   1889: static void gen_spr_401 (CPUPPCState *env)
                   1890: {
                   1891:     /* Debug interface */
                   1892:     /* XXX : not implemented */
                   1893:     spr_register(env, SPR_40x_DBCR0, "DBCR",
                   1894:                  SPR_NOACCESS, SPR_NOACCESS,
                   1895:                  &spr_read_generic, &spr_write_40x_dbcr0,
                   1896:                  0x00000000);
                   1897:     /* XXX : not implemented */
                   1898:     spr_register(env, SPR_40x_DBSR, "DBSR",
                   1899:                  SPR_NOACCESS, SPR_NOACCESS,
                   1900:                  &spr_read_generic, &spr_write_clear,
                   1901:                  /* Last reset was system reset */
                   1902:                  0x00000300);
                   1903:     /* XXX : not implemented */
                   1904:     spr_register(env, SPR_40x_DAC1, "DAC",
                   1905:                  SPR_NOACCESS, SPR_NOACCESS,
                   1906:                  &spr_read_generic, &spr_write_generic,
                   1907:                  0x00000000);
                   1908:     /* XXX : not implemented */
                   1909:     spr_register(env, SPR_40x_IAC1, "IAC",
                   1910:                  SPR_NOACCESS, SPR_NOACCESS,
                   1911:                  &spr_read_generic, &spr_write_generic,
                   1912:                  0x00000000);
                   1913:     /* Storage control */
                   1914:     /* XXX: TODO: not implemented */
                   1915:     spr_register(env, SPR_405_SLER, "SLER",
                   1916:                  SPR_NOACCESS, SPR_NOACCESS,
                   1917:                  &spr_read_generic, &spr_write_40x_sler,
                   1918:                  0x00000000);
                   1919:     /* not emulated, as Qemu never does speculative access */
                   1920:     spr_register(env, SPR_40x_SGR, "SGR",
                   1921:                  SPR_NOACCESS, SPR_NOACCESS,
                   1922:                  &spr_read_generic, &spr_write_generic,
                   1923:                  0xFFFFFFFF);
                   1924:     /* not emulated, as Qemu do not emulate caches */
                   1925:     spr_register(env, SPR_40x_DCWR, "DCWR",
                   1926:                  SPR_NOACCESS, SPR_NOACCESS,
                   1927:                  &spr_read_generic, &spr_write_generic,
                   1928:                  0x00000000);
                   1929: }
                   1930: 
                   1931: static void gen_spr_401x2 (CPUPPCState *env)
                   1932: {
                   1933:     gen_spr_401(env);
                   1934:     spr_register(env, SPR_40x_PID, "PID",
                   1935:                  SPR_NOACCESS, SPR_NOACCESS,
                   1936:                  &spr_read_generic, &spr_write_generic,
                   1937:                  0x00000000);
                   1938:     spr_register(env, SPR_40x_ZPR, "ZPR",
                   1939:                  SPR_NOACCESS, SPR_NOACCESS,
                   1940:                  &spr_read_generic, &spr_write_generic,
                   1941:                  0x00000000);
                   1942: }
                   1943: 
                   1944: /* SPR specific to PowerPC 403 implementation */
                   1945: static void gen_spr_403 (CPUPPCState *env)
                   1946: {
                   1947:     /* Debug interface */
                   1948:     /* XXX : not implemented */
                   1949:     spr_register(env, SPR_40x_DBCR0, "DBCR0",
                   1950:                  SPR_NOACCESS, SPR_NOACCESS,
                   1951:                  &spr_read_generic, &spr_write_40x_dbcr0,
                   1952:                  0x00000000);
                   1953:     /* XXX : not implemented */
                   1954:     spr_register(env, SPR_40x_DBSR, "DBSR",
                   1955:                  SPR_NOACCESS, SPR_NOACCESS,
                   1956:                  &spr_read_generic, &spr_write_clear,
                   1957:                  /* Last reset was system reset */
                   1958:                  0x00000300);
                   1959:     /* XXX : not implemented */
                   1960:     spr_register(env, SPR_40x_DAC1, "DAC1",
                   1961:                  SPR_NOACCESS, SPR_NOACCESS,
                   1962:                  &spr_read_generic, &spr_write_generic,
                   1963:                  0x00000000);
                   1964:     /* XXX : not implemented */
                   1965:     spr_register(env, SPR_40x_DAC2, "DAC2",
                   1966:                  SPR_NOACCESS, SPR_NOACCESS,
                   1967:                  &spr_read_generic, &spr_write_generic,
                   1968:                  0x00000000);
                   1969:     /* XXX : not implemented */
                   1970:     spr_register(env, SPR_40x_IAC1, "IAC1",
                   1971:                  SPR_NOACCESS, SPR_NOACCESS,
                   1972:                  &spr_read_generic, &spr_write_generic,
                   1973:                  0x00000000);
                   1974:     /* XXX : not implemented */
                   1975:     spr_register(env, SPR_40x_IAC2, "IAC2",
                   1976:                  SPR_NOACCESS, SPR_NOACCESS,
                   1977:                  &spr_read_generic, &spr_write_generic,
                   1978:                  0x00000000);
                   1979: }
                   1980: 
                   1981: static void gen_spr_403_real (CPUPPCState *env)
                   1982: {
                   1983:     spr_register(env, SPR_403_PBL1,  "PBL1",
                   1984:                  SPR_NOACCESS, SPR_NOACCESS,
                   1985:                  &spr_read_403_pbr, &spr_write_403_pbr,
                   1986:                  0x00000000);
                   1987:     spr_register(env, SPR_403_PBU1,  "PBU1",
                   1988:                  SPR_NOACCESS, SPR_NOACCESS,
                   1989:                  &spr_read_403_pbr, &spr_write_403_pbr,
                   1990:                  0x00000000);
                   1991:     spr_register(env, SPR_403_PBL2,  "PBL2",
                   1992:                  SPR_NOACCESS, SPR_NOACCESS,
                   1993:                  &spr_read_403_pbr, &spr_write_403_pbr,
                   1994:                  0x00000000);
                   1995:     spr_register(env, SPR_403_PBU2,  "PBU2",
                   1996:                  SPR_NOACCESS, SPR_NOACCESS,
                   1997:                  &spr_read_403_pbr, &spr_write_403_pbr,
                   1998:                  0x00000000);
                   1999: }
                   2000: 
                   2001: static void gen_spr_403_mmu (CPUPPCState *env)
                   2002: {
                   2003:     /* MMU */
                   2004:     spr_register(env, SPR_40x_PID, "PID",
                   2005:                  SPR_NOACCESS, SPR_NOACCESS,
                   2006:                  &spr_read_generic, &spr_write_generic,
                   2007:                  0x00000000);
                   2008:     spr_register(env, SPR_40x_ZPR, "ZPR",
                   2009:                  SPR_NOACCESS, SPR_NOACCESS,
                   2010:                  &spr_read_generic, &spr_write_generic,
                   2011:                  0x00000000);
                   2012: }
                   2013: 
                   2014: /* SPR specific to PowerPC compression coprocessor extension */
                   2015: static void gen_spr_compress (CPUPPCState *env)
                   2016: {
                   2017:     /* XXX : not implemented */
                   2018:     spr_register(env, SPR_401_SKR, "SKR",
                   2019:                  SPR_NOACCESS, SPR_NOACCESS,
                   2020:                  &spr_read_generic, &spr_write_generic,
                   2021:                  0x00000000);
                   2022: }
                   2023: 
                   2024: #if defined (TARGET_PPC64)
                   2025: /* SPR specific to PowerPC 620 */
                   2026: static void gen_spr_620 (CPUPPCState *env)
                   2027: {
                   2028:     /* Processor identification */
                   2029:     spr_register(env, SPR_PIR, "PIR",
                   2030:                  SPR_NOACCESS, SPR_NOACCESS,
                   2031:                  &spr_read_generic, &spr_write_pir,
                   2032:                  0x00000000);
                   2033:     spr_register(env, SPR_ASR, "ASR",
                   2034:                  SPR_NOACCESS, SPR_NOACCESS,
                   2035:                  &spr_read_asr, &spr_write_asr,
                   2036:                  0x00000000);
                   2037:     /* Breakpoints */
                   2038:     /* XXX : not implemented */
                   2039:     spr_register(env, SPR_IABR, "IABR",
                   2040:                  SPR_NOACCESS, SPR_NOACCESS,
                   2041:                  &spr_read_generic, &spr_write_generic,
                   2042:                  0x00000000);
                   2043:     /* XXX : not implemented */
                   2044:     spr_register(env, SPR_DABR, "DABR",
                   2045:                  SPR_NOACCESS, SPR_NOACCESS,
                   2046:                  &spr_read_generic, &spr_write_generic,
                   2047:                  0x00000000);
                   2048:     /* XXX : not implemented */
                   2049:     spr_register(env, SPR_SIAR, "SIAR",
                   2050:                  SPR_NOACCESS, SPR_NOACCESS,
                   2051:                  &spr_read_generic, SPR_NOACCESS,
                   2052:                  0x00000000);
                   2053:     /* XXX : not implemented */
                   2054:     spr_register(env, SPR_SDA, "SDA",
                   2055:                  SPR_NOACCESS, SPR_NOACCESS,
                   2056:                  &spr_read_generic, SPR_NOACCESS,
                   2057:                  0x00000000);
                   2058:     /* XXX : not implemented */
                   2059:     spr_register(env, SPR_620_PMC1R, "PMC1",
                   2060:                  SPR_NOACCESS, SPR_NOACCESS,
                   2061:                  &spr_read_generic, SPR_NOACCESS,
                   2062:                  0x00000000);
                   2063:     spr_register(env, SPR_620_PMC1W, "PMC1",
                   2064:                  SPR_NOACCESS, SPR_NOACCESS,
                   2065:                   SPR_NOACCESS, &spr_write_generic,
                   2066:                  0x00000000);
                   2067:     /* XXX : not implemented */
                   2068:     spr_register(env, SPR_620_PMC2R, "PMC2",
                   2069:                  SPR_NOACCESS, SPR_NOACCESS,
                   2070:                  &spr_read_generic, SPR_NOACCESS,
                   2071:                  0x00000000);
                   2072:     spr_register(env, SPR_620_PMC2W, "PMC2",
                   2073:                  SPR_NOACCESS, SPR_NOACCESS,
                   2074:                   SPR_NOACCESS, &spr_write_generic,
                   2075:                  0x00000000);
                   2076:     /* XXX : not implemented */
                   2077:     spr_register(env, SPR_620_MMCR0R, "MMCR0",
                   2078:                  SPR_NOACCESS, SPR_NOACCESS,
                   2079:                  &spr_read_generic, SPR_NOACCESS,
                   2080:                  0x00000000);
                   2081:     spr_register(env, SPR_620_MMCR0W, "MMCR0",
                   2082:                  SPR_NOACCESS, SPR_NOACCESS,
                   2083:                   SPR_NOACCESS, &spr_write_generic,
                   2084:                  0x00000000);
                   2085:     /* External access control */
                   2086:     /* XXX : not implemented */
                   2087:     spr_register(env, SPR_EAR, "EAR",
                   2088:                  SPR_NOACCESS, SPR_NOACCESS,
                   2089:                  &spr_read_generic, &spr_write_generic,
                   2090:                  0x00000000);
                   2091: #if 0 // XXX: check this
                   2092:     /* XXX : not implemented */
                   2093:     spr_register(env, SPR_620_PMR0, "PMR0",
                   2094:                  SPR_NOACCESS, SPR_NOACCESS,
                   2095:                  &spr_read_generic, &spr_write_generic,
                   2096:                  0x00000000);
                   2097:     /* XXX : not implemented */
                   2098:     spr_register(env, SPR_620_PMR1, "PMR1",
                   2099:                  SPR_NOACCESS, SPR_NOACCESS,
                   2100:                  &spr_read_generic, &spr_write_generic,
                   2101:                  0x00000000);
                   2102:     /* XXX : not implemented */
                   2103:     spr_register(env, SPR_620_PMR2, "PMR2",
                   2104:                  SPR_NOACCESS, SPR_NOACCESS,
                   2105:                  &spr_read_generic, &spr_write_generic,
                   2106:                  0x00000000);
                   2107:     /* XXX : not implemented */
                   2108:     spr_register(env, SPR_620_PMR3, "PMR3",
                   2109:                  SPR_NOACCESS, SPR_NOACCESS,
                   2110:                  &spr_read_generic, &spr_write_generic,
                   2111:                  0x00000000);
                   2112:     /* XXX : not implemented */
                   2113:     spr_register(env, SPR_620_PMR4, "PMR4",
                   2114:                  SPR_NOACCESS, SPR_NOACCESS,
                   2115:                  &spr_read_generic, &spr_write_generic,
                   2116:                  0x00000000);
                   2117:     /* XXX : not implemented */
                   2118:     spr_register(env, SPR_620_PMR5, "PMR5",
                   2119:                  SPR_NOACCESS, SPR_NOACCESS,
                   2120:                  &spr_read_generic, &spr_write_generic,
                   2121:                  0x00000000);
                   2122:     /* XXX : not implemented */
                   2123:     spr_register(env, SPR_620_PMR6, "PMR6",
                   2124:                  SPR_NOACCESS, SPR_NOACCESS,
                   2125:                  &spr_read_generic, &spr_write_generic,
                   2126:                  0x00000000);
                   2127:     /* XXX : not implemented */
                   2128:     spr_register(env, SPR_620_PMR7, "PMR7",
                   2129:                  SPR_NOACCESS, SPR_NOACCESS,
                   2130:                  &spr_read_generic, &spr_write_generic,
                   2131:                  0x00000000);
                   2132:     /* XXX : not implemented */
                   2133:     spr_register(env, SPR_620_PMR8, "PMR8",
                   2134:                  SPR_NOACCESS, SPR_NOACCESS,
                   2135:                  &spr_read_generic, &spr_write_generic,
                   2136:                  0x00000000);
                   2137:     /* XXX : not implemented */
                   2138:     spr_register(env, SPR_620_PMR9, "PMR9",
                   2139:                  SPR_NOACCESS, SPR_NOACCESS,
                   2140:                  &spr_read_generic, &spr_write_generic,
                   2141:                  0x00000000);
                   2142:     /* XXX : not implemented */
                   2143:     spr_register(env, SPR_620_PMRA, "PMR10",
                   2144:                  SPR_NOACCESS, SPR_NOACCESS,
                   2145:                  &spr_read_generic, &spr_write_generic,
                   2146:                  0x00000000);
                   2147:     /* XXX : not implemented */
                   2148:     spr_register(env, SPR_620_PMRB, "PMR11",
                   2149:                  SPR_NOACCESS, SPR_NOACCESS,
                   2150:                  &spr_read_generic, &spr_write_generic,
                   2151:                  0x00000000);
                   2152:     /* XXX : not implemented */
                   2153:     spr_register(env, SPR_620_PMRC, "PMR12",
                   2154:                  SPR_NOACCESS, SPR_NOACCESS,
                   2155:                  &spr_read_generic, &spr_write_generic,
                   2156:                  0x00000000);
                   2157:     /* XXX : not implemented */
                   2158:     spr_register(env, SPR_620_PMRD, "PMR13",
                   2159:                  SPR_NOACCESS, SPR_NOACCESS,
                   2160:                  &spr_read_generic, &spr_write_generic,
                   2161:                  0x00000000);
                   2162:     /* XXX : not implemented */
                   2163:     spr_register(env, SPR_620_PMRE, "PMR14",
                   2164:                  SPR_NOACCESS, SPR_NOACCESS,
                   2165:                  &spr_read_generic, &spr_write_generic,
                   2166:                  0x00000000);
                   2167:     /* XXX : not implemented */
                   2168:     spr_register(env, SPR_620_PMRF, "PMR15",
                   2169:                  SPR_NOACCESS, SPR_NOACCESS,
                   2170:                  &spr_read_generic, &spr_write_generic,
                   2171:                  0x00000000);
                   2172: #endif
                   2173:     /* XXX : not implemented */
                   2174:     spr_register(env, SPR_620_BUSCSR, "BUSCSR",
                   2175:                  SPR_NOACCESS, SPR_NOACCESS,
                   2176:                  &spr_read_generic, &spr_write_generic,
                   2177:                  0x00000000);
                   2178:     /* XXX : not implemented */
                   2179:     spr_register(env, SPR_620_L2CR, "L2CR",
                   2180:                  SPR_NOACCESS, SPR_NOACCESS,
                   2181:                  &spr_read_generic, &spr_write_generic,
                   2182:                  0x00000000);
                   2183:     /* XXX : not implemented */
                   2184:     spr_register(env, SPR_620_L2SR, "L2SR",
                   2185:                  SPR_NOACCESS, SPR_NOACCESS,
                   2186:                  &spr_read_generic, &spr_write_generic,
                   2187:                  0x00000000);
                   2188: }
                   2189: #endif /* defined (TARGET_PPC64) */
                   2190: 
                   2191: static void gen_spr_5xx_8xx (CPUPPCState *env)
                   2192: {
                   2193:     /* Exception processing */
                   2194:     spr_register(env, SPR_DSISR, "DSISR",
                   2195:                  SPR_NOACCESS, SPR_NOACCESS,
                   2196:                  &spr_read_generic, &spr_write_generic,
                   2197:                  0x00000000);
                   2198:     spr_register(env, SPR_DAR, "DAR",
                   2199:                  SPR_NOACCESS, SPR_NOACCESS,
                   2200:                  &spr_read_generic, &spr_write_generic,
                   2201:                  0x00000000);
                   2202:     /* Timer */
                   2203:     spr_register(env, SPR_DECR, "DECR",
                   2204:                  SPR_NOACCESS, SPR_NOACCESS,
                   2205:                  &spr_read_decr, &spr_write_decr,
                   2206:                  0x00000000);
                   2207:     /* XXX : not implemented */
                   2208:     spr_register(env, SPR_MPC_EIE, "EIE",
                   2209:                  SPR_NOACCESS, SPR_NOACCESS,
                   2210:                  &spr_read_generic, &spr_write_generic,
                   2211:                  0x00000000);
                   2212:     /* XXX : not implemented */
                   2213:     spr_register(env, SPR_MPC_EID, "EID",
                   2214:                  SPR_NOACCESS, SPR_NOACCESS,
                   2215:                  &spr_read_generic, &spr_write_generic,
                   2216:                  0x00000000);
                   2217:     /* XXX : not implemented */
                   2218:     spr_register(env, SPR_MPC_NRI, "NRI",
                   2219:                  SPR_NOACCESS, SPR_NOACCESS,
                   2220:                  &spr_read_generic, &spr_write_generic,
                   2221:                  0x00000000);
                   2222:     /* XXX : not implemented */
                   2223:     spr_register(env, SPR_MPC_CMPA, "CMPA",
                   2224:                  SPR_NOACCESS, SPR_NOACCESS,
                   2225:                  &spr_read_generic, &spr_write_generic,
                   2226:                  0x00000000);
                   2227:     /* XXX : not implemented */
                   2228:     spr_register(env, SPR_MPC_CMPB, "CMPB",
                   2229:                  SPR_NOACCESS, SPR_NOACCESS,
                   2230:                  &spr_read_generic, &spr_write_generic,
                   2231:                  0x00000000);
                   2232:     /* XXX : not implemented */
                   2233:     spr_register(env, SPR_MPC_CMPC, "CMPC",
                   2234:                  SPR_NOACCESS, SPR_NOACCESS,
                   2235:                  &spr_read_generic, &spr_write_generic,
                   2236:                  0x00000000);
                   2237:     /* XXX : not implemented */
                   2238:     spr_register(env, SPR_MPC_CMPD, "CMPD",
                   2239:                  SPR_NOACCESS, SPR_NOACCESS,
                   2240:                  &spr_read_generic, &spr_write_generic,
                   2241:                  0x00000000);
                   2242:     /* XXX : not implemented */
                   2243:     spr_register(env, SPR_MPC_ECR, "ECR",
                   2244:                  SPR_NOACCESS, SPR_NOACCESS,
                   2245:                  &spr_read_generic, &spr_write_generic,
                   2246:                  0x00000000);
                   2247:     /* XXX : not implemented */
                   2248:     spr_register(env, SPR_MPC_DER, "DER",
                   2249:                  SPR_NOACCESS, SPR_NOACCESS,
                   2250:                  &spr_read_generic, &spr_write_generic,
                   2251:                  0x00000000);
                   2252:     /* XXX : not implemented */
                   2253:     spr_register(env, SPR_MPC_COUNTA, "COUNTA",
                   2254:                  SPR_NOACCESS, SPR_NOACCESS,
                   2255:                  &spr_read_generic, &spr_write_generic,
                   2256:                  0x00000000);
                   2257:     /* XXX : not implemented */
                   2258:     spr_register(env, SPR_MPC_COUNTB, "COUNTB",
                   2259:                  SPR_NOACCESS, SPR_NOACCESS,
                   2260:                  &spr_read_generic, &spr_write_generic,
                   2261:                  0x00000000);
                   2262:     /* XXX : not implemented */
                   2263:     spr_register(env, SPR_MPC_CMPE, "CMPE",
                   2264:                  SPR_NOACCESS, SPR_NOACCESS,
                   2265:                  &spr_read_generic, &spr_write_generic,
                   2266:                  0x00000000);
                   2267:     /* XXX : not implemented */
                   2268:     spr_register(env, SPR_MPC_CMPF, "CMPF",
                   2269:                  SPR_NOACCESS, SPR_NOACCESS,
                   2270:                  &spr_read_generic, &spr_write_generic,
                   2271:                  0x00000000);
                   2272:     /* XXX : not implemented */
                   2273:     spr_register(env, SPR_MPC_CMPG, "CMPG",
                   2274:                  SPR_NOACCESS, SPR_NOACCESS,
                   2275:                  &spr_read_generic, &spr_write_generic,
                   2276:                  0x00000000);
                   2277:     /* XXX : not implemented */
                   2278:     spr_register(env, SPR_MPC_CMPH, "CMPH",
                   2279:                  SPR_NOACCESS, SPR_NOACCESS,
                   2280:                  &spr_read_generic, &spr_write_generic,
                   2281:                  0x00000000);
                   2282:     /* XXX : not implemented */
                   2283:     spr_register(env, SPR_MPC_LCTRL1, "LCTRL1",
                   2284:                  SPR_NOACCESS, SPR_NOACCESS,
                   2285:                  &spr_read_generic, &spr_write_generic,
                   2286:                  0x00000000);
                   2287:     /* XXX : not implemented */
                   2288:     spr_register(env, SPR_MPC_LCTRL2, "LCTRL2",
                   2289:                  SPR_NOACCESS, SPR_NOACCESS,
                   2290:                  &spr_read_generic, &spr_write_generic,
                   2291:                  0x00000000);
                   2292:     /* XXX : not implemented */
                   2293:     spr_register(env, SPR_MPC_BAR, "BAR",
                   2294:                  SPR_NOACCESS, SPR_NOACCESS,
                   2295:                  &spr_read_generic, &spr_write_generic,
                   2296:                  0x00000000);
                   2297:     /* XXX : not implemented */
                   2298:     spr_register(env, SPR_MPC_DPDR, "DPDR",
                   2299:                  SPR_NOACCESS, SPR_NOACCESS,
                   2300:                  &spr_read_generic, &spr_write_generic,
                   2301:                  0x00000000);
                   2302:     /* XXX : not implemented */
                   2303:     spr_register(env, SPR_MPC_IMMR, "IMMR",
                   2304:                  SPR_NOACCESS, SPR_NOACCESS,
                   2305:                  &spr_read_generic, &spr_write_generic,
                   2306:                  0x00000000);
                   2307: }
                   2308: 
                   2309: static void gen_spr_5xx (CPUPPCState *env)
                   2310: {
                   2311:     /* XXX : not implemented */
                   2312:     spr_register(env, SPR_RCPU_MI_GRA, "MI_GRA",
                   2313:                  SPR_NOACCESS, SPR_NOACCESS,
                   2314:                  &spr_read_generic, &spr_write_generic,
                   2315:                  0x00000000);
                   2316:     /* XXX : not implemented */
                   2317:     spr_register(env, SPR_RCPU_L2U_GRA, "L2U_GRA",
                   2318:                  SPR_NOACCESS, SPR_NOACCESS,
                   2319:                  &spr_read_generic, &spr_write_generic,
                   2320:                  0x00000000);
                   2321:     /* XXX : not implemented */
                   2322:     spr_register(env, SPR_RPCU_BBCMCR, "L2U_BBCMCR",
                   2323:                  SPR_NOACCESS, SPR_NOACCESS,
                   2324:                  &spr_read_generic, &spr_write_generic,
                   2325:                  0x00000000);
                   2326:     /* XXX : not implemented */
                   2327:     spr_register(env, SPR_RCPU_L2U_MCR, "L2U_MCR",
                   2328:                  SPR_NOACCESS, SPR_NOACCESS,
                   2329:                  &spr_read_generic, &spr_write_generic,
                   2330:                  0x00000000);
                   2331:     /* XXX : not implemented */
                   2332:     spr_register(env, SPR_RCPU_MI_RBA0, "MI_RBA0",
                   2333:                  SPR_NOACCESS, SPR_NOACCESS,
                   2334:                  &spr_read_generic, &spr_write_generic,
                   2335:                  0x00000000);
                   2336:     /* XXX : not implemented */
                   2337:     spr_register(env, SPR_RCPU_MI_RBA1, "MI_RBA1",
                   2338:                  SPR_NOACCESS, SPR_NOACCESS,
                   2339:                  &spr_read_generic, &spr_write_generic,
                   2340:                  0x00000000);
                   2341:     /* XXX : not implemented */
                   2342:     spr_register(env, SPR_RCPU_MI_RBA2, "MI_RBA2",
                   2343:                  SPR_NOACCESS, SPR_NOACCESS,
                   2344:                  &spr_read_generic, &spr_write_generic,
                   2345:                  0x00000000);
                   2346:     /* XXX : not implemented */
                   2347:     spr_register(env, SPR_RCPU_MI_RBA3, "MI_RBA3",
                   2348:                  SPR_NOACCESS, SPR_NOACCESS,
                   2349:                  &spr_read_generic, &spr_write_generic,
                   2350:                  0x00000000);
                   2351:     /* XXX : not implemented */
                   2352:     spr_register(env, SPR_RCPU_L2U_RBA0, "L2U_RBA0",
                   2353:                  SPR_NOACCESS, SPR_NOACCESS,
                   2354:                  &spr_read_generic, &spr_write_generic,
                   2355:                  0x00000000);
                   2356:     /* XXX : not implemented */
                   2357:     spr_register(env, SPR_RCPU_L2U_RBA1, "L2U_RBA1",
                   2358:                  SPR_NOACCESS, SPR_NOACCESS,
                   2359:                  &spr_read_generic, &spr_write_generic,
                   2360:                  0x00000000);
                   2361:     /* XXX : not implemented */
                   2362:     spr_register(env, SPR_RCPU_L2U_RBA2, "L2U_RBA2",
                   2363:                  SPR_NOACCESS, SPR_NOACCESS,
                   2364:                  &spr_read_generic, &spr_write_generic,
                   2365:                  0x00000000);
                   2366:     /* XXX : not implemented */
                   2367:     spr_register(env, SPR_RCPU_L2U_RBA3, "L2U_RBA3",
                   2368:                  SPR_NOACCESS, SPR_NOACCESS,
                   2369:                  &spr_read_generic, &spr_write_generic,
                   2370:                  0x00000000);
                   2371:     /* XXX : not implemented */
                   2372:     spr_register(env, SPR_RCPU_MI_RA0, "MI_RA0",
                   2373:                  SPR_NOACCESS, SPR_NOACCESS,
                   2374:                  &spr_read_generic, &spr_write_generic,
                   2375:                  0x00000000);
                   2376:     /* XXX : not implemented */
                   2377:     spr_register(env, SPR_RCPU_MI_RA1, "MI_RA1",
                   2378:                  SPR_NOACCESS, SPR_NOACCESS,
                   2379:                  &spr_read_generic, &spr_write_generic,
                   2380:                  0x00000000);
                   2381:     /* XXX : not implemented */
                   2382:     spr_register(env, SPR_RCPU_MI_RA2, "MI_RA2",
                   2383:                  SPR_NOACCESS, SPR_NOACCESS,
                   2384:                  &spr_read_generic, &spr_write_generic,
                   2385:                  0x00000000);
                   2386:     /* XXX : not implemented */
                   2387:     spr_register(env, SPR_RCPU_MI_RA3, "MI_RA3",
                   2388:                  SPR_NOACCESS, SPR_NOACCESS,
                   2389:                  &spr_read_generic, &spr_write_generic,
                   2390:                  0x00000000);
                   2391:     /* XXX : not implemented */
                   2392:     spr_register(env, SPR_RCPU_L2U_RA0, "L2U_RA0",
                   2393:                  SPR_NOACCESS, SPR_NOACCESS,
                   2394:                  &spr_read_generic, &spr_write_generic,
                   2395:                  0x00000000);
                   2396:     /* XXX : not implemented */
                   2397:     spr_register(env, SPR_RCPU_L2U_RA1, "L2U_RA1",
                   2398:                  SPR_NOACCESS, SPR_NOACCESS,
                   2399:                  &spr_read_generic, &spr_write_generic,
                   2400:                  0x00000000);
                   2401:     /* XXX : not implemented */
                   2402:     spr_register(env, SPR_RCPU_L2U_RA2, "L2U_RA2",
                   2403:                  SPR_NOACCESS, SPR_NOACCESS,
                   2404:                  &spr_read_generic, &spr_write_generic,
                   2405:                  0x00000000);
                   2406:     /* XXX : not implemented */
                   2407:     spr_register(env, SPR_RCPU_L2U_RA3, "L2U_RA3",
                   2408:                  SPR_NOACCESS, SPR_NOACCESS,
                   2409:                  &spr_read_generic, &spr_write_generic,
                   2410:                  0x00000000);
                   2411:     /* XXX : not implemented */
                   2412:     spr_register(env, SPR_RCPU_FPECR, "FPECR",
                   2413:                  SPR_NOACCESS, SPR_NOACCESS,
                   2414:                  &spr_read_generic, &spr_write_generic,
                   2415:                  0x00000000);
                   2416: }
                   2417: 
                   2418: static void gen_spr_8xx (CPUPPCState *env)
                   2419: {
                   2420:     /* XXX : not implemented */
                   2421:     spr_register(env, SPR_MPC_IC_CST, "IC_CST",
                   2422:                  SPR_NOACCESS, SPR_NOACCESS,
                   2423:                  &spr_read_generic, &spr_write_generic,
                   2424:                  0x00000000);
                   2425:     /* XXX : not implemented */
                   2426:     spr_register(env, SPR_MPC_IC_ADR, "IC_ADR",
                   2427:                  SPR_NOACCESS, SPR_NOACCESS,
                   2428:                  &spr_read_generic, &spr_write_generic,
                   2429:                  0x00000000);
                   2430:     /* XXX : not implemented */
                   2431:     spr_register(env, SPR_MPC_IC_DAT, "IC_DAT",
                   2432:                  SPR_NOACCESS, SPR_NOACCESS,
                   2433:                  &spr_read_generic, &spr_write_generic,
                   2434:                  0x00000000);
                   2435:     /* XXX : not implemented */
                   2436:     spr_register(env, SPR_MPC_DC_CST, "DC_CST",
                   2437:                  SPR_NOACCESS, SPR_NOACCESS,
                   2438:                  &spr_read_generic, &spr_write_generic,
                   2439:                  0x00000000);
                   2440:     /* XXX : not implemented */
                   2441:     spr_register(env, SPR_MPC_DC_ADR, "DC_ADR",
                   2442:                  SPR_NOACCESS, SPR_NOACCESS,
                   2443:                  &spr_read_generic, &spr_write_generic,
                   2444:                  0x00000000);
                   2445:     /* XXX : not implemented */
                   2446:     spr_register(env, SPR_MPC_DC_DAT, "DC_DAT",
                   2447:                  SPR_NOACCESS, SPR_NOACCESS,
                   2448:                  &spr_read_generic, &spr_write_generic,
                   2449:                  0x00000000);
                   2450:     /* XXX : not implemented */
                   2451:     spr_register(env, SPR_MPC_MI_CTR, "MI_CTR",
                   2452:                  SPR_NOACCESS, SPR_NOACCESS,
                   2453:                  &spr_read_generic, &spr_write_generic,
                   2454:                  0x00000000);
                   2455:     /* XXX : not implemented */
                   2456:     spr_register(env, SPR_MPC_MI_AP, "MI_AP",
                   2457:                  SPR_NOACCESS, SPR_NOACCESS,
                   2458:                  &spr_read_generic, &spr_write_generic,
                   2459:                  0x00000000);
                   2460:     /* XXX : not implemented */
                   2461:     spr_register(env, SPR_MPC_MI_EPN, "MI_EPN",
                   2462:                  SPR_NOACCESS, SPR_NOACCESS,
                   2463:                  &spr_read_generic, &spr_write_generic,
                   2464:                  0x00000000);
                   2465:     /* XXX : not implemented */
                   2466:     spr_register(env, SPR_MPC_MI_TWC, "MI_TWC",
                   2467:                  SPR_NOACCESS, SPR_NOACCESS,
                   2468:                  &spr_read_generic, &spr_write_generic,
                   2469:                  0x00000000);
                   2470:     /* XXX : not implemented */
                   2471:     spr_register(env, SPR_MPC_MI_RPN, "MI_RPN",
                   2472:                  SPR_NOACCESS, SPR_NOACCESS,
                   2473:                  &spr_read_generic, &spr_write_generic,
                   2474:                  0x00000000);
                   2475:     /* XXX : not implemented */
                   2476:     spr_register(env, SPR_MPC_MI_DBCAM, "MI_DBCAM",
                   2477:                  SPR_NOACCESS, SPR_NOACCESS,
                   2478:                  &spr_read_generic, &spr_write_generic,
                   2479:                  0x00000000);
                   2480:     /* XXX : not implemented */
                   2481:     spr_register(env, SPR_MPC_MI_DBRAM0, "MI_DBRAM0",
                   2482:                  SPR_NOACCESS, SPR_NOACCESS,
                   2483:                  &spr_read_generic, &spr_write_generic,
                   2484:                  0x00000000);
                   2485:     /* XXX : not implemented */
                   2486:     spr_register(env, SPR_MPC_MI_DBRAM1, "MI_DBRAM1",
                   2487:                  SPR_NOACCESS, SPR_NOACCESS,
                   2488:                  &spr_read_generic, &spr_write_generic,
                   2489:                  0x00000000);
                   2490:     /* XXX : not implemented */
                   2491:     spr_register(env, SPR_MPC_MD_CTR, "MD_CTR",
                   2492:                  SPR_NOACCESS, SPR_NOACCESS,
                   2493:                  &spr_read_generic, &spr_write_generic,
                   2494:                  0x00000000);
                   2495:     /* XXX : not implemented */
                   2496:     spr_register(env, SPR_MPC_MD_CASID, "MD_CASID",
                   2497:                  SPR_NOACCESS, SPR_NOACCESS,
                   2498:                  &spr_read_generic, &spr_write_generic,
                   2499:                  0x00000000);
                   2500:     /* XXX : not implemented */
                   2501:     spr_register(env, SPR_MPC_MD_AP, "MD_AP",
                   2502:                  SPR_NOACCESS, SPR_NOACCESS,
                   2503:                  &spr_read_generic, &spr_write_generic,
                   2504:                  0x00000000);
                   2505:     /* XXX : not implemented */
                   2506:     spr_register(env, SPR_MPC_MD_EPN, "MD_EPN",
                   2507:                  SPR_NOACCESS, SPR_NOACCESS,
                   2508:                  &spr_read_generic, &spr_write_generic,
                   2509:                  0x00000000);
                   2510:     /* XXX : not implemented */
                   2511:     spr_register(env, SPR_MPC_MD_TWB, "MD_TWB",
                   2512:                  SPR_NOACCESS, SPR_NOACCESS,
                   2513:                  &spr_read_generic, &spr_write_generic,
                   2514:                  0x00000000);
                   2515:     /* XXX : not implemented */
                   2516:     spr_register(env, SPR_MPC_MD_TWC, "MD_TWC",
                   2517:                  SPR_NOACCESS, SPR_NOACCESS,
                   2518:                  &spr_read_generic, &spr_write_generic,
                   2519:                  0x00000000);
                   2520:     /* XXX : not implemented */
                   2521:     spr_register(env, SPR_MPC_MD_RPN, "MD_RPN",
                   2522:                  SPR_NOACCESS, SPR_NOACCESS,
                   2523:                  &spr_read_generic, &spr_write_generic,
                   2524:                  0x00000000);
                   2525:     /* XXX : not implemented */
                   2526:     spr_register(env, SPR_MPC_MD_TW, "MD_TW",
                   2527:                  SPR_NOACCESS, SPR_NOACCESS,
                   2528:                  &spr_read_generic, &spr_write_generic,
                   2529:                  0x00000000);
                   2530:     /* XXX : not implemented */
                   2531:     spr_register(env, SPR_MPC_MD_DBCAM, "MD_DBCAM",
                   2532:                  SPR_NOACCESS, SPR_NOACCESS,
                   2533:                  &spr_read_generic, &spr_write_generic,
                   2534:                  0x00000000);
                   2535:     /* XXX : not implemented */
                   2536:     spr_register(env, SPR_MPC_MD_DBRAM0, "MD_DBRAM0",
                   2537:                  SPR_NOACCESS, SPR_NOACCESS,
                   2538:                  &spr_read_generic, &spr_write_generic,
                   2539:                  0x00000000);
                   2540:     /* XXX : not implemented */
                   2541:     spr_register(env, SPR_MPC_MD_DBRAM1, "MD_DBRAM1",
                   2542:                  SPR_NOACCESS, SPR_NOACCESS,
                   2543:                  &spr_read_generic, &spr_write_generic,
                   2544:                  0x00000000);
                   2545: }
                   2546: 
                   2547: // XXX: TODO
                   2548: /*
                   2549:  * AMR     => SPR 29 (Power 2.04)
                   2550:  * CTRL    => SPR 136 (Power 2.04)
                   2551:  * CTRL    => SPR 152 (Power 2.04)
                   2552:  * SCOMC   => SPR 276 (64 bits ?)
                   2553:  * SCOMD   => SPR 277 (64 bits ?)
                   2554:  * TBU40   => SPR 286 (Power 2.04 hypv)
                   2555:  * HSPRG0  => SPR 304 (Power 2.04 hypv)
                   2556:  * HSPRG1  => SPR 305 (Power 2.04 hypv)
                   2557:  * HDSISR  => SPR 306 (Power 2.04 hypv)
                   2558:  * HDAR    => SPR 307 (Power 2.04 hypv)
                   2559:  * PURR    => SPR 309 (Power 2.04 hypv)
                   2560:  * HDEC    => SPR 310 (Power 2.04 hypv)
                   2561:  * HIOR    => SPR 311 (hypv)
                   2562:  * RMOR    => SPR 312 (970)
                   2563:  * HRMOR   => SPR 313 (Power 2.04 hypv)
                   2564:  * HSRR0   => SPR 314 (Power 2.04 hypv)
                   2565:  * HSRR1   => SPR 315 (Power 2.04 hypv)
                   2566:  * LPCR    => SPR 316 (970)
                   2567:  * LPIDR   => SPR 317 (970)
                   2568:  * SPEFSCR => SPR 512 (Power 2.04 emb)
                   2569:  * EPR     => SPR 702 (Power 2.04 emb)
                   2570:  * perf    => 768-783 (Power 2.04)
                   2571:  * perf    => 784-799 (Power 2.04)
                   2572:  * PPR     => SPR 896 (Power 2.04)
                   2573:  * EPLC    => SPR 947 (Power 2.04 emb)
                   2574:  * EPSC    => SPR 948 (Power 2.04 emb)
                   2575:  * DABRX   => 1015    (Power 2.04 hypv)
                   2576:  * FPECR   => SPR 1022 (?)
                   2577:  * ... and more (thermal management, performance counters, ...)
                   2578:  */
                   2579: 
                   2580: /*****************************************************************************/
                   2581: /* Exception vectors models                                                  */
                   2582: static void init_excp_4xx_real (CPUPPCState *env)
                   2583: {
                   2584: #if !defined(CONFIG_USER_ONLY)
                   2585:     env->excp_vectors[POWERPC_EXCP_CRITICAL] = 0x00000100;
                   2586:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2587:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2588:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2589:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2590:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2591:     env->excp_vectors[POWERPC_EXCP_PIT]      = 0x00001000;
                   2592:     env->excp_vectors[POWERPC_EXCP_FIT]      = 0x00001010;
                   2593:     env->excp_vectors[POWERPC_EXCP_WDT]      = 0x00001020;
                   2594:     env->excp_vectors[POWERPC_EXCP_DEBUG]    = 0x00002000;
                   2595:     env->excp_prefix = 0x00000000UL;
                   2596:     env->ivor_mask = 0x0000FFF0UL;
                   2597:     env->ivpr_mask = 0xFFFF0000UL;
                   2598:     /* Hardware reset vector */
                   2599:     env->hreset_vector = 0xFFFFFFFCUL;
                   2600: #endif
                   2601: }
                   2602: 
                   2603: static void init_excp_4xx_softmmu (CPUPPCState *env)
                   2604: {
                   2605: #if !defined(CONFIG_USER_ONLY)
                   2606:     env->excp_vectors[POWERPC_EXCP_CRITICAL] = 0x00000100;
                   2607:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2608:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2609:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2610:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2611:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2612:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2613:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2614:     env->excp_vectors[POWERPC_EXCP_PIT]      = 0x00001000;
                   2615:     env->excp_vectors[POWERPC_EXCP_FIT]      = 0x00001010;
                   2616:     env->excp_vectors[POWERPC_EXCP_WDT]      = 0x00001020;
                   2617:     env->excp_vectors[POWERPC_EXCP_DTLB]     = 0x00001100;
                   2618:     env->excp_vectors[POWERPC_EXCP_ITLB]     = 0x00001200;
                   2619:     env->excp_vectors[POWERPC_EXCP_DEBUG]    = 0x00002000;
                   2620:     env->excp_prefix = 0x00000000UL;
                   2621:     env->ivor_mask = 0x0000FFF0UL;
                   2622:     env->ivpr_mask = 0xFFFF0000UL;
                   2623:     /* Hardware reset vector */
                   2624:     env->hreset_vector = 0xFFFFFFFCUL;
                   2625: #endif
                   2626: }
                   2627: 
                   2628: static void init_excp_MPC5xx (CPUPPCState *env)
                   2629: {
                   2630: #if !defined(CONFIG_USER_ONLY)
                   2631:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2632:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2633:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2634:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2635:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2636:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000900;
                   2637:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2638:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2639:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2640:     env->excp_vectors[POWERPC_EXCP_FPA]      = 0x00000E00;
                   2641:     env->excp_vectors[POWERPC_EXCP_EMUL]     = 0x00001000;
                   2642:     env->excp_vectors[POWERPC_EXCP_DABR]     = 0x00001C00;
                   2643:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001C00;
                   2644:     env->excp_vectors[POWERPC_EXCP_MEXTBR]   = 0x00001E00;
                   2645:     env->excp_vectors[POWERPC_EXCP_NMEXTBR]  = 0x00001F00;
                   2646:     env->excp_prefix = 0x00000000UL;
                   2647:     env->ivor_mask = 0x0000FFF0UL;
                   2648:     env->ivpr_mask = 0xFFFF0000UL;
                   2649:     /* Hardware reset vector */
                   2650:     env->hreset_vector = 0xFFFFFFFCUL;
                   2651: #endif
                   2652: }
                   2653: 
                   2654: static void init_excp_MPC8xx (CPUPPCState *env)
                   2655: {
                   2656: #if !defined(CONFIG_USER_ONLY)
                   2657:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2658:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2659:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2660:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2661:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2662:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2663:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2664:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000900;
                   2665:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2666:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2667:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2668:     env->excp_vectors[POWERPC_EXCP_FPA]      = 0x00000E00;
                   2669:     env->excp_vectors[POWERPC_EXCP_EMUL]     = 0x00001000;
                   2670:     env->excp_vectors[POWERPC_EXCP_ITLB]     = 0x00001100;
                   2671:     env->excp_vectors[POWERPC_EXCP_DTLB]     = 0x00001200;
                   2672:     env->excp_vectors[POWERPC_EXCP_ITLBE]    = 0x00001300;
                   2673:     env->excp_vectors[POWERPC_EXCP_DTLBE]    = 0x00001400;
                   2674:     env->excp_vectors[POWERPC_EXCP_DABR]     = 0x00001C00;
                   2675:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001C00;
                   2676:     env->excp_vectors[POWERPC_EXCP_MEXTBR]   = 0x00001E00;
                   2677:     env->excp_vectors[POWERPC_EXCP_NMEXTBR]  = 0x00001F00;
                   2678:     env->excp_prefix = 0x00000000UL;
                   2679:     env->ivor_mask = 0x0000FFF0UL;
                   2680:     env->ivpr_mask = 0xFFFF0000UL;
                   2681:     /* Hardware reset vector */
                   2682:     env->hreset_vector = 0xFFFFFFFCUL;
                   2683: #endif
                   2684: }
                   2685: 
                   2686: static void init_excp_G2 (CPUPPCState *env)
                   2687: {
                   2688: #if !defined(CONFIG_USER_ONLY)
                   2689:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2690:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2691:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2692:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2693:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2694:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2695:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2696:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2697:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2698:     env->excp_vectors[POWERPC_EXCP_CRITICAL] = 0x00000A00;
                   2699:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2700:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2701:     env->excp_vectors[POWERPC_EXCP_IFTLB]    = 0x00001000;
                   2702:     env->excp_vectors[POWERPC_EXCP_DLTLB]    = 0x00001100;
                   2703:     env->excp_vectors[POWERPC_EXCP_DSTLB]    = 0x00001200;
                   2704:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2705:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   2706:     env->excp_prefix = 0x00000000UL;
                   2707:     /* Hardware reset vector */
                   2708:     env->hreset_vector = 0xFFFFFFFCUL;
                   2709: #endif
                   2710: }
                   2711: 
                   2712: static void init_excp_e200 (CPUPPCState *env)
                   2713: {
                   2714: #if !defined(CONFIG_USER_ONLY)
                   2715:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000FFC;
                   2716:     env->excp_vectors[POWERPC_EXCP_CRITICAL] = 0x00000000;
                   2717:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000000;
                   2718:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000000;
                   2719:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000000;
                   2720:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000000;
                   2721:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000000;
                   2722:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000000;
                   2723:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000000;
                   2724:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000000;
                   2725:     env->excp_vectors[POWERPC_EXCP_APU]      = 0x00000000;
                   2726:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000000;
                   2727:     env->excp_vectors[POWERPC_EXCP_FIT]      = 0x00000000;
                   2728:     env->excp_vectors[POWERPC_EXCP_WDT]      = 0x00000000;
                   2729:     env->excp_vectors[POWERPC_EXCP_DTLB]     = 0x00000000;
                   2730:     env->excp_vectors[POWERPC_EXCP_ITLB]     = 0x00000000;
                   2731:     env->excp_vectors[POWERPC_EXCP_DEBUG]    = 0x00000000;
                   2732:     env->excp_vectors[POWERPC_EXCP_SPEU]     = 0x00000000;
                   2733:     env->excp_vectors[POWERPC_EXCP_EFPDI]    = 0x00000000;
                   2734:     env->excp_vectors[POWERPC_EXCP_EFPRI]    = 0x00000000;
                   2735:     env->excp_prefix = 0x00000000UL;
                   2736:     env->ivor_mask = 0x0000FFF7UL;
                   2737:     env->ivpr_mask = 0xFFFF0000UL;
                   2738:     /* Hardware reset vector */
                   2739:     env->hreset_vector = 0xFFFFFFFCUL;
                   2740: #endif
                   2741: }
                   2742: 
                   2743: static void init_excp_BookE (CPUPPCState *env)
                   2744: {
                   2745: #if !defined(CONFIG_USER_ONLY)
                   2746:     env->excp_vectors[POWERPC_EXCP_CRITICAL] = 0x00000000;
                   2747:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000000;
                   2748:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000000;
                   2749:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000000;
                   2750:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000000;
                   2751:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000000;
                   2752:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000000;
                   2753:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000000;
                   2754:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000000;
                   2755:     env->excp_vectors[POWERPC_EXCP_APU]      = 0x00000000;
                   2756:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000000;
                   2757:     env->excp_vectors[POWERPC_EXCP_FIT]      = 0x00000000;
                   2758:     env->excp_vectors[POWERPC_EXCP_WDT]      = 0x00000000;
                   2759:     env->excp_vectors[POWERPC_EXCP_DTLB]     = 0x00000000;
                   2760:     env->excp_vectors[POWERPC_EXCP_ITLB]     = 0x00000000;
                   2761:     env->excp_vectors[POWERPC_EXCP_DEBUG]    = 0x00000000;
                   2762:     env->excp_prefix = 0x00000000UL;
                   2763:     env->ivor_mask = 0x0000FFE0UL;
                   2764:     env->ivpr_mask = 0xFFFF0000UL;
                   2765:     /* Hardware reset vector */
                   2766:     env->hreset_vector = 0xFFFFFFFCUL;
                   2767: #endif
                   2768: }
                   2769: 
                   2770: static void init_excp_601 (CPUPPCState *env)
                   2771: {
                   2772: #if !defined(CONFIG_USER_ONLY)
                   2773:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2774:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2775:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2776:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2777:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2778:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2779:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2780:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2781:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2782:     env->excp_vectors[POWERPC_EXCP_IO]       = 0x00000A00;
                   2783:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2784:     env->excp_vectors[POWERPC_EXCP_RUNM]     = 0x00002000;
                   2785:     env->excp_prefix = 0xFFF00000UL;
                   2786:     /* Hardware reset vector */
                   2787:     env->hreset_vector = 0x00000100UL;
                   2788: #endif
                   2789: }
                   2790: 
                   2791: static void init_excp_602 (CPUPPCState *env)
                   2792: {
                   2793: #if !defined(CONFIG_USER_ONLY)
                   2794:     /* XXX: exception prefix has a special behavior on 602 */
                   2795:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2796:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2797:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2798:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2799:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2800:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2801:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2802:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2803:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2804:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2805:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2806:     env->excp_vectors[POWERPC_EXCP_IFTLB]    = 0x00001000;
                   2807:     env->excp_vectors[POWERPC_EXCP_DLTLB]    = 0x00001100;
                   2808:     env->excp_vectors[POWERPC_EXCP_DSTLB]    = 0x00001200;
                   2809:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2810:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   2811:     env->excp_vectors[POWERPC_EXCP_WDT]      = 0x00001500;
                   2812:     env->excp_vectors[POWERPC_EXCP_EMUL]     = 0x00001600;
                   2813:     env->excp_prefix = 0xFFF00000UL;
                   2814:     /* Hardware reset vector */
                   2815:     env->hreset_vector = 0xFFFFFFFCUL;
                   2816: #endif
                   2817: }
                   2818: 
                   2819: static void init_excp_603 (CPUPPCState *env)
                   2820: {
                   2821: #if !defined(CONFIG_USER_ONLY)
                   2822:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2823:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2824:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2825:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2826:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2827:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2828:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2829:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2830:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2831:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2832:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2833:     env->excp_vectors[POWERPC_EXCP_IFTLB]    = 0x00001000;
                   2834:     env->excp_vectors[POWERPC_EXCP_DLTLB]    = 0x00001100;
                   2835:     env->excp_vectors[POWERPC_EXCP_DSTLB]    = 0x00001200;
                   2836:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2837:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   2838:     env->excp_prefix = 0x00000000UL;
                   2839:     /* Hardware reset vector */
                   2840:     env->hreset_vector = 0xFFFFFFFCUL;
                   2841: #endif
                   2842: }
                   2843: 
                   2844: static void init_excp_604 (CPUPPCState *env)
                   2845: {
                   2846: #if !defined(CONFIG_USER_ONLY)
                   2847:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2848:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2849:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2850:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2851:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2852:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2853:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2854:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2855:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2856:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2857:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2858:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2859:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2860:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   2861:     env->excp_prefix = 0x00000000UL;
                   2862:     /* Hardware reset vector */
                   2863:     env->hreset_vector = 0xFFFFFFFCUL;
                   2864: #endif
                   2865: }
                   2866: 
                   2867: #if defined(TARGET_PPC64)
                   2868: static void init_excp_620 (CPUPPCState *env)
                   2869: {
                   2870: #if !defined(CONFIG_USER_ONLY)
                   2871:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2872:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2873:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2874:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2875:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2876:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2877:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2878:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2879:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2880:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2881:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2882:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2883:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2884:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   2885:     env->excp_prefix = 0xFFF00000UL;
                   2886:     /* Hardware reset vector */
                   2887:     env->hreset_vector = 0x0000000000000100ULL;
                   2888: #endif
                   2889: }
                   2890: #endif /* defined(TARGET_PPC64) */
                   2891: 
                   2892: static void init_excp_7x0 (CPUPPCState *env)
                   2893: {
                   2894: #if !defined(CONFIG_USER_ONLY)
                   2895:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2896:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2897:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2898:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2899:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2900:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2901:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2902:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2903:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2904:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2905:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2906:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2907:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2908:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   2909:     env->excp_vectors[POWERPC_EXCP_THERM]    = 0x00001700;
                   2910:     env->excp_prefix = 0x00000000UL;
                   2911:     /* Hardware reset vector */
                   2912:     env->hreset_vector = 0xFFFFFFFCUL;
                   2913: #endif
                   2914: }
                   2915: 
                   2916: static void init_excp_750cl (CPUPPCState *env)
                   2917: {
                   2918: #if !defined(CONFIG_USER_ONLY)
                   2919:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2920:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2921:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2922:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2923:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2924:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2925:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2926:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2927:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2928:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2929:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2930:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2931:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2932:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   2933:     env->excp_prefix = 0x00000000UL;
                   2934:     /* Hardware reset vector */
                   2935:     env->hreset_vector = 0xFFFFFFFCUL;
                   2936: #endif
                   2937: }
                   2938: 
                   2939: static void init_excp_750cx (CPUPPCState *env)
                   2940: {
                   2941: #if !defined(CONFIG_USER_ONLY)
                   2942:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2943:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2944:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2945:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2946:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2947:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2948:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2949:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2950:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2951:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2952:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2953:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2954:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2955:     env->excp_vectors[POWERPC_EXCP_THERM]    = 0x00001700;
                   2956:     env->excp_prefix = 0x00000000UL;
                   2957:     /* Hardware reset vector */
                   2958:     env->hreset_vector = 0xFFFFFFFCUL;
                   2959: #endif
                   2960: }
                   2961: 
                   2962: /* XXX: Check if this is correct */
                   2963: static void init_excp_7x5 (CPUPPCState *env)
                   2964: {
                   2965: #if !defined(CONFIG_USER_ONLY)
                   2966:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2967:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2968:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2969:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2970:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2971:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2972:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2973:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2974:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2975:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2976:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2977:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2978:     env->excp_vectors[POWERPC_EXCP_IFTLB]    = 0x00001000;
                   2979:     env->excp_vectors[POWERPC_EXCP_DLTLB]    = 0x00001100;
                   2980:     env->excp_vectors[POWERPC_EXCP_DSTLB]    = 0x00001200;
                   2981:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2982:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   2983:     env->excp_vectors[POWERPC_EXCP_THERM]    = 0x00001700;
                   2984:     env->excp_prefix = 0x00000000UL;
                   2985:     /* Hardware reset vector */
                   2986:     env->hreset_vector = 0xFFFFFFFCUL;
                   2987: #endif
                   2988: }
                   2989: 
                   2990: static void init_excp_7400 (CPUPPCState *env)
                   2991: {
                   2992: #if !defined(CONFIG_USER_ONLY)
                   2993:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2994:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2995:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2996:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2997:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2998:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2999:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   3000:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   3001:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   3002:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   3003:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   3004:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   3005:     env->excp_vectors[POWERPC_EXCP_VPU]      = 0x00000F20;
                   3006:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   3007:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   3008:     env->excp_vectors[POWERPC_EXCP_VPUA]     = 0x00001600;
                   3009:     env->excp_vectors[POWERPC_EXCP_THERM]    = 0x00001700;
                   3010:     env->excp_prefix = 0x00000000UL;
                   3011:     /* Hardware reset vector */
                   3012:     env->hreset_vector = 0xFFFFFFFCUL;
                   3013: #endif
                   3014: }
                   3015: 
                   3016: static void init_excp_7450 (CPUPPCState *env)
                   3017: {
                   3018: #if !defined(CONFIG_USER_ONLY)
                   3019:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   3020:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   3021:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   3022:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   3023:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   3024:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   3025:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   3026:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   3027:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   3028:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   3029:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   3030:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   3031:     env->excp_vectors[POWERPC_EXCP_VPU]      = 0x00000F20;
                   3032:     env->excp_vectors[POWERPC_EXCP_IFTLB]    = 0x00001000;
                   3033:     env->excp_vectors[POWERPC_EXCP_DLTLB]    = 0x00001100;
                   3034:     env->excp_vectors[POWERPC_EXCP_DSTLB]    = 0x00001200;
                   3035:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   3036:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   3037:     env->excp_vectors[POWERPC_EXCP_VPUA]     = 0x00001600;
                   3038:     env->excp_prefix = 0x00000000UL;
                   3039:     /* Hardware reset vector */
                   3040:     env->hreset_vector = 0xFFFFFFFCUL;
                   3041: #endif
                   3042: }
                   3043: 
                   3044: #if defined (TARGET_PPC64)
                   3045: static void init_excp_970 (CPUPPCState *env)
                   3046: {
                   3047: #if !defined(CONFIG_USER_ONLY)
                   3048:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   3049:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   3050:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   3051:     env->excp_vectors[POWERPC_EXCP_DSEG]     = 0x00000380;
                   3052:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   3053:     env->excp_vectors[POWERPC_EXCP_ISEG]     = 0x00000480;
                   3054:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   3055:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   3056:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   3057:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   3058:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   3059:     env->excp_vectors[POWERPC_EXCP_HDECR]    = 0x00000980;
                   3060:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   3061:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   3062:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   3063:     env->excp_vectors[POWERPC_EXCP_VPU]      = 0x00000F20;
                   3064:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   3065:     env->excp_vectors[POWERPC_EXCP_MAINT]    = 0x00001600;
                   3066:     env->excp_vectors[POWERPC_EXCP_VPUA]     = 0x00001700;
                   3067:     env->excp_vectors[POWERPC_EXCP_THERM]    = 0x00001800;
                   3068:     env->excp_prefix   = 0x00000000FFF00000ULL;
                   3069:     /* Hardware reset vector */
                   3070:     env->hreset_vector = 0x0000000000000100ULL;
                   3071: #endif
                   3072: }
                   3073: #endif
                   3074: 
                   3075: /*****************************************************************************/
                   3076: /* Power management enable checks                                            */
                   3077: static int check_pow_none (CPUPPCState *env)
                   3078: {
                   3079:     return 0;
                   3080: }
                   3081: 
                   3082: static int check_pow_nocheck (CPUPPCState *env)
                   3083: {
                   3084:     return 1;
                   3085: }
                   3086: 
                   3087: static int check_pow_hid0 (CPUPPCState *env)
                   3088: {
                   3089:     if (env->spr[SPR_HID0] & 0x00E00000)
                   3090:         return 1;
                   3091: 
                   3092:     return 0;
                   3093: }
                   3094: 
                   3095: static int check_pow_hid0_74xx (CPUPPCState *env)
                   3096: {
                   3097:     if (env->spr[SPR_HID0] & 0x00600000)
                   3098:         return 1;
                   3099: 
                   3100:     return 0;
                   3101: }
                   3102: 
                   3103: /*****************************************************************************/
                   3104: /* PowerPC implementations definitions                                       */
                   3105: 
                   3106: /* PowerPC 401                                                               */
                   3107: #define POWERPC_INSNS_401    (PPC_INSNS_BASE | PPC_STRING |                   \
                   3108:                               PPC_WRTEE | PPC_DCR |                           \
                   3109:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3110:                               PPC_CACHE_DCBZ |                                \
                   3111:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3112:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3113: #define POWERPC_MSRM_401     (0x00000000000FD201ULL)
                   3114: #define POWERPC_MMU_401      (POWERPC_MMU_REAL)
                   3115: #define POWERPC_EXCP_401     (POWERPC_EXCP_40x)
                   3116: #define POWERPC_INPUT_401    (PPC_FLAGS_INPUT_401)
                   3117: #define POWERPC_BFDM_401     (bfd_mach_ppc_403)
                   3118: #define POWERPC_FLAG_401     (POWERPC_FLAG_CE | POWERPC_FLAG_DE |             \
                   3119:                               POWERPC_FLAG_BUS_CLK)
                   3120: #define check_pow_401        check_pow_nocheck
                   3121: 
                   3122: static void init_proc_401 (CPUPPCState *env)
                   3123: {
                   3124:     gen_spr_40x(env);
                   3125:     gen_spr_401_403(env);
                   3126:     gen_spr_401(env);
                   3127:     init_excp_4xx_real(env);
                   3128:     env->dcache_line_size = 32;
                   3129:     env->icache_line_size = 32;
                   3130:     /* Allocate hardware IRQ controller */
                   3131:     ppc40x_irq_init(env);
                   3132: }
                   3133: 
                   3134: /* PowerPC 401x2                                                             */
                   3135: #define POWERPC_INSNS_401x2  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   3136:                               PPC_DCR | PPC_WRTEE |                           \
                   3137:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3138:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3139:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3140:                               PPC_40x_TLB | PPC_MEM_TLBIA | PPC_MEM_TLBSYNC | \
                   3141:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3142: #define POWERPC_MSRM_401x2   (0x00000000001FD231ULL)
                   3143: #define POWERPC_MMU_401x2    (POWERPC_MMU_SOFT_4xx_Z)
                   3144: #define POWERPC_EXCP_401x2   (POWERPC_EXCP_40x)
                   3145: #define POWERPC_INPUT_401x2  (PPC_FLAGS_INPUT_401)
                   3146: #define POWERPC_BFDM_401x2   (bfd_mach_ppc_403)
                   3147: #define POWERPC_FLAG_401x2   (POWERPC_FLAG_CE | POWERPC_FLAG_DE |             \
                   3148:                               POWERPC_FLAG_BUS_CLK)
                   3149: #define check_pow_401x2      check_pow_nocheck
                   3150: 
                   3151: static void init_proc_401x2 (CPUPPCState *env)
                   3152: {
                   3153:     gen_spr_40x(env);
                   3154:     gen_spr_401_403(env);
                   3155:     gen_spr_401x2(env);
                   3156:     gen_spr_compress(env);
                   3157:     /* Memory management */
                   3158: #if !defined(CONFIG_USER_ONLY)
                   3159:     env->nb_tlb = 64;
                   3160:     env->nb_ways = 1;
                   3161:     env->id_tlbs = 0;
                   3162: #endif
                   3163:     init_excp_4xx_softmmu(env);
                   3164:     env->dcache_line_size = 32;
                   3165:     env->icache_line_size = 32;
                   3166:     /* Allocate hardware IRQ controller */
                   3167:     ppc40x_irq_init(env);
                   3168: }
                   3169: 
                   3170: /* PowerPC 401x3                                                             */
                   3171: #define POWERPC_INSNS_401x3  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   3172:                               PPC_DCR | PPC_WRTEE |                           \
                   3173:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3174:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3175:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3176:                               PPC_40x_TLB | PPC_MEM_TLBIA | PPC_MEM_TLBSYNC | \
                   3177:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3178: #define POWERPC_MSRM_401x3   (0x00000000001FD631ULL)
                   3179: #define POWERPC_MMU_401x3    (POWERPC_MMU_SOFT_4xx_Z)
                   3180: #define POWERPC_EXCP_401x3   (POWERPC_EXCP_40x)
                   3181: #define POWERPC_INPUT_401x3  (PPC_FLAGS_INPUT_401)
                   3182: #define POWERPC_BFDM_401x3   (bfd_mach_ppc_403)
                   3183: #define POWERPC_FLAG_401x3   (POWERPC_FLAG_CE | POWERPC_FLAG_DE |             \
                   3184:                               POWERPC_FLAG_BUS_CLK)
                   3185: #define check_pow_401x3      check_pow_nocheck
                   3186: 
                   3187: __attribute__ (( unused ))
                   3188: static void init_proc_401x3 (CPUPPCState *env)
                   3189: {
                   3190:     gen_spr_40x(env);
                   3191:     gen_spr_401_403(env);
                   3192:     gen_spr_401(env);
                   3193:     gen_spr_401x2(env);
                   3194:     gen_spr_compress(env);
                   3195:     init_excp_4xx_softmmu(env);
                   3196:     env->dcache_line_size = 32;
                   3197:     env->icache_line_size = 32;
                   3198:     /* Allocate hardware IRQ controller */
                   3199:     ppc40x_irq_init(env);
                   3200: }
                   3201: 
                   3202: /* IOP480                                                                    */
                   3203: #define POWERPC_INSNS_IOP480 (PPC_INSNS_BASE | PPC_STRING |                   \
                   3204:                               PPC_DCR | PPC_WRTEE |                           \
                   3205:                               PPC_CACHE | PPC_CACHE_ICBI |  PPC_40x_ICBT |    \
                   3206:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3207:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3208:                               PPC_40x_TLB | PPC_MEM_TLBIA | PPC_MEM_TLBSYNC | \
                   3209:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3210: #define POWERPC_MSRM_IOP480  (0x00000000001FD231ULL)
                   3211: #define POWERPC_MMU_IOP480   (POWERPC_MMU_SOFT_4xx_Z)
                   3212: #define POWERPC_EXCP_IOP480  (POWERPC_EXCP_40x)
                   3213: #define POWERPC_INPUT_IOP480 (PPC_FLAGS_INPUT_401)
                   3214: #define POWERPC_BFDM_IOP480  (bfd_mach_ppc_403)
                   3215: #define POWERPC_FLAG_IOP480  (POWERPC_FLAG_CE | POWERPC_FLAG_DE |             \
                   3216:                               POWERPC_FLAG_BUS_CLK)
                   3217: #define check_pow_IOP480     check_pow_nocheck
                   3218: 
                   3219: static void init_proc_IOP480 (CPUPPCState *env)
                   3220: {
                   3221:     gen_spr_40x(env);
                   3222:     gen_spr_401_403(env);
                   3223:     gen_spr_401x2(env);
                   3224:     gen_spr_compress(env);
                   3225:     /* Memory management */
                   3226: #if !defined(CONFIG_USER_ONLY)
                   3227:     env->nb_tlb = 64;
                   3228:     env->nb_ways = 1;
                   3229:     env->id_tlbs = 0;
                   3230: #endif
                   3231:     init_excp_4xx_softmmu(env);
                   3232:     env->dcache_line_size = 32;
                   3233:     env->icache_line_size = 32;
                   3234:     /* Allocate hardware IRQ controller */
                   3235:     ppc40x_irq_init(env);
                   3236: }
                   3237: 
                   3238: /* PowerPC 403                                                               */
                   3239: #define POWERPC_INSNS_403    (PPC_INSNS_BASE | PPC_STRING |                   \
                   3240:                               PPC_DCR | PPC_WRTEE |                           \
                   3241:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3242:                               PPC_CACHE_DCBZ |                                \
                   3243:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3244:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3245: #define POWERPC_MSRM_403     (0x000000000007D00DULL)
                   3246: #define POWERPC_MMU_403      (POWERPC_MMU_REAL)
                   3247: #define POWERPC_EXCP_403     (POWERPC_EXCP_40x)
                   3248: #define POWERPC_INPUT_403    (PPC_FLAGS_INPUT_401)
                   3249: #define POWERPC_BFDM_403     (bfd_mach_ppc_403)
                   3250: #define POWERPC_FLAG_403     (POWERPC_FLAG_CE | POWERPC_FLAG_PX |             \
                   3251:                               POWERPC_FLAG_BUS_CLK)
                   3252: #define check_pow_403        check_pow_nocheck
                   3253: 
                   3254: static void init_proc_403 (CPUPPCState *env)
                   3255: {
                   3256:     gen_spr_40x(env);
                   3257:     gen_spr_401_403(env);
                   3258:     gen_spr_403(env);
                   3259:     gen_spr_403_real(env);
                   3260:     init_excp_4xx_real(env);
                   3261:     env->dcache_line_size = 32;
                   3262:     env->icache_line_size = 32;
                   3263:     /* Allocate hardware IRQ controller */
                   3264:     ppc40x_irq_init(env);
                   3265: }
                   3266: 
                   3267: /* PowerPC 403 GCX                                                           */
                   3268: #define POWERPC_INSNS_403GCX (PPC_INSNS_BASE | PPC_STRING |                   \
                   3269:                               PPC_DCR | PPC_WRTEE |                           \
                   3270:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3271:                               PPC_CACHE_DCBZ |                                \
                   3272:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3273:                               PPC_40x_TLB | PPC_MEM_TLBIA | PPC_MEM_TLBSYNC | \
                   3274:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3275: #define POWERPC_MSRM_403GCX  (0x000000000007D00DULL)
                   3276: #define POWERPC_MMU_403GCX   (POWERPC_MMU_SOFT_4xx_Z)
                   3277: #define POWERPC_EXCP_403GCX  (POWERPC_EXCP_40x)
                   3278: #define POWERPC_INPUT_403GCX (PPC_FLAGS_INPUT_401)
                   3279: #define POWERPC_BFDM_403GCX  (bfd_mach_ppc_403)
                   3280: #define POWERPC_FLAG_403GCX  (POWERPC_FLAG_CE | POWERPC_FLAG_PX |             \
                   3281:                               POWERPC_FLAG_BUS_CLK)
                   3282: #define check_pow_403GCX     check_pow_nocheck
                   3283: 
                   3284: static void init_proc_403GCX (CPUPPCState *env)
                   3285: {
                   3286:     gen_spr_40x(env);
                   3287:     gen_spr_401_403(env);
                   3288:     gen_spr_403(env);
                   3289:     gen_spr_403_real(env);
                   3290:     gen_spr_403_mmu(env);
                   3291:     /* Bus access control */
                   3292:     /* not emulated, as Qemu never does speculative access */
                   3293:     spr_register(env, SPR_40x_SGR, "SGR",
                   3294:                  SPR_NOACCESS, SPR_NOACCESS,
                   3295:                  &spr_read_generic, &spr_write_generic,
                   3296:                  0xFFFFFFFF);
                   3297:     /* not emulated, as Qemu do not emulate caches */
                   3298:     spr_register(env, SPR_40x_DCWR, "DCWR",
                   3299:                  SPR_NOACCESS, SPR_NOACCESS,
                   3300:                  &spr_read_generic, &spr_write_generic,
                   3301:                  0x00000000);
                   3302:     /* Memory management */
                   3303: #if !defined(CONFIG_USER_ONLY)
                   3304:     env->nb_tlb = 64;
                   3305:     env->nb_ways = 1;
                   3306:     env->id_tlbs = 0;
                   3307: #endif
                   3308:     init_excp_4xx_softmmu(env);
                   3309:     env->dcache_line_size = 32;
                   3310:     env->icache_line_size = 32;
                   3311:     /* Allocate hardware IRQ controller */
                   3312:     ppc40x_irq_init(env);
                   3313: }
                   3314: 
                   3315: /* PowerPC 405                                                               */
                   3316: #define POWERPC_INSNS_405    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   3317:                               PPC_DCR | PPC_WRTEE |                           \
                   3318:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3319:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3320:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3321:                               PPC_40x_TLB | PPC_MEM_TLBIA | PPC_MEM_TLBSYNC | \
                   3322:                               PPC_4xx_COMMON | PPC_405_MAC | PPC_40x_EXCP)
                   3323: #define POWERPC_MSRM_405     (0x000000000006E630ULL)
                   3324: #define POWERPC_MMU_405      (POWERPC_MMU_SOFT_4xx)
                   3325: #define POWERPC_EXCP_405     (POWERPC_EXCP_40x)
                   3326: #define POWERPC_INPUT_405    (PPC_FLAGS_INPUT_405)
                   3327: #define POWERPC_BFDM_405     (bfd_mach_ppc_403)
                   3328: #define POWERPC_FLAG_405     (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3329:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3330: #define check_pow_405        check_pow_nocheck
                   3331: 
                   3332: static void init_proc_405 (CPUPPCState *env)
                   3333: {
                   3334:     /* Time base */
                   3335:     gen_tbl(env);
                   3336:     gen_spr_40x(env);
                   3337:     gen_spr_405(env);
                   3338:     /* Bus access control */
                   3339:     /* not emulated, as Qemu never does speculative access */
                   3340:     spr_register(env, SPR_40x_SGR, "SGR",
                   3341:                  SPR_NOACCESS, SPR_NOACCESS,
                   3342:                  &spr_read_generic, &spr_write_generic,
                   3343:                  0xFFFFFFFF);
                   3344:     /* not emulated, as Qemu do not emulate caches */
                   3345:     spr_register(env, SPR_40x_DCWR, "DCWR",
                   3346:                  SPR_NOACCESS, SPR_NOACCESS,
                   3347:                  &spr_read_generic, &spr_write_generic,
                   3348:                  0x00000000);
                   3349:     /* Memory management */
                   3350: #if !defined(CONFIG_USER_ONLY)
                   3351:     env->nb_tlb = 64;
                   3352:     env->nb_ways = 1;
                   3353:     env->id_tlbs = 0;
                   3354: #endif
                   3355:     init_excp_4xx_softmmu(env);
                   3356:     env->dcache_line_size = 32;
                   3357:     env->icache_line_size = 32;
                   3358:     /* Allocate hardware IRQ controller */
                   3359:     ppc40x_irq_init(env);
                   3360: }
                   3361: 
                   3362: /* PowerPC 440 EP                                                            */
                   3363: #define POWERPC_INSNS_440EP  (PPC_INSNS_BASE | PPC_STRING |                   \
                   3364:                               PPC_DCR | PPC_WRTEE | PPC_RFMCI |               \
                   3365:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3366:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3367:                               PPC_MEM_TLBSYNC |                               \
                   3368:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3369:                               PPC_440_SPEC)
                   3370: #define POWERPC_MSRM_440EP   (0x000000000006D630ULL)
                   3371: #define POWERPC_MMU_440EP    (POWERPC_MMU_BOOKE)
                   3372: #define POWERPC_EXCP_440EP   (POWERPC_EXCP_BOOKE)
                   3373: #define POWERPC_INPUT_440EP  (PPC_FLAGS_INPUT_BookE)
                   3374: #define POWERPC_BFDM_440EP   (bfd_mach_ppc_403)
                   3375: #define POWERPC_FLAG_440EP   (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3376:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3377: #define check_pow_440EP      check_pow_nocheck
                   3378: 
                   3379: __attribute__ (( unused ))
                   3380: static void init_proc_440EP (CPUPPCState *env)
                   3381: {
                   3382:     /* Time base */
                   3383:     gen_tbl(env);
                   3384:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3385:     gen_spr_440(env);
                   3386:     gen_spr_usprgh(env);
                   3387:     /* Processor identification */
                   3388:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3389:                  SPR_NOACCESS, SPR_NOACCESS,
                   3390:                  &spr_read_generic, &spr_write_pir,
                   3391:                  0x00000000);
                   3392:     /* XXX : not implemented */
                   3393:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3394:                  SPR_NOACCESS, SPR_NOACCESS,
                   3395:                  &spr_read_generic, &spr_write_generic,
                   3396:                  0x00000000);
                   3397:     /* XXX : not implemented */
                   3398:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3399:                  SPR_NOACCESS, SPR_NOACCESS,
                   3400:                  &spr_read_generic, &spr_write_generic,
                   3401:                  0x00000000);
                   3402:     /* XXX : not implemented */
                   3403:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3404:                  SPR_NOACCESS, SPR_NOACCESS,
                   3405:                  &spr_read_generic, &spr_write_generic,
                   3406:                  0x00000000);
                   3407:     /* XXX : not implemented */
                   3408:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3409:                  SPR_NOACCESS, SPR_NOACCESS,
                   3410:                  &spr_read_generic, &spr_write_generic,
                   3411:                  0x00000000);
                   3412:     /* XXX : not implemented */
                   3413:     spr_register(env, SPR_BOOKE_MCSR, "MCSR",
                   3414:                  SPR_NOACCESS, SPR_NOACCESS,
                   3415:                  &spr_read_generic, &spr_write_generic,
                   3416:                  0x00000000);
                   3417:     spr_register(env, SPR_BOOKE_MCSRR0, "MCSRR0",
                   3418:                  SPR_NOACCESS, SPR_NOACCESS,
                   3419:                  &spr_read_generic, &spr_write_generic,
                   3420:                  0x00000000);
                   3421:     spr_register(env, SPR_BOOKE_MCSRR1, "MCSRR1",
                   3422:                  SPR_NOACCESS, SPR_NOACCESS,
                   3423:                  &spr_read_generic, &spr_write_generic,
                   3424:                  0x00000000);
                   3425:     /* XXX : not implemented */
                   3426:     spr_register(env, SPR_440_CCR1, "CCR1",
                   3427:                  SPR_NOACCESS, SPR_NOACCESS,
                   3428:                  &spr_read_generic, &spr_write_generic,
                   3429:                  0x00000000);
                   3430:     /* Memory management */
                   3431: #if !defined(CONFIG_USER_ONLY)
                   3432:     env->nb_tlb = 64;
                   3433:     env->nb_ways = 1;
                   3434:     env->id_tlbs = 0;
                   3435: #endif
                   3436:     init_excp_BookE(env);
                   3437:     env->dcache_line_size = 32;
                   3438:     env->icache_line_size = 32;
                   3439:     /* XXX: TODO: allocate internal IRQ controller */
                   3440: }
                   3441: 
                   3442: /* PowerPC 440 GP                                                            */
                   3443: #define POWERPC_INSNS_440GP  (PPC_INSNS_BASE | PPC_STRING |                   \
                   3444:                               PPC_DCR | PPC_DCRX | PPC_WRTEE | PPC_MFAPIDI |  \
                   3445:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3446:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3447:                               PPC_MEM_TLBSYNC | PPC_TLBIVA |                  \
                   3448:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3449:                               PPC_440_SPEC)
                   3450: #define POWERPC_MSRM_440GP   (0x000000000006FF30ULL)
                   3451: #define POWERPC_MMU_440GP    (POWERPC_MMU_BOOKE)
                   3452: #define POWERPC_EXCP_440GP   (POWERPC_EXCP_BOOKE)
                   3453: #define POWERPC_INPUT_440GP  (PPC_FLAGS_INPUT_BookE)
                   3454: #define POWERPC_BFDM_440GP   (bfd_mach_ppc_403)
                   3455: #define POWERPC_FLAG_440GP   (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3456:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3457: #define check_pow_440GP      check_pow_nocheck
                   3458: 
                   3459: __attribute__ (( unused ))
                   3460: static void init_proc_440GP (CPUPPCState *env)
                   3461: {
                   3462:     /* Time base */
                   3463:     gen_tbl(env);
                   3464:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3465:     gen_spr_440(env);
                   3466:     gen_spr_usprgh(env);
                   3467:     /* Processor identification */
                   3468:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3469:                  SPR_NOACCESS, SPR_NOACCESS,
                   3470:                  &spr_read_generic, &spr_write_pir,
                   3471:                  0x00000000);
                   3472:     /* XXX : not implemented */
                   3473:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3474:                  SPR_NOACCESS, SPR_NOACCESS,
                   3475:                  &spr_read_generic, &spr_write_generic,
                   3476:                  0x00000000);
                   3477:     /* XXX : not implemented */
                   3478:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3479:                  SPR_NOACCESS, SPR_NOACCESS,
                   3480:                  &spr_read_generic, &spr_write_generic,
                   3481:                  0x00000000);
                   3482:     /* XXX : not implemented */
                   3483:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3484:                  SPR_NOACCESS, SPR_NOACCESS,
                   3485:                  &spr_read_generic, &spr_write_generic,
                   3486:                  0x00000000);
                   3487:     /* XXX : not implemented */
                   3488:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3489:                  SPR_NOACCESS, SPR_NOACCESS,
                   3490:                  &spr_read_generic, &spr_write_generic,
                   3491:                  0x00000000);
                   3492:     /* Memory management */
                   3493: #if !defined(CONFIG_USER_ONLY)
                   3494:     env->nb_tlb = 64;
                   3495:     env->nb_ways = 1;
                   3496:     env->id_tlbs = 0;
                   3497: #endif
                   3498:     init_excp_BookE(env);
                   3499:     env->dcache_line_size = 32;
                   3500:     env->icache_line_size = 32;
                   3501:     /* XXX: TODO: allocate internal IRQ controller */
                   3502: }
                   3503: 
                   3504: /* PowerPC 440x4                                                             */
                   3505: #define POWERPC_INSNS_440x4  (PPC_INSNS_BASE | PPC_STRING |                   \
                   3506:                               PPC_DCR | PPC_WRTEE |                           \
                   3507:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3508:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3509:                               PPC_MEM_TLBSYNC |                               \
                   3510:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3511:                               PPC_440_SPEC)
                   3512: #define POWERPC_MSRM_440x4   (0x000000000006FF30ULL)
                   3513: #define POWERPC_MMU_440x4    (POWERPC_MMU_BOOKE)
                   3514: #define POWERPC_EXCP_440x4   (POWERPC_EXCP_BOOKE)
                   3515: #define POWERPC_INPUT_440x4  (PPC_FLAGS_INPUT_BookE)
                   3516: #define POWERPC_BFDM_440x4   (bfd_mach_ppc_403)
                   3517: #define POWERPC_FLAG_440x4   (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3518:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3519: #define check_pow_440x4      check_pow_nocheck
                   3520: 
                   3521: __attribute__ (( unused ))
                   3522: static void init_proc_440x4 (CPUPPCState *env)
                   3523: {
                   3524:     /* Time base */
                   3525:     gen_tbl(env);
                   3526:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3527:     gen_spr_440(env);
                   3528:     gen_spr_usprgh(env);
                   3529:     /* Processor identification */
                   3530:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3531:                  SPR_NOACCESS, SPR_NOACCESS,
                   3532:                  &spr_read_generic, &spr_write_pir,
                   3533:                  0x00000000);
                   3534:     /* XXX : not implemented */
                   3535:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3536:                  SPR_NOACCESS, SPR_NOACCESS,
                   3537:                  &spr_read_generic, &spr_write_generic,
                   3538:                  0x00000000);
                   3539:     /* XXX : not implemented */
                   3540:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3541:                  SPR_NOACCESS, SPR_NOACCESS,
                   3542:                  &spr_read_generic, &spr_write_generic,
                   3543:                  0x00000000);
                   3544:     /* XXX : not implemented */
                   3545:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3546:                  SPR_NOACCESS, SPR_NOACCESS,
                   3547:                  &spr_read_generic, &spr_write_generic,
                   3548:                  0x00000000);
                   3549:     /* XXX : not implemented */
                   3550:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3551:                  SPR_NOACCESS, SPR_NOACCESS,
                   3552:                  &spr_read_generic, &spr_write_generic,
                   3553:                  0x00000000);
                   3554:     /* Memory management */
                   3555: #if !defined(CONFIG_USER_ONLY)
                   3556:     env->nb_tlb = 64;
                   3557:     env->nb_ways = 1;
                   3558:     env->id_tlbs = 0;
                   3559: #endif
                   3560:     init_excp_BookE(env);
                   3561:     env->dcache_line_size = 32;
                   3562:     env->icache_line_size = 32;
                   3563:     /* XXX: TODO: allocate internal IRQ controller */
                   3564: }
                   3565: 
                   3566: /* PowerPC 440x5                                                             */
                   3567: #define POWERPC_INSNS_440x5  (PPC_INSNS_BASE | PPC_STRING |                   \
                   3568:                               PPC_DCR | PPC_WRTEE | PPC_RFMCI |               \
                   3569:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3570:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3571:                               PPC_MEM_TLBSYNC |                               \
                   3572:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3573:                               PPC_440_SPEC)
                   3574: #define POWERPC_MSRM_440x5   (0x000000000006FF30ULL)
                   3575: #define POWERPC_MMU_440x5    (POWERPC_MMU_BOOKE)
                   3576: #define POWERPC_EXCP_440x5   (POWERPC_EXCP_BOOKE)
                   3577: #define POWERPC_INPUT_440x5  (PPC_FLAGS_INPUT_BookE)
                   3578: #define POWERPC_BFDM_440x5   (bfd_mach_ppc_403)
                   3579: #define POWERPC_FLAG_440x5   (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |           \
                   3580:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3581: #define check_pow_440x5      check_pow_nocheck
                   3582: 
                   3583: __attribute__ (( unused ))
                   3584: static void init_proc_440x5 (CPUPPCState *env)
                   3585: {
                   3586:     /* Time base */
                   3587:     gen_tbl(env);
                   3588:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3589:     gen_spr_440(env);
                   3590:     gen_spr_usprgh(env);
                   3591:     /* Processor identification */
                   3592:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3593:                  SPR_NOACCESS, SPR_NOACCESS,
                   3594:                  &spr_read_generic, &spr_write_pir,
                   3595:                  0x00000000);
                   3596:     /* XXX : not implemented */
                   3597:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3598:                  SPR_NOACCESS, SPR_NOACCESS,
                   3599:                  &spr_read_generic, &spr_write_generic,
                   3600:                  0x00000000);
                   3601:     /* XXX : not implemented */
                   3602:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3603:                  SPR_NOACCESS, SPR_NOACCESS,
                   3604:                  &spr_read_generic, &spr_write_generic,
                   3605:                  0x00000000);
                   3606:     /* XXX : not implemented */
                   3607:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3608:                  SPR_NOACCESS, SPR_NOACCESS,
                   3609:                  &spr_read_generic, &spr_write_generic,
                   3610:                  0x00000000);
                   3611:     /* XXX : not implemented */
                   3612:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3613:                  SPR_NOACCESS, SPR_NOACCESS,
                   3614:                  &spr_read_generic, &spr_write_generic,
                   3615:                  0x00000000);
                   3616:     /* XXX : not implemented */
                   3617:     spr_register(env, SPR_BOOKE_MCSR, "MCSR",
                   3618:                  SPR_NOACCESS, SPR_NOACCESS,
                   3619:                  &spr_read_generic, &spr_write_generic,
                   3620:                  0x00000000);
                   3621:     spr_register(env, SPR_BOOKE_MCSRR0, "MCSRR0",
                   3622:                  SPR_NOACCESS, SPR_NOACCESS,
                   3623:                  &spr_read_generic, &spr_write_generic,
                   3624:                  0x00000000);
                   3625:     spr_register(env, SPR_BOOKE_MCSRR1, "MCSRR1",
                   3626:                  SPR_NOACCESS, SPR_NOACCESS,
                   3627:                  &spr_read_generic, &spr_write_generic,
                   3628:                  0x00000000);
                   3629:     /* XXX : not implemented */
                   3630:     spr_register(env, SPR_440_CCR1, "CCR1",
                   3631:                  SPR_NOACCESS, SPR_NOACCESS,
                   3632:                  &spr_read_generic, &spr_write_generic,
                   3633:                  0x00000000);
                   3634:     /* Memory management */
                   3635: #if !defined(CONFIG_USER_ONLY)
                   3636:     env->nb_tlb = 64;
                   3637:     env->nb_ways = 1;
                   3638:     env->id_tlbs = 0;
                   3639: #endif
                   3640:     init_excp_BookE(env);
                   3641:     env->dcache_line_size = 32;
                   3642:     env->icache_line_size = 32;
                   3643:     /* XXX: TODO: allocate internal IRQ controller */
                   3644: }
                   3645: 
                   3646: /* PowerPC 460 (guessed)                                                     */
                   3647: #define POWERPC_INSNS_460    (PPC_INSNS_BASE | PPC_STRING |                   \
                   3648:                               PPC_DCR | PPC_DCRX  | PPC_DCRUX |               \
                   3649:                               PPC_WRTEE | PPC_MFAPIDI |                       \
                   3650:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3651:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3652:                               PPC_MEM_TLBSYNC | PPC_TLBIVA |                  \
                   3653:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3654:                               PPC_440_SPEC)
                   3655: #define POWERPC_MSRM_460     (0x000000000006FF30ULL)
                   3656: #define POWERPC_MMU_460      (POWERPC_MMU_BOOKE)
                   3657: #define POWERPC_EXCP_460     (POWERPC_EXCP_BOOKE)
                   3658: #define POWERPC_INPUT_460    (PPC_FLAGS_INPUT_BookE)
                   3659: #define POWERPC_BFDM_460     (bfd_mach_ppc_403)
                   3660: #define POWERPC_FLAG_460     (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3661:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3662: #define check_pow_460        check_pow_nocheck
                   3663: 
                   3664: __attribute__ (( unused ))
                   3665: static void init_proc_460 (CPUPPCState *env)
                   3666: {
                   3667:     /* Time base */
                   3668:     gen_tbl(env);
                   3669:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3670:     gen_spr_440(env);
                   3671:     gen_spr_usprgh(env);
                   3672:     /* Processor identification */
                   3673:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3674:                  SPR_NOACCESS, SPR_NOACCESS,
                   3675:                  &spr_read_generic, &spr_write_pir,
                   3676:                  0x00000000);
                   3677:     /* XXX : not implemented */
                   3678:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3679:                  SPR_NOACCESS, SPR_NOACCESS,
                   3680:                  &spr_read_generic, &spr_write_generic,
                   3681:                  0x00000000);
                   3682:     /* XXX : not implemented */
                   3683:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3684:                  SPR_NOACCESS, SPR_NOACCESS,
                   3685:                  &spr_read_generic, &spr_write_generic,
                   3686:                  0x00000000);
                   3687:     /* XXX : not implemented */
                   3688:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3689:                  SPR_NOACCESS, SPR_NOACCESS,
                   3690:                  &spr_read_generic, &spr_write_generic,
                   3691:                  0x00000000);
                   3692:     /* XXX : not implemented */
                   3693:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3694:                  SPR_NOACCESS, SPR_NOACCESS,
                   3695:                  &spr_read_generic, &spr_write_generic,
                   3696:                  0x00000000);
                   3697:     /* XXX : not implemented */
                   3698:     spr_register(env, SPR_BOOKE_MCSR, "MCSR",
                   3699:                  SPR_NOACCESS, SPR_NOACCESS,
                   3700:                  &spr_read_generic, &spr_write_generic,
                   3701:                  0x00000000);
                   3702:     spr_register(env, SPR_BOOKE_MCSRR0, "MCSRR0",
                   3703:                  SPR_NOACCESS, SPR_NOACCESS,
                   3704:                  &spr_read_generic, &spr_write_generic,
                   3705:                  0x00000000);
                   3706:     spr_register(env, SPR_BOOKE_MCSRR1, "MCSRR1",
                   3707:                  SPR_NOACCESS, SPR_NOACCESS,
                   3708:                  &spr_read_generic, &spr_write_generic,
                   3709:                  0x00000000);
                   3710:     /* XXX : not implemented */
                   3711:     spr_register(env, SPR_440_CCR1, "CCR1",
                   3712:                  SPR_NOACCESS, SPR_NOACCESS,
                   3713:                  &spr_read_generic, &spr_write_generic,
                   3714:                  0x00000000);
                   3715:     /* XXX : not implemented */
                   3716:     spr_register(env, SPR_DCRIPR, "SPR_DCRIPR",
                   3717:                  &spr_read_generic, &spr_write_generic,
                   3718:                  &spr_read_generic, &spr_write_generic,
                   3719:                  0x00000000);
                   3720:     /* Memory management */
                   3721: #if !defined(CONFIG_USER_ONLY)
                   3722:     env->nb_tlb = 64;
                   3723:     env->nb_ways = 1;
                   3724:     env->id_tlbs = 0;
                   3725: #endif
                   3726:     init_excp_BookE(env);
                   3727:     env->dcache_line_size = 32;
                   3728:     env->icache_line_size = 32;
                   3729:     /* XXX: TODO: allocate internal IRQ controller */
                   3730: }
                   3731: 
                   3732: /* PowerPC 460F (guessed)                                                    */
                   3733: #define POWERPC_INSNS_460F   (PPC_INSNS_BASE | PPC_STRING |                   \
                   3734:                               PPC_FLOAT | PPC_FLOAT_FRES | PPC_FLOAT_FSEL |   \
                   3735:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   3736:                               PPC_FLOAT_STFIWX |                              \
                   3737:                               PPC_DCR | PPC_DCRX | PPC_DCRUX |                \
                   3738:                               PPC_WRTEE | PPC_MFAPIDI |                       \
                   3739:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3740:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3741:                               PPC_MEM_TLBSYNC | PPC_TLBIVA |                  \
                   3742:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3743:                               PPC_440_SPEC)
                   3744: #define POWERPC_MSRM_460     (0x000000000006FF30ULL)
                   3745: #define POWERPC_MMU_460F     (POWERPC_MMU_BOOKE)
                   3746: #define POWERPC_EXCP_460F    (POWERPC_EXCP_BOOKE)
                   3747: #define POWERPC_INPUT_460F   (PPC_FLAGS_INPUT_BookE)
                   3748: #define POWERPC_BFDM_460F    (bfd_mach_ppc_403)
                   3749: #define POWERPC_FLAG_460F    (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3750:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3751: #define check_pow_460F       check_pow_nocheck
                   3752: 
                   3753: __attribute__ (( unused ))
                   3754: static void init_proc_460F (CPUPPCState *env)
                   3755: {
                   3756:     /* Time base */
                   3757:     gen_tbl(env);
                   3758:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3759:     gen_spr_440(env);
                   3760:     gen_spr_usprgh(env);
                   3761:     /* Processor identification */
                   3762:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3763:                  SPR_NOACCESS, SPR_NOACCESS,
                   3764:                  &spr_read_generic, &spr_write_pir,
                   3765:                  0x00000000);
                   3766:     /* XXX : not implemented */
                   3767:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3768:                  SPR_NOACCESS, SPR_NOACCESS,
                   3769:                  &spr_read_generic, &spr_write_generic,
                   3770:                  0x00000000);
                   3771:     /* XXX : not implemented */
                   3772:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3773:                  SPR_NOACCESS, SPR_NOACCESS,
                   3774:                  &spr_read_generic, &spr_write_generic,
                   3775:                  0x00000000);
                   3776:     /* XXX : not implemented */
                   3777:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3778:                  SPR_NOACCESS, SPR_NOACCESS,
                   3779:                  &spr_read_generic, &spr_write_generic,
                   3780:                  0x00000000);
                   3781:     /* XXX : not implemented */
                   3782:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3783:                  SPR_NOACCESS, SPR_NOACCESS,
                   3784:                  &spr_read_generic, &spr_write_generic,
                   3785:                  0x00000000);
                   3786:     /* XXX : not implemented */
                   3787:     spr_register(env, SPR_BOOKE_MCSR, "MCSR",
                   3788:                  SPR_NOACCESS, SPR_NOACCESS,
                   3789:                  &spr_read_generic, &spr_write_generic,
                   3790:                  0x00000000);
                   3791:     spr_register(env, SPR_BOOKE_MCSRR0, "MCSRR0",
                   3792:                  SPR_NOACCESS, SPR_NOACCESS,
                   3793:                  &spr_read_generic, &spr_write_generic,
                   3794:                  0x00000000);
                   3795:     spr_register(env, SPR_BOOKE_MCSRR1, "MCSRR1",
                   3796:                  SPR_NOACCESS, SPR_NOACCESS,
                   3797:                  &spr_read_generic, &spr_write_generic,
                   3798:                  0x00000000);
                   3799:     /* XXX : not implemented */
                   3800:     spr_register(env, SPR_440_CCR1, "CCR1",
                   3801:                  SPR_NOACCESS, SPR_NOACCESS,
                   3802:                  &spr_read_generic, &spr_write_generic,
                   3803:                  0x00000000);
                   3804:     /* XXX : not implemented */
                   3805:     spr_register(env, SPR_DCRIPR, "SPR_DCRIPR",
                   3806:                  &spr_read_generic, &spr_write_generic,
                   3807:                  &spr_read_generic, &spr_write_generic,
                   3808:                  0x00000000);
                   3809:     /* Memory management */
                   3810: #if !defined(CONFIG_USER_ONLY)
                   3811:     env->nb_tlb = 64;
                   3812:     env->nb_ways = 1;
                   3813:     env->id_tlbs = 0;
                   3814: #endif
                   3815:     init_excp_BookE(env);
                   3816:     env->dcache_line_size = 32;
                   3817:     env->icache_line_size = 32;
                   3818:     /* XXX: TODO: allocate internal IRQ controller */
                   3819: }
                   3820: 
                   3821: /* Freescale 5xx cores (aka RCPU) */
                   3822: #define POWERPC_INSNS_MPC5xx (PPC_INSNS_BASE | PPC_STRING |                   \
                   3823:                               PPC_MEM_EIEIO | PPC_MEM_SYNC |                  \
                   3824:                               PPC_CACHE_ICBI | PPC_FLOAT | PPC_FLOAT_STFIWX | \
                   3825:                               PPC_MFTB)
                   3826: #define POWERPC_MSRM_MPC5xx  (0x000000000001FF43ULL)
                   3827: #define POWERPC_MMU_MPC5xx   (POWERPC_MMU_REAL)
                   3828: #define POWERPC_EXCP_MPC5xx  (POWERPC_EXCP_603)
                   3829: #define POWERPC_INPUT_MPC5xx (PPC_FLAGS_INPUT_RCPU)
                   3830: #define POWERPC_BFDM_MPC5xx  (bfd_mach_ppc_505)
                   3831: #define POWERPC_FLAG_MPC5xx  (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   3832:                               POWERPC_FLAG_BUS_CLK)
                   3833: #define check_pow_MPC5xx     check_pow_none
                   3834: 
                   3835: __attribute__ (( unused ))
                   3836: static void init_proc_MPC5xx (CPUPPCState *env)
                   3837: {
                   3838:     /* Time base */
                   3839:     gen_tbl(env);
                   3840:     gen_spr_5xx_8xx(env);
                   3841:     gen_spr_5xx(env);
                   3842:     init_excp_MPC5xx(env);
                   3843:     env->dcache_line_size = 32;
                   3844:     env->icache_line_size = 32;
                   3845:     /* XXX: TODO: allocate internal IRQ controller */
                   3846: }
                   3847: 
                   3848: /* Freescale 8xx cores (aka PowerQUICC) */
                   3849: #define POWERPC_INSNS_MPC8xx (PPC_INSNS_BASE | PPC_STRING  |                  \
                   3850:                               PPC_MEM_EIEIO | PPC_MEM_SYNC |                  \
                   3851:                               PPC_CACHE_ICBI | PPC_MFTB)
                   3852: #define POWERPC_MSRM_MPC8xx  (0x000000000001F673ULL)
                   3853: #define POWERPC_MMU_MPC8xx   (POWERPC_MMU_MPC8xx)
                   3854: #define POWERPC_EXCP_MPC8xx  (POWERPC_EXCP_603)
                   3855: #define POWERPC_INPUT_MPC8xx (PPC_FLAGS_INPUT_RCPU)
                   3856: #define POWERPC_BFDM_MPC8xx  (bfd_mach_ppc_860)
                   3857: #define POWERPC_FLAG_MPC8xx  (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   3858:                               POWERPC_FLAG_BUS_CLK)
                   3859: #define check_pow_MPC8xx     check_pow_none
                   3860: 
                   3861: __attribute__ (( unused ))
                   3862: static void init_proc_MPC8xx (CPUPPCState *env)
                   3863: {
                   3864:     /* Time base */
                   3865:     gen_tbl(env);
                   3866:     gen_spr_5xx_8xx(env);
                   3867:     gen_spr_8xx(env);
                   3868:     init_excp_MPC8xx(env);
                   3869:     env->dcache_line_size = 32;
                   3870:     env->icache_line_size = 32;
                   3871:     /* XXX: TODO: allocate internal IRQ controller */
                   3872: }
                   3873: 
                   3874: /* Freescale 82xx cores (aka PowerQUICC-II)                                  */
                   3875: /* PowerPC G2                                                                */
                   3876: #define POWERPC_INSNS_G2     (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   3877:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   3878:                               PPC_FLOAT_STFIWX |                              \
                   3879:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   3880:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3881:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   3882:                               PPC_SEGMENT | PPC_EXTERN)
                   3883: #define POWERPC_MSRM_G2      (0x000000000006FFF2ULL)
                   3884: #define POWERPC_MMU_G2       (POWERPC_MMU_SOFT_6xx)
                   3885: //#define POWERPC_EXCP_G2      (POWERPC_EXCP_G2)
                   3886: #define POWERPC_INPUT_G2     (PPC_FLAGS_INPUT_6xx)
                   3887: #define POWERPC_BFDM_G2      (bfd_mach_ppc_ec603e)
                   3888: #define POWERPC_FLAG_G2      (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   3889:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   3890: #define check_pow_G2         check_pow_hid0
                   3891: 
                   3892: static void init_proc_G2 (CPUPPCState *env)
                   3893: {
                   3894:     gen_spr_ne_601(env);
                   3895:     gen_spr_G2_755(env);
                   3896:     gen_spr_G2(env);
                   3897:     /* Time base */
                   3898:     gen_tbl(env);
                   3899:     /* External access control */
                   3900:     /* XXX : not implemented */
                   3901:     spr_register(env, SPR_EAR, "EAR",
                   3902:                  SPR_NOACCESS, SPR_NOACCESS,
                   3903:                  &spr_read_generic, &spr_write_generic,
                   3904:                  0x00000000);
                   3905:     /* Hardware implementation register */
                   3906:     /* XXX : not implemented */
                   3907:     spr_register(env, SPR_HID0, "HID0",
                   3908:                  SPR_NOACCESS, SPR_NOACCESS,
                   3909:                  &spr_read_generic, &spr_write_generic,
                   3910:                  0x00000000);
                   3911:     /* XXX : not implemented */
                   3912:     spr_register(env, SPR_HID1, "HID1",
                   3913:                  SPR_NOACCESS, SPR_NOACCESS,
                   3914:                  &spr_read_generic, &spr_write_generic,
                   3915:                  0x00000000);
                   3916:     /* XXX : not implemented */
                   3917:     spr_register(env, SPR_HID2, "HID2",
                   3918:                  SPR_NOACCESS, SPR_NOACCESS,
                   3919:                  &spr_read_generic, &spr_write_generic,
                   3920:                  0x00000000);
                   3921:     /* Memory management */
                   3922:     gen_low_BATs(env);
                   3923:     gen_high_BATs(env);
                   3924:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   3925:     init_excp_G2(env);
                   3926:     env->dcache_line_size = 32;
                   3927:     env->icache_line_size = 32;
                   3928:     /* Allocate hardware IRQ controller */
                   3929:     ppc6xx_irq_init(env);
                   3930: }
                   3931: 
                   3932: /* PowerPC G2LE                                                              */
                   3933: #define POWERPC_INSNS_G2LE   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   3934:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   3935:                               PPC_FLOAT_STFIWX |                              \
                   3936:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   3937:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3938:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   3939:                               PPC_SEGMENT | PPC_EXTERN)
                   3940: #define POWERPC_MSRM_G2LE    (0x000000000007FFF3ULL)
                   3941: #define POWERPC_MMU_G2LE     (POWERPC_MMU_SOFT_6xx)
                   3942: #define POWERPC_EXCP_G2LE    (POWERPC_EXCP_G2)
                   3943: #define POWERPC_INPUT_G2LE   (PPC_FLAGS_INPUT_6xx)
                   3944: #define POWERPC_BFDM_G2LE    (bfd_mach_ppc_ec603e)
                   3945: #define POWERPC_FLAG_G2LE    (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   3946:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   3947: #define check_pow_G2LE       check_pow_hid0
                   3948: 
                   3949: static void init_proc_G2LE (CPUPPCState *env)
                   3950: {
                   3951:     gen_spr_ne_601(env);
                   3952:     gen_spr_G2_755(env);
                   3953:     gen_spr_G2(env);
                   3954:     /* Time base */
                   3955:     gen_tbl(env);
                   3956:     /* External access control */
                   3957:     /* XXX : not implemented */
                   3958:     spr_register(env, SPR_EAR, "EAR",
                   3959:                  SPR_NOACCESS, SPR_NOACCESS,
                   3960:                  &spr_read_generic, &spr_write_generic,
                   3961:                  0x00000000);
                   3962:     /* Hardware implementation register */
                   3963:     /* XXX : not implemented */
                   3964:     spr_register(env, SPR_HID0, "HID0",
                   3965:                  SPR_NOACCESS, SPR_NOACCESS,
                   3966:                  &spr_read_generic, &spr_write_generic,
                   3967:                  0x00000000);
                   3968:     /* XXX : not implemented */
                   3969:     spr_register(env, SPR_HID1, "HID1",
                   3970:                  SPR_NOACCESS, SPR_NOACCESS,
                   3971:                  &spr_read_generic, &spr_write_generic,
                   3972:                  0x00000000);
                   3973:     /* XXX : not implemented */
                   3974:     spr_register(env, SPR_HID2, "HID2",
                   3975:                  SPR_NOACCESS, SPR_NOACCESS,
                   3976:                  &spr_read_generic, &spr_write_generic,
                   3977:                  0x00000000);
                   3978:     /* Memory management */
                   3979:     gen_low_BATs(env);
                   3980:     gen_high_BATs(env);
                   3981:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   3982:     init_excp_G2(env);
                   3983:     env->dcache_line_size = 32;
                   3984:     env->icache_line_size = 32;
                   3985:     /* Allocate hardware IRQ controller */
                   3986:     ppc6xx_irq_init(env);
                   3987: }
                   3988: 
                   3989: /* e200 core                                                                 */
                   3990: /* XXX: unimplemented instructions:
                   3991:  * dcblc
                   3992:  * dcbtlst
                   3993:  * dcbtstls
                   3994:  * icblc
                   3995:  * icbtls
                   3996:  * tlbivax
                   3997:  * all SPE multiply-accumulate instructions
                   3998:  */
                   3999: #define POWERPC_INSNS_e200   (PPC_INSNS_BASE | PPC_ISEL |                     \
1.1.1.5 ! root     4000:                               PPC_SPE | PPC_SPE_SINGLE |                      \
1.1.1.4   root     4001:                               PPC_WRTEE | PPC_RFDI |                          \
                   4002:                               PPC_CACHE | PPC_CACHE_LOCK | PPC_CACHE_ICBI |   \
                   4003:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   4004:                               PPC_MEM_TLBSYNC | PPC_TLBIVAX |                 \
                   4005:                               PPC_BOOKE)
                   4006: #define POWERPC_MSRM_e200    (0x000000000606FF30ULL)
                   4007: #define POWERPC_MMU_e200     (POWERPC_MMU_BOOKE_FSL)
                   4008: #define POWERPC_EXCP_e200    (POWERPC_EXCP_BOOKE)
                   4009: #define POWERPC_INPUT_e200   (PPC_FLAGS_INPUT_BookE)
                   4010: #define POWERPC_BFDM_e200    (bfd_mach_ppc_860)
                   4011: #define POWERPC_FLAG_e200    (POWERPC_FLAG_SPE | POWERPC_FLAG_CE |            \
                   4012:                               POWERPC_FLAG_UBLE | POWERPC_FLAG_DE |           \
                   4013:                               POWERPC_FLAG_BUS_CLK)
                   4014: #define check_pow_e200       check_pow_hid0
                   4015: 
                   4016: __attribute__ (( unused ))
                   4017: static void init_proc_e200 (CPUPPCState *env)
                   4018: {
                   4019:     /* Time base */
                   4020:     gen_tbl(env);
                   4021:     gen_spr_BookE(env, 0x000000070000FFFFULL);
                   4022:     /* XXX : not implemented */
                   4023:     spr_register(env, SPR_BOOKE_SPEFSCR, "SPEFSCR",
                   4024:                  SPR_NOACCESS, SPR_NOACCESS,
                   4025:                  &spr_read_generic, &spr_write_generic,
                   4026:                  0x00000000);
                   4027:     /* Memory management */
                   4028:     gen_spr_BookE_FSL(env, 0x0000005D);
                   4029:     /* XXX : not implemented */
                   4030:     spr_register(env, SPR_HID0, "HID0",
                   4031:                  SPR_NOACCESS, SPR_NOACCESS,
                   4032:                  &spr_read_generic, &spr_write_generic,
                   4033:                  0x00000000);
                   4034:     /* XXX : not implemented */
                   4035:     spr_register(env, SPR_HID1, "HID1",
                   4036:                  SPR_NOACCESS, SPR_NOACCESS,
                   4037:                  &spr_read_generic, &spr_write_generic,
                   4038:                  0x00000000);
                   4039:     /* XXX : not implemented */
                   4040:     spr_register(env, SPR_Exxx_ALTCTXCR, "ALTCTXCR",
                   4041:                  SPR_NOACCESS, SPR_NOACCESS,
                   4042:                  &spr_read_generic, &spr_write_generic,
                   4043:                  0x00000000);
                   4044:     /* XXX : not implemented */
                   4045:     spr_register(env, SPR_Exxx_BUCSR, "BUCSR",
                   4046:                  SPR_NOACCESS, SPR_NOACCESS,
                   4047:                  &spr_read_generic, &spr_write_generic,
                   4048:                  0x00000000);
                   4049:     /* XXX : not implemented */
                   4050:     spr_register(env, SPR_Exxx_CTXCR, "CTXCR",
                   4051:                  SPR_NOACCESS, SPR_NOACCESS,
                   4052:                  &spr_read_generic, &spr_write_generic,
                   4053:                  0x00000000);
                   4054:     /* XXX : not implemented */
                   4055:     spr_register(env, SPR_Exxx_DBCNT, "DBCNT",
                   4056:                  SPR_NOACCESS, SPR_NOACCESS,
                   4057:                  &spr_read_generic, &spr_write_generic,
                   4058:                  0x00000000);
                   4059:     /* XXX : not implemented */
                   4060:     spr_register(env, SPR_Exxx_DBCR3, "DBCR3",
                   4061:                  SPR_NOACCESS, SPR_NOACCESS,
                   4062:                  &spr_read_generic, &spr_write_generic,
                   4063:                  0x00000000);
                   4064:     /* XXX : not implemented */
                   4065:     spr_register(env, SPR_Exxx_L1CFG0, "L1CFG0",
                   4066:                  SPR_NOACCESS, SPR_NOACCESS,
                   4067:                  &spr_read_generic, &spr_write_generic,
                   4068:                  0x00000000);
                   4069:     /* XXX : not implemented */
                   4070:     spr_register(env, SPR_Exxx_L1CSR0, "L1CSR0",
                   4071:                  SPR_NOACCESS, SPR_NOACCESS,
                   4072:                  &spr_read_generic, &spr_write_generic,
                   4073:                  0x00000000);
                   4074:     /* XXX : not implemented */
                   4075:     spr_register(env, SPR_Exxx_L1FINV0, "L1FINV0",
                   4076:                  SPR_NOACCESS, SPR_NOACCESS,
                   4077:                  &spr_read_generic, &spr_write_generic,
                   4078:                  0x00000000);
                   4079:     /* XXX : not implemented */
                   4080:     spr_register(env, SPR_BOOKE_TLB0CFG, "TLB0CFG",
                   4081:                  SPR_NOACCESS, SPR_NOACCESS,
                   4082:                  &spr_read_generic, &spr_write_generic,
                   4083:                  0x00000000);
                   4084:     /* XXX : not implemented */
                   4085:     spr_register(env, SPR_BOOKE_TLB1CFG, "TLB1CFG",
                   4086:                  SPR_NOACCESS, SPR_NOACCESS,
                   4087:                  &spr_read_generic, &spr_write_generic,
                   4088:                  0x00000000);
                   4089:     /* XXX : not implemented */
                   4090:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   4091:                  SPR_NOACCESS, SPR_NOACCESS,
                   4092:                  &spr_read_generic, &spr_write_generic,
                   4093:                  0x00000000);
                   4094:     /* XXX : not implemented */
                   4095:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   4096:                  SPR_NOACCESS, SPR_NOACCESS,
                   4097:                  &spr_read_generic, &spr_write_generic,
                   4098:                  0x00000000);
                   4099:     spr_register(env, SPR_BOOKE_DSRR0, "DSRR0",
                   4100:                  SPR_NOACCESS, SPR_NOACCESS,
                   4101:                  &spr_read_generic, &spr_write_generic,
                   4102:                  0x00000000);
                   4103:     spr_register(env, SPR_BOOKE_DSRR1, "DSRR1",
                   4104:                  SPR_NOACCESS, SPR_NOACCESS,
                   4105:                  &spr_read_generic, &spr_write_generic,
                   4106:                  0x00000000);
                   4107: #if !defined(CONFIG_USER_ONLY)
                   4108:     env->nb_tlb = 64;
                   4109:     env->nb_ways = 1;
                   4110:     env->id_tlbs = 0;
                   4111: #endif
                   4112:     init_excp_e200(env);
                   4113:     env->dcache_line_size = 32;
                   4114:     env->icache_line_size = 32;
                   4115:     /* XXX: TODO: allocate internal IRQ controller */
                   4116: }
                   4117: 
                   4118: /* e300 core                                                                 */
                   4119: #define POWERPC_INSNS_e300   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4120:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4121:                               PPC_FLOAT_STFIWX |                              \
                   4122:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4123:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4124:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   4125:                               PPC_SEGMENT | PPC_EXTERN)
                   4126: #define POWERPC_MSRM_e300    (0x000000000007FFF3ULL)
                   4127: #define POWERPC_MMU_e300     (POWERPC_MMU_SOFT_6xx)
                   4128: #define POWERPC_EXCP_e300    (POWERPC_EXCP_603)
                   4129: #define POWERPC_INPUT_e300   (PPC_FLAGS_INPUT_6xx)
                   4130: #define POWERPC_BFDM_e300    (bfd_mach_ppc_603)
                   4131: #define POWERPC_FLAG_e300    (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   4132:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   4133: #define check_pow_e300       check_pow_hid0
                   4134: 
                   4135: __attribute__ (( unused ))
                   4136: static void init_proc_e300 (CPUPPCState *env)
                   4137: {
                   4138:     gen_spr_ne_601(env);
                   4139:     gen_spr_603(env);
                   4140:     /* Time base */
                   4141:     gen_tbl(env);
                   4142:     /* hardware implementation registers */
                   4143:     /* XXX : not implemented */
                   4144:     spr_register(env, SPR_HID0, "HID0",
                   4145:                  SPR_NOACCESS, SPR_NOACCESS,
                   4146:                  &spr_read_generic, &spr_write_generic,
                   4147:                  0x00000000);
                   4148:     /* XXX : not implemented */
                   4149:     spr_register(env, SPR_HID1, "HID1",
                   4150:                  SPR_NOACCESS, SPR_NOACCESS,
                   4151:                  &spr_read_generic, &spr_write_generic,
                   4152:                  0x00000000);
                   4153:     /* Memory management */
                   4154:     gen_low_BATs(env);
                   4155:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   4156:     init_excp_603(env);
                   4157:     env->dcache_line_size = 32;
                   4158:     env->icache_line_size = 32;
                   4159:     /* Allocate hardware IRQ controller */
                   4160:     ppc6xx_irq_init(env);
                   4161: }
                   4162: 
1.1.1.5 ! root     4163: /* e500v1 core                                                               */
        !          4164: #define POWERPC_INSNS_e500v1   (PPC_INSNS_BASE | PPC_ISEL |             \
        !          4165:                                 PPC_SPE | PPC_SPE_SINGLE |              \
        !          4166:                                 PPC_WRTEE | PPC_RFDI |                  \
        !          4167:                                 PPC_CACHE | PPC_CACHE_LOCK | PPC_CACHE_ICBI | \
        !          4168:                                 PPC_CACHE_DCBZ | PPC_CACHE_DCBA |       \
        !          4169:                                 PPC_MEM_TLBSYNC | PPC_TLBIVAX |         \
        !          4170:                                 PPC_BOOKE)
        !          4171: #define POWERPC_MSRM_e500v1    (0x000000000606FF30ULL)
        !          4172: #define POWERPC_MMU_e500v1     (POWERPC_MMU_BOOKE_FSL)
        !          4173: #define POWERPC_EXCP_e500v1    (POWERPC_EXCP_BOOKE)
        !          4174: #define POWERPC_INPUT_e500v1   (PPC_FLAGS_INPUT_BookE)
        !          4175: #define POWERPC_BFDM_e500v1    (bfd_mach_ppc_860)
        !          4176: #define POWERPC_FLAG_e500v1    (POWERPC_FLAG_SPE | POWERPC_FLAG_CE |    \
        !          4177:                                 POWERPC_FLAG_UBLE | POWERPC_FLAG_DE |   \
        !          4178:                                 POWERPC_FLAG_BUS_CLK)
        !          4179: #define check_pow_e500v1       check_pow_hid0
        !          4180: #define init_proc_e500v1       init_proc_e500
        !          4181: 
        !          4182: /* e500v2 core                                                               */
        !          4183: #define POWERPC_INSNS_e500v2   (PPC_INSNS_BASE | PPC_ISEL |             \
        !          4184:                                 PPC_SPE | PPC_SPE_SINGLE | PPC_SPE_DOUBLE |   \
        !          4185:                                 PPC_WRTEE | PPC_RFDI |                  \
        !          4186:                                 PPC_CACHE | PPC_CACHE_LOCK | PPC_CACHE_ICBI | \
        !          4187:                                 PPC_CACHE_DCBZ | PPC_CACHE_DCBA |       \
        !          4188:                                 PPC_MEM_TLBSYNC | PPC_TLBIVAX |         \
        !          4189:                                 PPC_BOOKE)
        !          4190: #define POWERPC_MSRM_e500v2    (0x000000000606FF30ULL)
        !          4191: #define POWERPC_MMU_e500v2     (POWERPC_MMU_BOOKE_FSL)
        !          4192: #define POWERPC_EXCP_e500v2    (POWERPC_EXCP_BOOKE)
        !          4193: #define POWERPC_INPUT_e500v2   (PPC_FLAGS_INPUT_BookE)
        !          4194: #define POWERPC_BFDM_e500v2    (bfd_mach_ppc_860)
        !          4195: #define POWERPC_FLAG_e500v2    (POWERPC_FLAG_SPE | POWERPC_FLAG_CE |    \
        !          4196:                                 POWERPC_FLAG_UBLE | POWERPC_FLAG_DE |   \
        !          4197:                                 POWERPC_FLAG_BUS_CLK)
        !          4198: #define check_pow_e500v2       check_pow_hid0
        !          4199: #define init_proc_e500v2       init_proc_e500
1.1.1.4   root     4200: 
                   4201: static void init_proc_e500 (CPUPPCState *env)
                   4202: {
                   4203:     /* Time base */
                   4204:     gen_tbl(env);
                   4205:     gen_spr_BookE(env, 0x0000000F0000FD7FULL);
                   4206:     /* Processor identification */
                   4207:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   4208:                  SPR_NOACCESS, SPR_NOACCESS,
                   4209:                  &spr_read_generic, &spr_write_pir,
                   4210:                  0x00000000);
                   4211:     /* XXX : not implemented */
                   4212:     spr_register(env, SPR_BOOKE_SPEFSCR, "SPEFSCR",
                   4213:                  SPR_NOACCESS, SPR_NOACCESS,
                   4214:                  &spr_read_generic, &spr_write_generic,
                   4215:                  0x00000000);
                   4216:     /* Memory management */
                   4217: #if !defined(CONFIG_USER_ONLY)
                   4218:     env->nb_pids = 3;
                   4219: #endif
                   4220:     gen_spr_BookE_FSL(env, 0x0000005F);
                   4221:     /* XXX : not implemented */
                   4222:     spr_register(env, SPR_HID0, "HID0",
                   4223:                  SPR_NOACCESS, SPR_NOACCESS,
                   4224:                  &spr_read_generic, &spr_write_generic,
                   4225:                  0x00000000);
                   4226:     /* XXX : not implemented */
                   4227:     spr_register(env, SPR_HID1, "HID1",
                   4228:                  SPR_NOACCESS, SPR_NOACCESS,
                   4229:                  &spr_read_generic, &spr_write_generic,
                   4230:                  0x00000000);
                   4231:     /* XXX : not implemented */
                   4232:     spr_register(env, SPR_Exxx_BBEAR, "BBEAR",
                   4233:                  SPR_NOACCESS, SPR_NOACCESS,
                   4234:                  &spr_read_generic, &spr_write_generic,
                   4235:                  0x00000000);
                   4236:     /* XXX : not implemented */
                   4237:     spr_register(env, SPR_Exxx_BBTAR, "BBTAR",
                   4238:                  SPR_NOACCESS, SPR_NOACCESS,
                   4239:                  &spr_read_generic, &spr_write_generic,
                   4240:                  0x00000000);
                   4241:     /* XXX : not implemented */
                   4242:     spr_register(env, SPR_Exxx_MCAR, "MCAR",
                   4243:                  SPR_NOACCESS, SPR_NOACCESS,
                   4244:                  &spr_read_generic, &spr_write_generic,
                   4245:                  0x00000000);
                   4246:     /* XXX : not implemented */
                   4247:     spr_register(env, SPR_BOOKE_MCSR, "MCSR",
                   4248:                  SPR_NOACCESS, SPR_NOACCESS,
                   4249:                  &spr_read_generic, &spr_write_generic,
                   4250:                  0x00000000);
                   4251:     /* XXX : not implemented */
                   4252:     spr_register(env, SPR_Exxx_NPIDR, "NPIDR",
                   4253:                  SPR_NOACCESS, SPR_NOACCESS,
                   4254:                  &spr_read_generic, &spr_write_generic,
                   4255:                  0x00000000);
                   4256:     /* XXX : not implemented */
                   4257:     spr_register(env, SPR_Exxx_BUCSR, "BUCSR",
                   4258:                  SPR_NOACCESS, SPR_NOACCESS,
                   4259:                  &spr_read_generic, &spr_write_generic,
                   4260:                  0x00000000);
                   4261:     /* XXX : not implemented */
                   4262:     spr_register(env, SPR_Exxx_L1CFG0, "L1CFG0",
                   4263:                  SPR_NOACCESS, SPR_NOACCESS,
                   4264:                  &spr_read_generic, &spr_write_generic,
                   4265:                  0x00000000);
                   4266:     /* XXX : not implemented */
                   4267:     spr_register(env, SPR_Exxx_L1CSR0, "L1CSR0",
                   4268:                  SPR_NOACCESS, SPR_NOACCESS,
                   4269:                  &spr_read_generic, &spr_write_generic,
                   4270:                  0x00000000);
                   4271:     /* XXX : not implemented */
                   4272:     spr_register(env, SPR_Exxx_L1CSR1, "L1CSR1",
                   4273:                  SPR_NOACCESS, SPR_NOACCESS,
                   4274:                  &spr_read_generic, &spr_write_generic,
                   4275:                  0x00000000);
                   4276:     /* XXX : not implemented */
                   4277:     spr_register(env, SPR_BOOKE_TLB0CFG, "TLB0CFG",
                   4278:                  SPR_NOACCESS, SPR_NOACCESS,
                   4279:                  &spr_read_generic, &spr_write_generic,
                   4280:                  0x00000000);
                   4281:     /* XXX : not implemented */
                   4282:     spr_register(env, SPR_BOOKE_TLB1CFG, "TLB1CFG",
                   4283:                  SPR_NOACCESS, SPR_NOACCESS,
                   4284:                  &spr_read_generic, &spr_write_generic,
                   4285:                  0x00000000);
                   4286:     spr_register(env, SPR_BOOKE_MCSRR0, "MCSRR0",
                   4287:                  SPR_NOACCESS, SPR_NOACCESS,
                   4288:                  &spr_read_generic, &spr_write_generic,
                   4289:                  0x00000000);
                   4290:     spr_register(env, SPR_BOOKE_MCSRR1, "MCSRR1",
                   4291:                  SPR_NOACCESS, SPR_NOACCESS,
                   4292:                  &spr_read_generic, &spr_write_generic,
                   4293:                  0x00000000);
                   4294: #if !defined(CONFIG_USER_ONLY)
                   4295:     env->nb_tlb = 64;
                   4296:     env->nb_ways = 1;
                   4297:     env->id_tlbs = 0;
                   4298: #endif
                   4299:     init_excp_e200(env);
                   4300:     env->dcache_line_size = 32;
                   4301:     env->icache_line_size = 32;
1.1.1.5 ! root     4302:     /* Allocate hardware IRQ controller */
        !          4303:     ppce500_irq_init(env);
1.1.1.4   root     4304: }
                   4305: 
                   4306: /* Non-embedded PowerPC                                                      */
                   4307: 
                   4308: /* POWER : same as 601, without mfmsr, mfsr                                  */
                   4309: #if defined(TODO)
                   4310: #define POWERPC_INSNS_POWER  (XXX_TODO)
                   4311: /* POWER RSC (from RAD6000) */
                   4312: #define POWERPC_MSRM_POWER   (0x00000000FEF0ULL)
                   4313: #endif /* TODO */
                   4314: 
                   4315: /* PowerPC 601                                                               */
                   4316: #define POWERPC_INSNS_601    (PPC_INSNS_BASE | PPC_STRING | PPC_POWER_BR |    \
                   4317:                               PPC_FLOAT |                                     \
                   4318:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4319:                               PPC_MEM_SYNC | PPC_MEM_EIEIO | PPC_MEM_TLBIE |  \
                   4320:                               PPC_SEGMENT | PPC_EXTERN)
                   4321: #define POWERPC_MSRM_601     (0x000000000000FD70ULL)
                   4322: #define POWERPC_MSRR_601     (0x0000000000001040ULL)
                   4323: //#define POWERPC_MMU_601      (POWERPC_MMU_601)
                   4324: //#define POWERPC_EXCP_601     (POWERPC_EXCP_601)
                   4325: #define POWERPC_INPUT_601    (PPC_FLAGS_INPUT_6xx)
                   4326: #define POWERPC_BFDM_601     (bfd_mach_ppc_601)
                   4327: #define POWERPC_FLAG_601     (POWERPC_FLAG_SE | POWERPC_FLAG_RTC_CLK)
                   4328: #define check_pow_601        check_pow_none
                   4329: 
                   4330: static void init_proc_601 (CPUPPCState *env)
                   4331: {
                   4332:     gen_spr_ne_601(env);
                   4333:     gen_spr_601(env);
                   4334:     /* Hardware implementation registers */
                   4335:     /* XXX : not implemented */
                   4336:     spr_register(env, SPR_HID0, "HID0",
                   4337:                  SPR_NOACCESS, SPR_NOACCESS,
                   4338:                  &spr_read_generic, &spr_write_hid0_601,
                   4339:                  0x80010080);
                   4340:     /* XXX : not implemented */
                   4341:     spr_register(env, SPR_HID1, "HID1",
                   4342:                  SPR_NOACCESS, SPR_NOACCESS,
                   4343:                  &spr_read_generic, &spr_write_generic,
                   4344:                  0x00000000);
                   4345:     /* XXX : not implemented */
                   4346:     spr_register(env, SPR_601_HID2, "HID2",
                   4347:                  SPR_NOACCESS, SPR_NOACCESS,
                   4348:                  &spr_read_generic, &spr_write_generic,
                   4349:                  0x00000000);
                   4350:     /* XXX : not implemented */
                   4351:     spr_register(env, SPR_601_HID5, "HID5",
                   4352:                  SPR_NOACCESS, SPR_NOACCESS,
                   4353:                  &spr_read_generic, &spr_write_generic,
                   4354:                  0x00000000);
                   4355:     /* Memory management */
                   4356:     init_excp_601(env);
                   4357:     /* XXX: beware that dcache line size is 64 
                   4358:      *      but dcbz uses 32 bytes "sectors"
                   4359:      * XXX: this breaks clcs instruction !
                   4360:      */
                   4361:     env->dcache_line_size = 32;
                   4362:     env->icache_line_size = 64;
                   4363:     /* Allocate hardware IRQ controller */
                   4364:     ppc6xx_irq_init(env);
                   4365: }
                   4366: 
                   4367: /* PowerPC 601v                                                              */
                   4368: #define POWERPC_INSNS_601v   (PPC_INSNS_BASE | PPC_STRING | PPC_POWER_BR |    \
                   4369:                               PPC_FLOAT |                                     \
                   4370:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4371:                               PPC_MEM_SYNC | PPC_MEM_EIEIO | PPC_MEM_TLBIE |  \
                   4372:                               PPC_SEGMENT | PPC_EXTERN)
                   4373: #define POWERPC_MSRM_601v    (0x000000000000FD70ULL)
                   4374: #define POWERPC_MSRR_601v    (0x0000000000001040ULL)
                   4375: #define POWERPC_MMU_601v     (POWERPC_MMU_601)
                   4376: #define POWERPC_EXCP_601v    (POWERPC_EXCP_601)
                   4377: #define POWERPC_INPUT_601v   (PPC_FLAGS_INPUT_6xx)
                   4378: #define POWERPC_BFDM_601v    (bfd_mach_ppc_601)
                   4379: #define POWERPC_FLAG_601v    (POWERPC_FLAG_SE | POWERPC_FLAG_RTC_CLK)
                   4380: #define check_pow_601v       check_pow_none
                   4381: 
                   4382: static void init_proc_601v (CPUPPCState *env)
                   4383: {
                   4384:     init_proc_601(env);
                   4385:     /* XXX : not implemented */
                   4386:     spr_register(env, SPR_601_HID15, "HID15",
                   4387:                  SPR_NOACCESS, SPR_NOACCESS,
                   4388:                  &spr_read_generic, &spr_write_generic,
                   4389:                  0x00000000);
                   4390: }
                   4391: 
                   4392: /* PowerPC 602                                                               */
                   4393: #define POWERPC_INSNS_602    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4394:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4395:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4396:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4397:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4398:                               PPC_MEM_TLBIE | PPC_6xx_TLB | PPC_MEM_TLBSYNC | \
                   4399:                               PPC_SEGMENT | PPC_602_SPEC)
                   4400: #define POWERPC_MSRM_602     (0x0000000000C7FF73ULL)
                   4401: /* XXX: 602 MMU is quite specific. Should add a special case */
                   4402: #define POWERPC_MMU_602      (POWERPC_MMU_SOFT_6xx)
                   4403: //#define POWERPC_EXCP_602     (POWERPC_EXCP_602)
                   4404: #define POWERPC_INPUT_602    (PPC_FLAGS_INPUT_6xx)
                   4405: #define POWERPC_BFDM_602     (bfd_mach_ppc_602)
                   4406: #define POWERPC_FLAG_602     (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   4407:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   4408: #define check_pow_602        check_pow_hid0
                   4409: 
                   4410: static void init_proc_602 (CPUPPCState *env)
                   4411: {
                   4412:     gen_spr_ne_601(env);
                   4413:     gen_spr_602(env);
                   4414:     /* Time base */
                   4415:     gen_tbl(env);
                   4416:     /* hardware implementation registers */
                   4417:     /* XXX : not implemented */
                   4418:     spr_register(env, SPR_HID0, "HID0",
                   4419:                  SPR_NOACCESS, SPR_NOACCESS,
                   4420:                  &spr_read_generic, &spr_write_generic,
                   4421:                  0x00000000);
                   4422:     /* XXX : not implemented */
                   4423:     spr_register(env, SPR_HID1, "HID1",
                   4424:                  SPR_NOACCESS, SPR_NOACCESS,
                   4425:                  &spr_read_generic, &spr_write_generic,
                   4426:                  0x00000000);
                   4427:     /* Memory management */
                   4428:     gen_low_BATs(env);
                   4429:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   4430:     init_excp_602(env);
                   4431:     env->dcache_line_size = 32;
                   4432:     env->icache_line_size = 32;
                   4433:     /* Allocate hardware IRQ controller */
                   4434:     ppc6xx_irq_init(env);
                   4435: }
                   4436: 
                   4437: /* PowerPC 603                                                               */
                   4438: #define POWERPC_INSNS_603    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4439:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4440:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4441:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4442:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4443:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   4444:                               PPC_SEGMENT | PPC_EXTERN)
                   4445: #define POWERPC_MSRM_603     (0x000000000007FF73ULL)
                   4446: #define POWERPC_MMU_603      (POWERPC_MMU_SOFT_6xx)
                   4447: //#define POWERPC_EXCP_603     (POWERPC_EXCP_603)
                   4448: #define POWERPC_INPUT_603    (PPC_FLAGS_INPUT_6xx)
                   4449: #define POWERPC_BFDM_603     (bfd_mach_ppc_603)
                   4450: #define POWERPC_FLAG_603     (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   4451:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   4452: #define check_pow_603        check_pow_hid0
                   4453: 
                   4454: static void init_proc_603 (CPUPPCState *env)
                   4455: {
                   4456:     gen_spr_ne_601(env);
                   4457:     gen_spr_603(env);
                   4458:     /* Time base */
                   4459:     gen_tbl(env);
                   4460:     /* hardware implementation registers */
                   4461:     /* XXX : not implemented */
                   4462:     spr_register(env, SPR_HID0, "HID0",
                   4463:                  SPR_NOACCESS, SPR_NOACCESS,
                   4464:                  &spr_read_generic, &spr_write_generic,
                   4465:                  0x00000000);
                   4466:     /* XXX : not implemented */
                   4467:     spr_register(env, SPR_HID1, "HID1",
                   4468:                  SPR_NOACCESS, SPR_NOACCESS,
                   4469:                  &spr_read_generic, &spr_write_generic,
                   4470:                  0x00000000);
                   4471:     /* Memory management */
                   4472:     gen_low_BATs(env);
                   4473:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   4474:     init_excp_603(env);
                   4475:     env->dcache_line_size = 32;
                   4476:     env->icache_line_size = 32;
                   4477:     /* Allocate hardware IRQ controller */
                   4478:     ppc6xx_irq_init(env);
                   4479: }
                   4480: 
                   4481: /* PowerPC 603e                                                              */
                   4482: #define POWERPC_INSNS_603E   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4483:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4484:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4485:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4486:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4487:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   4488:                               PPC_SEGMENT | PPC_EXTERN)
                   4489: #define POWERPC_MSRM_603E    (0x000000000007FF73ULL)
                   4490: #define POWERPC_MMU_603E     (POWERPC_MMU_SOFT_6xx)
                   4491: //#define POWERPC_EXCP_603E    (POWERPC_EXCP_603E)
                   4492: #define POWERPC_INPUT_603E   (PPC_FLAGS_INPUT_6xx)
                   4493: #define POWERPC_BFDM_603E    (bfd_mach_ppc_ec603e)
                   4494: #define POWERPC_FLAG_603E    (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   4495:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   4496: #define check_pow_603E       check_pow_hid0
                   4497: 
                   4498: static void init_proc_603E (CPUPPCState *env)
                   4499: {
                   4500:     gen_spr_ne_601(env);
                   4501:     gen_spr_603(env);
                   4502:     /* Time base */
                   4503:     gen_tbl(env);
                   4504:     /* hardware implementation registers */
                   4505:     /* XXX : not implemented */
                   4506:     spr_register(env, SPR_HID0, "HID0",
                   4507:                  SPR_NOACCESS, SPR_NOACCESS,
                   4508:                  &spr_read_generic, &spr_write_generic,
                   4509:                  0x00000000);
                   4510:     /* XXX : not implemented */
                   4511:     spr_register(env, SPR_HID1, "HID1",
                   4512:                  SPR_NOACCESS, SPR_NOACCESS,
                   4513:                  &spr_read_generic, &spr_write_generic,
                   4514:                  0x00000000);
                   4515:     /* XXX : not implemented */
                   4516:     spr_register(env, SPR_IABR, "IABR",
                   4517:                  SPR_NOACCESS, SPR_NOACCESS,
                   4518:                  &spr_read_generic, &spr_write_generic,
                   4519:                  0x00000000);
                   4520:     /* Memory management */
                   4521:     gen_low_BATs(env);
                   4522:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   4523:     init_excp_603(env);
                   4524:     env->dcache_line_size = 32;
                   4525:     env->icache_line_size = 32;
                   4526:     /* Allocate hardware IRQ controller */
                   4527:     ppc6xx_irq_init(env);
                   4528: }
                   4529: 
                   4530: /* PowerPC 604                                                               */
                   4531: #define POWERPC_INSNS_604    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4532:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4533:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4534:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4535:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4536:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4537:                               PPC_SEGMENT | PPC_EXTERN)
                   4538: #define POWERPC_MSRM_604     (0x000000000005FF77ULL)
                   4539: #define POWERPC_MMU_604      (POWERPC_MMU_32B)
                   4540: //#define POWERPC_EXCP_604     (POWERPC_EXCP_604)
                   4541: #define POWERPC_INPUT_604    (PPC_FLAGS_INPUT_6xx)
                   4542: #define POWERPC_BFDM_604     (bfd_mach_ppc_604)
                   4543: #define POWERPC_FLAG_604     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4544:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4545: #define check_pow_604        check_pow_nocheck
                   4546: 
                   4547: static void init_proc_604 (CPUPPCState *env)
                   4548: {
                   4549:     gen_spr_ne_601(env);
                   4550:     gen_spr_604(env);
                   4551:     /* Time base */
                   4552:     gen_tbl(env);
                   4553:     /* Hardware implementation registers */
                   4554:     /* XXX : not implemented */
                   4555:     spr_register(env, SPR_HID0, "HID0",
                   4556:                  SPR_NOACCESS, SPR_NOACCESS,
                   4557:                  &spr_read_generic, &spr_write_generic,
                   4558:                  0x00000000);
                   4559:     /* Memory management */
                   4560:     gen_low_BATs(env);
                   4561:     init_excp_604(env);
                   4562:     env->dcache_line_size = 32;
                   4563:     env->icache_line_size = 32;
                   4564:     /* Allocate hardware IRQ controller */
                   4565:     ppc6xx_irq_init(env);
                   4566: }
                   4567: 
                   4568: /* PowerPC 604E                                                              */
                   4569: #define POWERPC_INSNS_604E   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4570:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4571:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4572:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4573:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4574:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4575:                               PPC_SEGMENT | PPC_EXTERN)
                   4576: #define POWERPC_MSRM_604E    (0x000000000005FF77ULL)
                   4577: #define POWERPC_MMU_604E     (POWERPC_MMU_32B)
                   4578: #define POWERPC_EXCP_604E    (POWERPC_EXCP_604)
                   4579: #define POWERPC_INPUT_604E   (PPC_FLAGS_INPUT_6xx)
                   4580: #define POWERPC_BFDM_604E    (bfd_mach_ppc_604)
                   4581: #define POWERPC_FLAG_604E    (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4582:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4583: #define check_pow_604E       check_pow_nocheck
                   4584: 
                   4585: static void init_proc_604E (CPUPPCState *env)
                   4586: {
                   4587:     gen_spr_ne_601(env);
                   4588:     gen_spr_604(env);
                   4589:     /* XXX : not implemented */
                   4590:     spr_register(env, SPR_MMCR1, "MMCR1",
                   4591:                  SPR_NOACCESS, SPR_NOACCESS,
                   4592:                  &spr_read_generic, &spr_write_generic,
                   4593:                  0x00000000);
                   4594:     /* XXX : not implemented */
                   4595:     spr_register(env, SPR_PMC3, "PMC3",
                   4596:                  SPR_NOACCESS, SPR_NOACCESS,
                   4597:                  &spr_read_generic, &spr_write_generic,
                   4598:                  0x00000000);
                   4599:     /* XXX : not implemented */
                   4600:     spr_register(env, SPR_PMC4, "PMC4",
                   4601:                  SPR_NOACCESS, SPR_NOACCESS,
                   4602:                  &spr_read_generic, &spr_write_generic,
                   4603:                  0x00000000);
                   4604:     /* Time base */
                   4605:     gen_tbl(env);
                   4606:     /* Hardware implementation registers */
                   4607:     /* XXX : not implemented */
                   4608:     spr_register(env, SPR_HID0, "HID0",
                   4609:                  SPR_NOACCESS, SPR_NOACCESS,
                   4610:                  &spr_read_generic, &spr_write_generic,
                   4611:                  0x00000000);
                   4612:     /* XXX : not implemented */
                   4613:     spr_register(env, SPR_HID1, "HID1",
                   4614:                  SPR_NOACCESS, SPR_NOACCESS,
                   4615:                  &spr_read_generic, &spr_write_generic,
                   4616:                  0x00000000);
                   4617:     /* Memory management */
                   4618:     gen_low_BATs(env);
                   4619:     init_excp_604(env);
                   4620:     env->dcache_line_size = 32;
                   4621:     env->icache_line_size = 32;
                   4622:     /* Allocate hardware IRQ controller */
                   4623:     ppc6xx_irq_init(env);
                   4624: }
                   4625: 
                   4626: /* PowerPC 740                                                               */
                   4627: #define POWERPC_INSNS_740    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4628:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4629:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4630:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4631:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4632:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4633:                               PPC_SEGMENT | PPC_EXTERN)
                   4634: #define POWERPC_MSRM_740     (0x000000000005FF77ULL)
                   4635: #define POWERPC_MMU_740      (POWERPC_MMU_32B)
                   4636: #define POWERPC_EXCP_740     (POWERPC_EXCP_7x0)
                   4637: #define POWERPC_INPUT_740    (PPC_FLAGS_INPUT_6xx)
                   4638: #define POWERPC_BFDM_740     (bfd_mach_ppc_750)
                   4639: #define POWERPC_FLAG_740     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4640:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4641: #define check_pow_740        check_pow_hid0
                   4642: 
                   4643: static void init_proc_740 (CPUPPCState *env)
                   4644: {
                   4645:     gen_spr_ne_601(env);
                   4646:     gen_spr_7xx(env);
                   4647:     /* Time base */
                   4648:     gen_tbl(env);
                   4649:     /* Thermal management */
                   4650:     gen_spr_thrm(env);
                   4651:     /* Hardware implementation registers */
                   4652:     /* XXX : not implemented */
                   4653:     spr_register(env, SPR_HID0, "HID0",
                   4654:                  SPR_NOACCESS, SPR_NOACCESS,
                   4655:                  &spr_read_generic, &spr_write_generic,
                   4656:                  0x00000000);
                   4657:     /* XXX : not implemented */
                   4658:     spr_register(env, SPR_HID1, "HID1",
                   4659:                  SPR_NOACCESS, SPR_NOACCESS,
                   4660:                  &spr_read_generic, &spr_write_generic,
                   4661:                  0x00000000);
                   4662:     /* Memory management */
                   4663:     gen_low_BATs(env);
                   4664:     init_excp_7x0(env);
                   4665:     env->dcache_line_size = 32;
                   4666:     env->icache_line_size = 32;
                   4667:     /* Allocate hardware IRQ controller */
                   4668:     ppc6xx_irq_init(env);
                   4669: }
                   4670: 
                   4671: /* PowerPC 750                                                               */
                   4672: #define POWERPC_INSNS_750    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4673:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4674:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4675:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4676:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4677:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4678:                               PPC_SEGMENT | PPC_EXTERN)
                   4679: #define POWERPC_MSRM_750     (0x000000000005FF77ULL)
                   4680: #define POWERPC_MMU_750      (POWERPC_MMU_32B)
                   4681: #define POWERPC_EXCP_750     (POWERPC_EXCP_7x0)
                   4682: #define POWERPC_INPUT_750    (PPC_FLAGS_INPUT_6xx)
                   4683: #define POWERPC_BFDM_750     (bfd_mach_ppc_750)
                   4684: #define POWERPC_FLAG_750     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4685:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4686: #define check_pow_750        check_pow_hid0
                   4687: 
                   4688: static void init_proc_750 (CPUPPCState *env)
                   4689: {
                   4690:     gen_spr_ne_601(env);
                   4691:     gen_spr_7xx(env);
                   4692:     /* XXX : not implemented */
                   4693:     spr_register(env, SPR_L2CR, "L2CR",
                   4694:                  SPR_NOACCESS, SPR_NOACCESS,
                   4695:                  &spr_read_generic, &spr_write_generic,
                   4696:                  0x00000000);
                   4697:     /* Time base */
                   4698:     gen_tbl(env);
                   4699:     /* Thermal management */
                   4700:     gen_spr_thrm(env);
                   4701:     /* Hardware implementation registers */
                   4702:     /* XXX : not implemented */
                   4703:     spr_register(env, SPR_HID0, "HID0",
                   4704:                  SPR_NOACCESS, SPR_NOACCESS,
                   4705:                  &spr_read_generic, &spr_write_generic,
                   4706:                  0x00000000);
                   4707:     /* XXX : not implemented */
                   4708:     spr_register(env, SPR_HID1, "HID1",
                   4709:                  SPR_NOACCESS, SPR_NOACCESS,
                   4710:                  &spr_read_generic, &spr_write_generic,
                   4711:                  0x00000000);
                   4712:     /* Memory management */
                   4713:     gen_low_BATs(env);
                   4714:     /* XXX: high BATs are also present but are known to be bugged on
                   4715:      *      die version 1.x
                   4716:      */
                   4717:     init_excp_7x0(env);
                   4718:     env->dcache_line_size = 32;
                   4719:     env->icache_line_size = 32;
                   4720:     /* Allocate hardware IRQ controller */
                   4721:     ppc6xx_irq_init(env);
                   4722: }
                   4723: 
                   4724: /* PowerPC 750 CL                                                            */
                   4725: /* XXX: not implemented:
                   4726:  * cache lock instructions:
                   4727:  * dcbz_l
                   4728:  * floating point paired instructions
                   4729:  * psq_lux
                   4730:  * psq_lx
                   4731:  * psq_stux
                   4732:  * psq_stx
                   4733:  * ps_abs
                   4734:  * ps_add
                   4735:  * ps_cmpo0
                   4736:  * ps_cmpo1
                   4737:  * ps_cmpu0
                   4738:  * ps_cmpu1
                   4739:  * ps_div
                   4740:  * ps_madd
                   4741:  * ps_madds0
                   4742:  * ps_madds1
                   4743:  * ps_merge00
                   4744:  * ps_merge01
                   4745:  * ps_merge10
                   4746:  * ps_merge11
                   4747:  * ps_mr
                   4748:  * ps_msub
                   4749:  * ps_mul
                   4750:  * ps_muls0
                   4751:  * ps_muls1
                   4752:  * ps_nabs
                   4753:  * ps_neg
                   4754:  * ps_nmadd
                   4755:  * ps_nmsub
                   4756:  * ps_res
                   4757:  * ps_rsqrte
                   4758:  * ps_sel
                   4759:  * ps_sub
                   4760:  * ps_sum0
                   4761:  * ps_sum1
                   4762:  */
                   4763: #define POWERPC_INSNS_750cl  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4764:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4765:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4766:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4767:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4768:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4769:                               PPC_SEGMENT | PPC_EXTERN)
                   4770: #define POWERPC_MSRM_750cl   (0x000000000005FF77ULL)
                   4771: #define POWERPC_MMU_750cl    (POWERPC_MMU_32B)
                   4772: #define POWERPC_EXCP_750cl   (POWERPC_EXCP_7x0)
                   4773: #define POWERPC_INPUT_750cl  (PPC_FLAGS_INPUT_6xx)
                   4774: #define POWERPC_BFDM_750cl   (bfd_mach_ppc_750)
                   4775: #define POWERPC_FLAG_750cl   (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4776:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4777: #define check_pow_750cl      check_pow_hid0
                   4778: 
                   4779: static void init_proc_750cl (CPUPPCState *env)
                   4780: {
                   4781:     gen_spr_ne_601(env);
                   4782:     gen_spr_7xx(env);
                   4783:     /* XXX : not implemented */
                   4784:     spr_register(env, SPR_L2CR, "L2CR",
                   4785:                  SPR_NOACCESS, SPR_NOACCESS,
                   4786:                  &spr_read_generic, &spr_write_generic,
                   4787:                  0x00000000);
                   4788:     /* Time base */
                   4789:     gen_tbl(env);
                   4790:     /* Thermal management */
                   4791:     /* Those registers are fake on 750CL */
                   4792:     spr_register(env, SPR_THRM1, "THRM1",
                   4793:                  SPR_NOACCESS, SPR_NOACCESS,
                   4794:                  &spr_read_generic, &spr_write_generic,
                   4795:                  0x00000000);
                   4796:     spr_register(env, SPR_THRM2, "THRM2",
                   4797:                  SPR_NOACCESS, SPR_NOACCESS,
                   4798:                  &spr_read_generic, &spr_write_generic,
                   4799:                  0x00000000);
                   4800:     spr_register(env, SPR_THRM3, "THRM3",
                   4801:                  SPR_NOACCESS, SPR_NOACCESS,
                   4802:                  &spr_read_generic, &spr_write_generic,
                   4803:                  0x00000000);
                   4804:     /* XXX: not implemented */
                   4805:     spr_register(env, SPR_750_TDCL, "TDCL",
                   4806:                  SPR_NOACCESS, SPR_NOACCESS,
                   4807:                  &spr_read_generic, &spr_write_generic,
                   4808:                  0x00000000);
                   4809:     spr_register(env, SPR_750_TDCH, "TDCH",
                   4810:                  SPR_NOACCESS, SPR_NOACCESS,
                   4811:                  &spr_read_generic, &spr_write_generic,
                   4812:                  0x00000000);
                   4813:     /* DMA */
                   4814:     /* XXX : not implemented */
                   4815:     spr_register(env, SPR_750_WPAR, "WPAR",
                   4816:                  SPR_NOACCESS, SPR_NOACCESS,
                   4817:                  &spr_read_generic, &spr_write_generic,
                   4818:                  0x00000000);
                   4819:     spr_register(env, SPR_750_DMAL, "DMAL",
                   4820:                  SPR_NOACCESS, SPR_NOACCESS,
                   4821:                  &spr_read_generic, &spr_write_generic,
                   4822:                  0x00000000);
                   4823:     spr_register(env, SPR_750_DMAU, "DMAU",
                   4824:                  SPR_NOACCESS, SPR_NOACCESS,
                   4825:                  &spr_read_generic, &spr_write_generic,
                   4826:                  0x00000000);
                   4827:     /* Hardware implementation registers */
                   4828:     /* XXX : not implemented */
                   4829:     spr_register(env, SPR_HID0, "HID0",
                   4830:                  SPR_NOACCESS, SPR_NOACCESS,
                   4831:                  &spr_read_generic, &spr_write_generic,
                   4832:                  0x00000000);
                   4833:     /* XXX : not implemented */
                   4834:     spr_register(env, SPR_HID1, "HID1",
                   4835:                  SPR_NOACCESS, SPR_NOACCESS,
                   4836:                  &spr_read_generic, &spr_write_generic,
                   4837:                  0x00000000);
                   4838:     /* XXX : not implemented */
                   4839:     spr_register(env, SPR_750CL_HID2, "HID2",
                   4840:                  SPR_NOACCESS, SPR_NOACCESS,
                   4841:                  &spr_read_generic, &spr_write_generic,
                   4842:                  0x00000000);
                   4843:     /* XXX : not implemented */
                   4844:     spr_register(env, SPR_750CL_HID4, "HID4",
                   4845:                  SPR_NOACCESS, SPR_NOACCESS,
                   4846:                  &spr_read_generic, &spr_write_generic,
                   4847:                  0x00000000);
                   4848:     /* Quantization registers */
                   4849:     /* XXX : not implemented */
                   4850:     spr_register(env, SPR_750_GQR0, "GQR0",
                   4851:                  SPR_NOACCESS, SPR_NOACCESS,
                   4852:                  &spr_read_generic, &spr_write_generic,
                   4853:                  0x00000000);
                   4854:     /* XXX : not implemented */
                   4855:     spr_register(env, SPR_750_GQR1, "GQR1",
                   4856:                  SPR_NOACCESS, SPR_NOACCESS,
                   4857:                  &spr_read_generic, &spr_write_generic,
                   4858:                  0x00000000);
                   4859:     /* XXX : not implemented */
                   4860:     spr_register(env, SPR_750_GQR2, "GQR2",
                   4861:                  SPR_NOACCESS, SPR_NOACCESS,
                   4862:                  &spr_read_generic, &spr_write_generic,
                   4863:                  0x00000000);
                   4864:     /* XXX : not implemented */
                   4865:     spr_register(env, SPR_750_GQR3, "GQR3",
                   4866:                  SPR_NOACCESS, SPR_NOACCESS,
                   4867:                  &spr_read_generic, &spr_write_generic,
                   4868:                  0x00000000);
                   4869:     /* XXX : not implemented */
                   4870:     spr_register(env, SPR_750_GQR4, "GQR4",
                   4871:                  SPR_NOACCESS, SPR_NOACCESS,
                   4872:                  &spr_read_generic, &spr_write_generic,
                   4873:                  0x00000000);
                   4874:     /* XXX : not implemented */
                   4875:     spr_register(env, SPR_750_GQR5, "GQR5",
                   4876:                  SPR_NOACCESS, SPR_NOACCESS,
                   4877:                  &spr_read_generic, &spr_write_generic,
                   4878:                  0x00000000);
                   4879:     /* XXX : not implemented */
                   4880:     spr_register(env, SPR_750_GQR6, "GQR6",
                   4881:                  SPR_NOACCESS, SPR_NOACCESS,
                   4882:                  &spr_read_generic, &spr_write_generic,
                   4883:                  0x00000000);
                   4884:     /* XXX : not implemented */
                   4885:     spr_register(env, SPR_750_GQR7, "GQR7",
                   4886:                  SPR_NOACCESS, SPR_NOACCESS,
                   4887:                  &spr_read_generic, &spr_write_generic,
                   4888:                  0x00000000);
                   4889:     /* Memory management */
                   4890:     gen_low_BATs(env);
                   4891:     /* PowerPC 750cl has 8 DBATs and 8 IBATs */
                   4892:     gen_high_BATs(env);
                   4893:     init_excp_750cl(env);
                   4894:     env->dcache_line_size = 32;
                   4895:     env->icache_line_size = 32;
                   4896:     /* Allocate hardware IRQ controller */
                   4897:     ppc6xx_irq_init(env);
                   4898: }
                   4899: 
                   4900: /* PowerPC 750CX                                                             */
                   4901: #define POWERPC_INSNS_750cx  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4902:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4903:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4904:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4905:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4906:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4907:                               PPC_SEGMENT | PPC_EXTERN)
                   4908: #define POWERPC_MSRM_750cx   (0x000000000005FF77ULL)
                   4909: #define POWERPC_MMU_750cx    (POWERPC_MMU_32B)
                   4910: #define POWERPC_EXCP_750cx   (POWERPC_EXCP_7x0)
                   4911: #define POWERPC_INPUT_750cx  (PPC_FLAGS_INPUT_6xx)
                   4912: #define POWERPC_BFDM_750cx   (bfd_mach_ppc_750)
                   4913: #define POWERPC_FLAG_750cx   (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4914:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4915: #define check_pow_750cx      check_pow_hid0
                   4916: 
                   4917: static void init_proc_750cx (CPUPPCState *env)
                   4918: {
                   4919:     gen_spr_ne_601(env);
                   4920:     gen_spr_7xx(env);
                   4921:     /* XXX : not implemented */
                   4922:     spr_register(env, SPR_L2CR, "L2CR",
                   4923:                  SPR_NOACCESS, SPR_NOACCESS,
                   4924:                  &spr_read_generic, &spr_write_generic,
                   4925:                  0x00000000);
                   4926:     /* Time base */
                   4927:     gen_tbl(env);
                   4928:     /* Thermal management */
                   4929:     gen_spr_thrm(env);
                   4930:     /* This register is not implemented but is present for compatibility */
                   4931:     spr_register(env, SPR_SDA, "SDA",
                   4932:                  SPR_NOACCESS, SPR_NOACCESS,
                   4933:                  &spr_read_generic, &spr_write_generic,
                   4934:                  0x00000000);
                   4935:     /* Hardware implementation registers */
                   4936:     /* XXX : not implemented */
                   4937:     spr_register(env, SPR_HID0, "HID0",
                   4938:                  SPR_NOACCESS, SPR_NOACCESS,
                   4939:                  &spr_read_generic, &spr_write_generic,
                   4940:                  0x00000000);
                   4941:     /* XXX : not implemented */
                   4942:     spr_register(env, SPR_HID1, "HID1",
                   4943:                  SPR_NOACCESS, SPR_NOACCESS,
                   4944:                  &spr_read_generic, &spr_write_generic,
                   4945:                  0x00000000);
                   4946:     /* Memory management */
                   4947:     gen_low_BATs(env);
                   4948:     /* PowerPC 750cx has 8 DBATs and 8 IBATs */
                   4949:     gen_high_BATs(env);
                   4950:     init_excp_750cx(env);
                   4951:     env->dcache_line_size = 32;
                   4952:     env->icache_line_size = 32;
                   4953:     /* Allocate hardware IRQ controller */
                   4954:     ppc6xx_irq_init(env);
                   4955: }
                   4956: 
                   4957: /* PowerPC 750FX                                                             */
                   4958: #define POWERPC_INSNS_750fx  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4959:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4960:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4961:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4962:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4963:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4964:                               PPC_SEGMENT  | PPC_EXTERN)
                   4965: #define POWERPC_MSRM_750fx   (0x000000000005FF77ULL)
                   4966: #define POWERPC_MMU_750fx    (POWERPC_MMU_32B)
                   4967: #define POWERPC_EXCP_750fx   (POWERPC_EXCP_7x0)
                   4968: #define POWERPC_INPUT_750fx  (PPC_FLAGS_INPUT_6xx)
                   4969: #define POWERPC_BFDM_750fx   (bfd_mach_ppc_750)
                   4970: #define POWERPC_FLAG_750fx   (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4971:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4972: #define check_pow_750fx      check_pow_hid0
                   4973: 
                   4974: static void init_proc_750fx (CPUPPCState *env)
                   4975: {
                   4976:     gen_spr_ne_601(env);
                   4977:     gen_spr_7xx(env);
                   4978:     /* XXX : not implemented */
                   4979:     spr_register(env, SPR_L2CR, "L2CR",
                   4980:                  SPR_NOACCESS, SPR_NOACCESS,
                   4981:                  &spr_read_generic, &spr_write_generic,
                   4982:                  0x00000000);
                   4983:     /* Time base */
                   4984:     gen_tbl(env);
                   4985:     /* Thermal management */
                   4986:     gen_spr_thrm(env);
                   4987:     /* XXX : not implemented */
                   4988:     spr_register(env, SPR_750_THRM4, "THRM4",
                   4989:                  SPR_NOACCESS, SPR_NOACCESS,
                   4990:                  &spr_read_generic, &spr_write_generic,
                   4991:                  0x00000000);
                   4992:     /* Hardware implementation registers */
                   4993:     /* XXX : not implemented */
                   4994:     spr_register(env, SPR_HID0, "HID0",
                   4995:                  SPR_NOACCESS, SPR_NOACCESS,
                   4996:                  &spr_read_generic, &spr_write_generic,
                   4997:                  0x00000000);
                   4998:     /* XXX : not implemented */
                   4999:     spr_register(env, SPR_HID1, "HID1",
                   5000:                  SPR_NOACCESS, SPR_NOACCESS,
                   5001:                  &spr_read_generic, &spr_write_generic,
                   5002:                  0x00000000);
                   5003:     /* XXX : not implemented */
                   5004:     spr_register(env, SPR_750FX_HID2, "HID2",
                   5005:                  SPR_NOACCESS, SPR_NOACCESS,
                   5006:                  &spr_read_generic, &spr_write_generic,
                   5007:                  0x00000000);
                   5008:     /* Memory management */
                   5009:     gen_low_BATs(env);
                   5010:     /* PowerPC 750fx & 750gx has 8 DBATs and 8 IBATs */
                   5011:     gen_high_BATs(env);
                   5012:     init_excp_7x0(env);
                   5013:     env->dcache_line_size = 32;
                   5014:     env->icache_line_size = 32;
                   5015:     /* Allocate hardware IRQ controller */
                   5016:     ppc6xx_irq_init(env);
                   5017: }
                   5018: 
                   5019: /* PowerPC 750GX                                                             */
                   5020: #define POWERPC_INSNS_750gx  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5021:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5022:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   5023:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   5024:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5025:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5026:                               PPC_SEGMENT  | PPC_EXTERN)
                   5027: #define POWERPC_MSRM_750gx   (0x000000000005FF77ULL)
                   5028: #define POWERPC_MMU_750gx    (POWERPC_MMU_32B)
                   5029: #define POWERPC_EXCP_750gx   (POWERPC_EXCP_7x0)
                   5030: #define POWERPC_INPUT_750gx  (PPC_FLAGS_INPUT_6xx)
                   5031: #define POWERPC_BFDM_750gx   (bfd_mach_ppc_750)
                   5032: #define POWERPC_FLAG_750gx   (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   5033:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   5034: #define check_pow_750gx      check_pow_hid0
                   5035: 
                   5036: static void init_proc_750gx (CPUPPCState *env)
                   5037: {
                   5038:     gen_spr_ne_601(env);
                   5039:     gen_spr_7xx(env);
                   5040:     /* XXX : not implemented (XXX: different from 750fx) */
                   5041:     spr_register(env, SPR_L2CR, "L2CR",
                   5042:                  SPR_NOACCESS, SPR_NOACCESS,
                   5043:                  &spr_read_generic, &spr_write_generic,
                   5044:                  0x00000000);
                   5045:     /* Time base */
                   5046:     gen_tbl(env);
                   5047:     /* Thermal management */
                   5048:     gen_spr_thrm(env);
                   5049:     /* XXX : not implemented */
                   5050:     spr_register(env, SPR_750_THRM4, "THRM4",
                   5051:                  SPR_NOACCESS, SPR_NOACCESS,
                   5052:                  &spr_read_generic, &spr_write_generic,
                   5053:                  0x00000000);
                   5054:     /* Hardware implementation registers */
                   5055:     /* XXX : not implemented (XXX: different from 750fx) */
                   5056:     spr_register(env, SPR_HID0, "HID0",
                   5057:                  SPR_NOACCESS, SPR_NOACCESS,
                   5058:                  &spr_read_generic, &spr_write_generic,
                   5059:                  0x00000000);
                   5060:     /* XXX : not implemented */
                   5061:     spr_register(env, SPR_HID1, "HID1",
                   5062:                  SPR_NOACCESS, SPR_NOACCESS,
                   5063:                  &spr_read_generic, &spr_write_generic,
                   5064:                  0x00000000);
                   5065:     /* XXX : not implemented (XXX: different from 750fx) */
                   5066:     spr_register(env, SPR_750FX_HID2, "HID2",
                   5067:                  SPR_NOACCESS, SPR_NOACCESS,
                   5068:                  &spr_read_generic, &spr_write_generic,
                   5069:                  0x00000000);
                   5070:     /* Memory management */
                   5071:     gen_low_BATs(env);
                   5072:     /* PowerPC 750fx & 750gx has 8 DBATs and 8 IBATs */
                   5073:     gen_high_BATs(env);
                   5074:     init_excp_7x0(env);
                   5075:     env->dcache_line_size = 32;
                   5076:     env->icache_line_size = 32;
                   5077:     /* Allocate hardware IRQ controller */
                   5078:     ppc6xx_irq_init(env);
                   5079: }
                   5080: 
                   5081: /* PowerPC 745                                                               */
                   5082: #define POWERPC_INSNS_745    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5083:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5084:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   5085:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   5086:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5087:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   5088:                               PPC_SEGMENT | PPC_EXTERN)
                   5089: #define POWERPC_MSRM_745     (0x000000000005FF77ULL)
                   5090: #define POWERPC_MMU_745      (POWERPC_MMU_SOFT_6xx)
                   5091: #define POWERPC_EXCP_745     (POWERPC_EXCP_7x5)
                   5092: #define POWERPC_INPUT_745    (PPC_FLAGS_INPUT_6xx)
                   5093: #define POWERPC_BFDM_745     (bfd_mach_ppc_750)
                   5094: #define POWERPC_FLAG_745     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   5095:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   5096: #define check_pow_745        check_pow_hid0
                   5097: 
                   5098: static void init_proc_745 (CPUPPCState *env)
                   5099: {
                   5100:     gen_spr_ne_601(env);
                   5101:     gen_spr_7xx(env);
                   5102:     gen_spr_G2_755(env);
                   5103:     /* Time base */
                   5104:     gen_tbl(env);
                   5105:     /* Thermal management */
                   5106:     gen_spr_thrm(env);
                   5107:     /* Hardware implementation registers */
                   5108:     /* XXX : not implemented */
                   5109:     spr_register(env, SPR_HID0, "HID0",
                   5110:                  SPR_NOACCESS, SPR_NOACCESS,
                   5111:                  &spr_read_generic, &spr_write_generic,
                   5112:                  0x00000000);
                   5113:     /* XXX : not implemented */
                   5114:     spr_register(env, SPR_HID1, "HID1",
                   5115:                  SPR_NOACCESS, SPR_NOACCESS,
                   5116:                  &spr_read_generic, &spr_write_generic,
                   5117:                  0x00000000);
                   5118:     /* XXX : not implemented */
                   5119:     spr_register(env, SPR_HID2, "HID2",
                   5120:                  SPR_NOACCESS, SPR_NOACCESS,
                   5121:                  &spr_read_generic, &spr_write_generic,
                   5122:                  0x00000000);
                   5123:     /* Memory management */
                   5124:     gen_low_BATs(env);
                   5125:     gen_high_BATs(env);
                   5126:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   5127:     init_excp_7x5(env);
                   5128:     env->dcache_line_size = 32;
                   5129:     env->icache_line_size = 32;
                   5130:     /* Allocate hardware IRQ controller */
                   5131:     ppc6xx_irq_init(env);
                   5132: }
                   5133: 
                   5134: /* PowerPC 755                                                               */
                   5135: #define POWERPC_INSNS_755    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5136:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5137:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   5138:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   5139:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5140:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   5141:                               PPC_SEGMENT | PPC_EXTERN)
                   5142: #define POWERPC_MSRM_755     (0x000000000005FF77ULL)
                   5143: #define POWERPC_MMU_755      (POWERPC_MMU_SOFT_6xx)
                   5144: #define POWERPC_EXCP_755     (POWERPC_EXCP_7x5)
                   5145: #define POWERPC_INPUT_755    (PPC_FLAGS_INPUT_6xx)
                   5146: #define POWERPC_BFDM_755     (bfd_mach_ppc_750)
                   5147: #define POWERPC_FLAG_755     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   5148:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   5149: #define check_pow_755        check_pow_hid0
                   5150: 
                   5151: static void init_proc_755 (CPUPPCState *env)
                   5152: {
                   5153:     gen_spr_ne_601(env);
                   5154:     gen_spr_7xx(env);
                   5155:     gen_spr_G2_755(env);
                   5156:     /* Time base */
                   5157:     gen_tbl(env);
                   5158:     /* L2 cache control */
                   5159:     /* XXX : not implemented */
                   5160:     spr_register(env, SPR_L2CR, "L2CR",
                   5161:                  SPR_NOACCESS, SPR_NOACCESS,
                   5162:                  &spr_read_generic, &spr_write_generic,
                   5163:                  0x00000000);
                   5164:     /* XXX : not implemented */
                   5165:     spr_register(env, SPR_L2PMCR, "L2PMCR",
                   5166:                  SPR_NOACCESS, SPR_NOACCESS,
                   5167:                  &spr_read_generic, &spr_write_generic,
                   5168:                  0x00000000);
                   5169:     /* Thermal management */
                   5170:     gen_spr_thrm(env);
                   5171:     /* Hardware implementation registers */
                   5172:     /* XXX : not implemented */
                   5173:     spr_register(env, SPR_HID0, "HID0",
                   5174:                  SPR_NOACCESS, SPR_NOACCESS,
                   5175:                  &spr_read_generic, &spr_write_generic,
                   5176:                  0x00000000);
                   5177:     /* XXX : not implemented */
                   5178:     spr_register(env, SPR_HID1, "HID1",
                   5179:                  SPR_NOACCESS, SPR_NOACCESS,
                   5180:                  &spr_read_generic, &spr_write_generic,
                   5181:                  0x00000000);
                   5182:     /* XXX : not implemented */
                   5183:     spr_register(env, SPR_HID2, "HID2",
                   5184:                  SPR_NOACCESS, SPR_NOACCESS,
                   5185:                  &spr_read_generic, &spr_write_generic,
                   5186:                  0x00000000);
                   5187:     /* Memory management */
                   5188:     gen_low_BATs(env);
                   5189:     gen_high_BATs(env);
                   5190:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   5191:     init_excp_7x5(env);
                   5192:     env->dcache_line_size = 32;
                   5193:     env->icache_line_size = 32;
                   5194:     /* Allocate hardware IRQ controller */
                   5195:     ppc6xx_irq_init(env);
                   5196: }
                   5197: 
                   5198: /* PowerPC 7400 (aka G4)                                                     */
                   5199: #define POWERPC_INSNS_7400   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5200:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5201:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5202:                               PPC_FLOAT_STFIWX |                              \
                   5203:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5204:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5205:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5206:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5207:                               PPC_MEM_TLBIA |                                 \
                   5208:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5209:                               PPC_ALTIVEC)
                   5210: #define POWERPC_MSRM_7400    (0x000000000205FF77ULL)
                   5211: #define POWERPC_MMU_7400     (POWERPC_MMU_32B)
                   5212: #define POWERPC_EXCP_7400    (POWERPC_EXCP_74xx)
                   5213: #define POWERPC_INPUT_7400   (PPC_FLAGS_INPUT_6xx)
                   5214: #define POWERPC_BFDM_7400    (bfd_mach_ppc_7400)
                   5215: #define POWERPC_FLAG_7400    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5216:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5217:                               POWERPC_FLAG_BUS_CLK)
                   5218: #define check_pow_7400       check_pow_hid0_74xx
                   5219: 
                   5220: static void init_proc_7400 (CPUPPCState *env)
                   5221: {
                   5222:     gen_spr_ne_601(env);
                   5223:     gen_spr_7xx(env);
                   5224:     /* Time base */
                   5225:     gen_tbl(env);
                   5226:     /* 74xx specific SPR */
                   5227:     gen_spr_74xx(env);
                   5228:     /* XXX : not implemented */
                   5229:     spr_register(env, SPR_UBAMR, "UBAMR",
                   5230:                  &spr_read_ureg, SPR_NOACCESS,
                   5231:                  &spr_read_ureg, SPR_NOACCESS,
                   5232:                  0x00000000);
                   5233:     /* XXX: this seems not implemented on all revisions. */
                   5234:     /* XXX : not implemented */
                   5235:     spr_register(env, SPR_MSSCR1, "MSSCR1",
                   5236:                  SPR_NOACCESS, SPR_NOACCESS,
                   5237:                  &spr_read_generic, &spr_write_generic,
                   5238:                  0x00000000);
                   5239:     /* Thermal management */
                   5240:     gen_spr_thrm(env);
                   5241:     /* Memory management */
                   5242:     gen_low_BATs(env);
                   5243:     init_excp_7400(env);
                   5244:     env->dcache_line_size = 32;
                   5245:     env->icache_line_size = 32;
                   5246:     /* Allocate hardware IRQ controller */
                   5247:     ppc6xx_irq_init(env);
                   5248: }
                   5249: 
                   5250: /* PowerPC 7410 (aka G4)                                                     */
                   5251: #define POWERPC_INSNS_7410   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5252:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5253:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5254:                               PPC_FLOAT_STFIWX |                              \
                   5255:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5256:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5257:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5258:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5259:                               PPC_MEM_TLBIA |                                 \
                   5260:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5261:                               PPC_ALTIVEC)
                   5262: #define POWERPC_MSRM_7410    (0x000000000205FF77ULL)
                   5263: #define POWERPC_MMU_7410     (POWERPC_MMU_32B)
                   5264: #define POWERPC_EXCP_7410    (POWERPC_EXCP_74xx)
                   5265: #define POWERPC_INPUT_7410   (PPC_FLAGS_INPUT_6xx)
                   5266: #define POWERPC_BFDM_7410    (bfd_mach_ppc_7400)
                   5267: #define POWERPC_FLAG_7410    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5268:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5269:                               POWERPC_FLAG_BUS_CLK)
                   5270: #define check_pow_7410       check_pow_hid0_74xx
                   5271: 
                   5272: static void init_proc_7410 (CPUPPCState *env)
                   5273: {
                   5274:     gen_spr_ne_601(env);
                   5275:     gen_spr_7xx(env);
                   5276:     /* Time base */
                   5277:     gen_tbl(env);
                   5278:     /* 74xx specific SPR */
                   5279:     gen_spr_74xx(env);
                   5280:     /* XXX : not implemented */
                   5281:     spr_register(env, SPR_UBAMR, "UBAMR",
                   5282:                  &spr_read_ureg, SPR_NOACCESS,
                   5283:                  &spr_read_ureg, SPR_NOACCESS,
                   5284:                  0x00000000);
                   5285:     /* Thermal management */
                   5286:     gen_spr_thrm(env);
                   5287:     /* L2PMCR */
                   5288:     /* XXX : not implemented */
                   5289:     spr_register(env, SPR_L2PMCR, "L2PMCR",
                   5290:                  SPR_NOACCESS, SPR_NOACCESS,
                   5291:                  &spr_read_generic, &spr_write_generic,
                   5292:                  0x00000000);
                   5293:     /* LDSTDB */
                   5294:     /* XXX : not implemented */
                   5295:     spr_register(env, SPR_LDSTDB, "LDSTDB",
                   5296:                  SPR_NOACCESS, SPR_NOACCESS,
                   5297:                  &spr_read_generic, &spr_write_generic,
                   5298:                  0x00000000);
                   5299:     /* Memory management */
                   5300:     gen_low_BATs(env);
                   5301:     init_excp_7400(env);
                   5302:     env->dcache_line_size = 32;
                   5303:     env->icache_line_size = 32;
                   5304:     /* Allocate hardware IRQ controller */
                   5305:     ppc6xx_irq_init(env);
                   5306: }
                   5307: 
                   5308: /* PowerPC 7440 (aka G4)                                                     */
                   5309: #define POWERPC_INSNS_7440   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5310:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5311:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5312:                               PPC_FLOAT_STFIWX |                              \
                   5313:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5314:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5315:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5316:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5317:                               PPC_MEM_TLBIA | PPC_74xx_TLB |                  \
                   5318:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5319:                               PPC_ALTIVEC)
                   5320: #define POWERPC_MSRM_7440    (0x000000000205FF77ULL)
                   5321: #define POWERPC_MMU_7440     (POWERPC_MMU_SOFT_74xx)
                   5322: #define POWERPC_EXCP_7440    (POWERPC_EXCP_74xx)
                   5323: #define POWERPC_INPUT_7440   (PPC_FLAGS_INPUT_6xx)
                   5324: #define POWERPC_BFDM_7440    (bfd_mach_ppc_7400)
                   5325: #define POWERPC_FLAG_7440    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5326:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5327:                               POWERPC_FLAG_BUS_CLK)
                   5328: #define check_pow_7440       check_pow_hid0_74xx
                   5329: 
                   5330: __attribute__ (( unused ))
                   5331: static void init_proc_7440 (CPUPPCState *env)
                   5332: {
                   5333:     gen_spr_ne_601(env);
                   5334:     gen_spr_7xx(env);
                   5335:     /* Time base */
                   5336:     gen_tbl(env);
                   5337:     /* 74xx specific SPR */
                   5338:     gen_spr_74xx(env);
                   5339:     /* XXX : not implemented */
                   5340:     spr_register(env, SPR_UBAMR, "UBAMR",
                   5341:                  &spr_read_ureg, SPR_NOACCESS,
                   5342:                  &spr_read_ureg, SPR_NOACCESS,
                   5343:                  0x00000000);
                   5344:     /* LDSTCR */
                   5345:     /* XXX : not implemented */
                   5346:     spr_register(env, SPR_LDSTCR, "LDSTCR",
                   5347:                  SPR_NOACCESS, SPR_NOACCESS,
                   5348:                  &spr_read_generic, &spr_write_generic,
                   5349:                  0x00000000);
                   5350:     /* ICTRL */
                   5351:     /* XXX : not implemented */
                   5352:     spr_register(env, SPR_ICTRL, "ICTRL",
                   5353:                  SPR_NOACCESS, SPR_NOACCESS,
                   5354:                  &spr_read_generic, &spr_write_generic,
                   5355:                  0x00000000);
                   5356:     /* MSSSR0 */
                   5357:     /* XXX : not implemented */
                   5358:     spr_register(env, SPR_MSSSR0, "MSSSR0",
                   5359:                  SPR_NOACCESS, SPR_NOACCESS,
                   5360:                  &spr_read_generic, &spr_write_generic,
                   5361:                  0x00000000);
                   5362:     /* PMC */
                   5363:     /* XXX : not implemented */
                   5364:     spr_register(env, SPR_PMC5, "PMC5",
                   5365:                  SPR_NOACCESS, SPR_NOACCESS,
                   5366:                  &spr_read_generic, &spr_write_generic,
                   5367:                  0x00000000);
                   5368:     /* XXX : not implemented */
                   5369:     spr_register(env, SPR_UPMC5, "UPMC5",
                   5370:                  &spr_read_ureg, SPR_NOACCESS,
                   5371:                  &spr_read_ureg, SPR_NOACCESS,
                   5372:                  0x00000000);
                   5373:     /* XXX : not implemented */
                   5374:     spr_register(env, SPR_PMC6, "PMC6",
                   5375:                  SPR_NOACCESS, SPR_NOACCESS,
                   5376:                  &spr_read_generic, &spr_write_generic,
                   5377:                  0x00000000);
                   5378:     /* XXX : not implemented */
                   5379:     spr_register(env, SPR_UPMC6, "UPMC6",
                   5380:                  &spr_read_ureg, SPR_NOACCESS,
                   5381:                  &spr_read_ureg, SPR_NOACCESS,
                   5382:                  0x00000000);
                   5383:     /* Memory management */
                   5384:     gen_low_BATs(env);
                   5385:     gen_74xx_soft_tlb(env, 128, 2);
                   5386:     init_excp_7450(env);
                   5387:     env->dcache_line_size = 32;
                   5388:     env->icache_line_size = 32;
                   5389:     /* Allocate hardware IRQ controller */
                   5390:     ppc6xx_irq_init(env);
                   5391: }
                   5392: 
                   5393: /* PowerPC 7450 (aka G4)                                                     */
                   5394: #define POWERPC_INSNS_7450   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5395:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5396:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5397:                               PPC_FLOAT_STFIWX |                              \
                   5398:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5399:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5400:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5401:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5402:                               PPC_MEM_TLBIA | PPC_74xx_TLB |                  \
                   5403:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5404:                               PPC_ALTIVEC)
                   5405: #define POWERPC_MSRM_7450    (0x000000000205FF77ULL)
                   5406: #define POWERPC_MMU_7450     (POWERPC_MMU_SOFT_74xx)
                   5407: #define POWERPC_EXCP_7450    (POWERPC_EXCP_74xx)
                   5408: #define POWERPC_INPUT_7450   (PPC_FLAGS_INPUT_6xx)
                   5409: #define POWERPC_BFDM_7450    (bfd_mach_ppc_7400)
                   5410: #define POWERPC_FLAG_7450    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5411:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5412:                               POWERPC_FLAG_BUS_CLK)
                   5413: #define check_pow_7450       check_pow_hid0_74xx
                   5414: 
                   5415: __attribute__ (( unused ))
                   5416: static void init_proc_7450 (CPUPPCState *env)
                   5417: {
                   5418:     gen_spr_ne_601(env);
                   5419:     gen_spr_7xx(env);
                   5420:     /* Time base */
                   5421:     gen_tbl(env);
                   5422:     /* 74xx specific SPR */
                   5423:     gen_spr_74xx(env);
                   5424:     /* Level 3 cache control */
                   5425:     gen_l3_ctrl(env);
                   5426:     /* L3ITCR1 */
                   5427:     /* XXX : not implemented */
                   5428:     spr_register(env, SPR_L3ITCR1, "L3ITCR1",
                   5429:                  SPR_NOACCESS, SPR_NOACCESS,
                   5430:                  &spr_read_generic, &spr_write_generic,
                   5431:                  0x00000000);
                   5432:     /* L3ITCR2 */
                   5433:     /* XXX : not implemented */
                   5434:     spr_register(env, SPR_L3ITCR2, "L3ITCR2",
                   5435:                  SPR_NOACCESS, SPR_NOACCESS,
                   5436:                  &spr_read_generic, &spr_write_generic,
                   5437:                  0x00000000);
                   5438:     /* L3ITCR3 */
                   5439:     /* XXX : not implemented */
                   5440:     spr_register(env, SPR_L3ITCR3, "L3ITCR3",
                   5441:                  SPR_NOACCESS, SPR_NOACCESS,
                   5442:                  &spr_read_generic, &spr_write_generic,
                   5443:                  0x00000000);
                   5444:     /* L3OHCR */
                   5445:     /* XXX : not implemented */
                   5446:     spr_register(env, SPR_L3OHCR, "L3OHCR",
                   5447:                  SPR_NOACCESS, SPR_NOACCESS,
                   5448:                  &spr_read_generic, &spr_write_generic,
                   5449:                  0x00000000);
                   5450:     /* XXX : not implemented */
                   5451:     spr_register(env, SPR_UBAMR, "UBAMR",
                   5452:                  &spr_read_ureg, SPR_NOACCESS,
                   5453:                  &spr_read_ureg, SPR_NOACCESS,
                   5454:                  0x00000000);
                   5455:     /* LDSTCR */
                   5456:     /* XXX : not implemented */
                   5457:     spr_register(env, SPR_LDSTCR, "LDSTCR",
                   5458:                  SPR_NOACCESS, SPR_NOACCESS,
                   5459:                  &spr_read_generic, &spr_write_generic,
                   5460:                  0x00000000);
                   5461:     /* ICTRL */
                   5462:     /* XXX : not implemented */
                   5463:     spr_register(env, SPR_ICTRL, "ICTRL",
                   5464:                  SPR_NOACCESS, SPR_NOACCESS,
                   5465:                  &spr_read_generic, &spr_write_generic,
                   5466:                  0x00000000);
                   5467:     /* MSSSR0 */
                   5468:     /* XXX : not implemented */
                   5469:     spr_register(env, SPR_MSSSR0, "MSSSR0",
                   5470:                  SPR_NOACCESS, SPR_NOACCESS,
                   5471:                  &spr_read_generic, &spr_write_generic,
                   5472:                  0x00000000);
                   5473:     /* PMC */
                   5474:     /* XXX : not implemented */
                   5475:     spr_register(env, SPR_PMC5, "PMC5",
                   5476:                  SPR_NOACCESS, SPR_NOACCESS,
                   5477:                  &spr_read_generic, &spr_write_generic,
                   5478:                  0x00000000);
                   5479:     /* XXX : not implemented */
                   5480:     spr_register(env, SPR_UPMC5, "UPMC5",
                   5481:                  &spr_read_ureg, SPR_NOACCESS,
                   5482:                  &spr_read_ureg, SPR_NOACCESS,
                   5483:                  0x00000000);
                   5484:     /* XXX : not implemented */
                   5485:     spr_register(env, SPR_PMC6, "PMC6",
                   5486:                  SPR_NOACCESS, SPR_NOACCESS,
                   5487:                  &spr_read_generic, &spr_write_generic,
                   5488:                  0x00000000);
                   5489:     /* XXX : not implemented */
                   5490:     spr_register(env, SPR_UPMC6, "UPMC6",
                   5491:                  &spr_read_ureg, SPR_NOACCESS,
                   5492:                  &spr_read_ureg, SPR_NOACCESS,
                   5493:                  0x00000000);
                   5494:     /* Memory management */
                   5495:     gen_low_BATs(env);
                   5496:     gen_74xx_soft_tlb(env, 128, 2);
                   5497:     init_excp_7450(env);
                   5498:     env->dcache_line_size = 32;
                   5499:     env->icache_line_size = 32;
                   5500:     /* Allocate hardware IRQ controller */
                   5501:     ppc6xx_irq_init(env);
                   5502: }
                   5503: 
                   5504: /* PowerPC 7445 (aka G4)                                                     */
                   5505: #define POWERPC_INSNS_7445   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5506:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5507:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5508:                               PPC_FLOAT_STFIWX |                              \
                   5509:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5510:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5511:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5512:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5513:                               PPC_MEM_TLBIA | PPC_74xx_TLB |                  \
                   5514:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5515:                               PPC_ALTIVEC)
                   5516: #define POWERPC_MSRM_7445    (0x000000000205FF77ULL)
                   5517: #define POWERPC_MMU_7445     (POWERPC_MMU_SOFT_74xx)
                   5518: #define POWERPC_EXCP_7445    (POWERPC_EXCP_74xx)
                   5519: #define POWERPC_INPUT_7445   (PPC_FLAGS_INPUT_6xx)
                   5520: #define POWERPC_BFDM_7445    (bfd_mach_ppc_7400)
                   5521: #define POWERPC_FLAG_7445    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5522:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5523:                               POWERPC_FLAG_BUS_CLK)
                   5524: #define check_pow_7445       check_pow_hid0_74xx
                   5525: 
                   5526: __attribute__ (( unused ))
                   5527: static void init_proc_7445 (CPUPPCState *env)
                   5528: {
                   5529:     gen_spr_ne_601(env);
                   5530:     gen_spr_7xx(env);
                   5531:     /* Time base */
                   5532:     gen_tbl(env);
                   5533:     /* 74xx specific SPR */
                   5534:     gen_spr_74xx(env);
                   5535:     /* LDSTCR */
                   5536:     /* XXX : not implemented */
                   5537:     spr_register(env, SPR_LDSTCR, "LDSTCR",
                   5538:                  SPR_NOACCESS, SPR_NOACCESS,
                   5539:                  &spr_read_generic, &spr_write_generic,
                   5540:                  0x00000000);
                   5541:     /* ICTRL */
                   5542:     /* XXX : not implemented */
                   5543:     spr_register(env, SPR_ICTRL, "ICTRL",
                   5544:                  SPR_NOACCESS, SPR_NOACCESS,
                   5545:                  &spr_read_generic, &spr_write_generic,
                   5546:                  0x00000000);
                   5547:     /* MSSSR0 */
                   5548:     /* XXX : not implemented */
                   5549:     spr_register(env, SPR_MSSSR0, "MSSSR0",
                   5550:                  SPR_NOACCESS, SPR_NOACCESS,
                   5551:                  &spr_read_generic, &spr_write_generic,
                   5552:                  0x00000000);
                   5553:     /* PMC */
                   5554:     /* XXX : not implemented */
                   5555:     spr_register(env, SPR_PMC5, "PMC5",
                   5556:                  SPR_NOACCESS, SPR_NOACCESS,
                   5557:                  &spr_read_generic, &spr_write_generic,
                   5558:                  0x00000000);
                   5559:     /* XXX : not implemented */
                   5560:     spr_register(env, SPR_UPMC5, "UPMC5",
                   5561:                  &spr_read_ureg, SPR_NOACCESS,
                   5562:                  &spr_read_ureg, SPR_NOACCESS,
                   5563:                  0x00000000);
                   5564:     /* XXX : not implemented */
                   5565:     spr_register(env, SPR_PMC6, "PMC6",
                   5566:                  SPR_NOACCESS, SPR_NOACCESS,
                   5567:                  &spr_read_generic, &spr_write_generic,
                   5568:                  0x00000000);
                   5569:     /* XXX : not implemented */
                   5570:     spr_register(env, SPR_UPMC6, "UPMC6",
                   5571:                  &spr_read_ureg, SPR_NOACCESS,
                   5572:                  &spr_read_ureg, SPR_NOACCESS,
                   5573:                  0x00000000);
                   5574:     /* SPRGs */
                   5575:     spr_register(env, SPR_SPRG4, "SPRG4",
                   5576:                  SPR_NOACCESS, SPR_NOACCESS,
                   5577:                  &spr_read_generic, &spr_write_generic,
                   5578:                  0x00000000);
                   5579:     spr_register(env, SPR_USPRG4, "USPRG4",
                   5580:                  &spr_read_ureg, SPR_NOACCESS,
                   5581:                  &spr_read_ureg, SPR_NOACCESS,
                   5582:                  0x00000000);
                   5583:     spr_register(env, SPR_SPRG5, "SPRG5",
                   5584:                  SPR_NOACCESS, SPR_NOACCESS,
                   5585:                  &spr_read_generic, &spr_write_generic,
                   5586:                  0x00000000);
                   5587:     spr_register(env, SPR_USPRG5, "USPRG5",
                   5588:                  &spr_read_ureg, SPR_NOACCESS,
                   5589:                  &spr_read_ureg, SPR_NOACCESS,
                   5590:                  0x00000000);
                   5591:     spr_register(env, SPR_SPRG6, "SPRG6",
                   5592:                  SPR_NOACCESS, SPR_NOACCESS,
                   5593:                  &spr_read_generic, &spr_write_generic,
                   5594:                  0x00000000);
                   5595:     spr_register(env, SPR_USPRG6, "USPRG6",
                   5596:                  &spr_read_ureg, SPR_NOACCESS,
                   5597:                  &spr_read_ureg, SPR_NOACCESS,
                   5598:                  0x00000000);
                   5599:     spr_register(env, SPR_SPRG7, "SPRG7",
                   5600:                  SPR_NOACCESS, SPR_NOACCESS,
                   5601:                  &spr_read_generic, &spr_write_generic,
                   5602:                  0x00000000);
                   5603:     spr_register(env, SPR_USPRG7, "USPRG7",
                   5604:                  &spr_read_ureg, SPR_NOACCESS,
                   5605:                  &spr_read_ureg, SPR_NOACCESS,
                   5606:                  0x00000000);
                   5607:     /* Memory management */
                   5608:     gen_low_BATs(env);
                   5609:     gen_high_BATs(env);
                   5610:     gen_74xx_soft_tlb(env, 128, 2);
                   5611:     init_excp_7450(env);
                   5612:     env->dcache_line_size = 32;
                   5613:     env->icache_line_size = 32;
                   5614:     /* Allocate hardware IRQ controller */
                   5615:     ppc6xx_irq_init(env);
                   5616: }
                   5617: 
                   5618: /* PowerPC 7455 (aka G4)                                                     */
                   5619: #define POWERPC_INSNS_7455   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5620:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5621:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5622:                               PPC_FLOAT_STFIWX |                              \
                   5623:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5624:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5625:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5626:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5627:                               PPC_MEM_TLBIA | PPC_74xx_TLB |                  \
                   5628:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5629:                               PPC_ALTIVEC)
                   5630: #define POWERPC_MSRM_7455    (0x000000000205FF77ULL)
                   5631: #define POWERPC_MMU_7455     (POWERPC_MMU_SOFT_74xx)
                   5632: #define POWERPC_EXCP_7455    (POWERPC_EXCP_74xx)
                   5633: #define POWERPC_INPUT_7455   (PPC_FLAGS_INPUT_6xx)
                   5634: #define POWERPC_BFDM_7455    (bfd_mach_ppc_7400)
                   5635: #define POWERPC_FLAG_7455    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5636:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5637:                               POWERPC_FLAG_BUS_CLK)
                   5638: #define check_pow_7455       check_pow_hid0_74xx
                   5639: 
                   5640: __attribute__ (( unused ))
                   5641: static void init_proc_7455 (CPUPPCState *env)
                   5642: {
                   5643:     gen_spr_ne_601(env);
                   5644:     gen_spr_7xx(env);
                   5645:     /* Time base */
                   5646:     gen_tbl(env);
                   5647:     /* 74xx specific SPR */
                   5648:     gen_spr_74xx(env);
                   5649:     /* Level 3 cache control */
                   5650:     gen_l3_ctrl(env);
                   5651:     /* LDSTCR */
                   5652:     /* XXX : not implemented */
                   5653:     spr_register(env, SPR_LDSTCR, "LDSTCR",
                   5654:                  SPR_NOACCESS, SPR_NOACCESS,
                   5655:                  &spr_read_generic, &spr_write_generic,
                   5656:                  0x00000000);
                   5657:     /* ICTRL */
                   5658:     /* XXX : not implemented */
                   5659:     spr_register(env, SPR_ICTRL, "ICTRL",
                   5660:                  SPR_NOACCESS, SPR_NOACCESS,
                   5661:                  &spr_read_generic, &spr_write_generic,
                   5662:                  0x00000000);
                   5663:     /* MSSSR0 */
                   5664:     /* XXX : not implemented */
                   5665:     spr_register(env, SPR_MSSSR0, "MSSSR0",
                   5666:                  SPR_NOACCESS, SPR_NOACCESS,
                   5667:                  &spr_read_generic, &spr_write_generic,
                   5668:                  0x00000000);
                   5669:     /* PMC */
                   5670:     /* XXX : not implemented */
                   5671:     spr_register(env, SPR_PMC5, "PMC5",
                   5672:                  SPR_NOACCESS, SPR_NOACCESS,
                   5673:                  &spr_read_generic, &spr_write_generic,
                   5674:                  0x00000000);
                   5675:     /* XXX : not implemented */
                   5676:     spr_register(env, SPR_UPMC5, "UPMC5",
                   5677:                  &spr_read_ureg, SPR_NOACCESS,
                   5678:                  &spr_read_ureg, SPR_NOACCESS,
                   5679:                  0x00000000);
                   5680:     /* XXX : not implemented */
                   5681:     spr_register(env, SPR_PMC6, "PMC6",
                   5682:                  SPR_NOACCESS, SPR_NOACCESS,
                   5683:                  &spr_read_generic, &spr_write_generic,
                   5684:                  0x00000000);
                   5685:     /* XXX : not implemented */
                   5686:     spr_register(env, SPR_UPMC6, "UPMC6",
                   5687:                  &spr_read_ureg, SPR_NOACCESS,
                   5688:                  &spr_read_ureg, SPR_NOACCESS,
                   5689:                  0x00000000);
                   5690:     /* SPRGs */
                   5691:     spr_register(env, SPR_SPRG4, "SPRG4",
                   5692:                  SPR_NOACCESS, SPR_NOACCESS,
                   5693:                  &spr_read_generic, &spr_write_generic,
                   5694:                  0x00000000);
                   5695:     spr_register(env, SPR_USPRG4, "USPRG4",
                   5696:                  &spr_read_ureg, SPR_NOACCESS,
                   5697:                  &spr_read_ureg, SPR_NOACCESS,
                   5698:                  0x00000000);
                   5699:     spr_register(env, SPR_SPRG5, "SPRG5",
                   5700:                  SPR_NOACCESS, SPR_NOACCESS,
                   5701:                  &spr_read_generic, &spr_write_generic,
                   5702:                  0x00000000);
                   5703:     spr_register(env, SPR_USPRG5, "USPRG5",
                   5704:                  &spr_read_ureg, SPR_NOACCESS,
                   5705:                  &spr_read_ureg, SPR_NOACCESS,
                   5706:                  0x00000000);
                   5707:     spr_register(env, SPR_SPRG6, "SPRG6",
                   5708:                  SPR_NOACCESS, SPR_NOACCESS,
                   5709:                  &spr_read_generic, &spr_write_generic,
                   5710:                  0x00000000);
                   5711:     spr_register(env, SPR_USPRG6, "USPRG6",
                   5712:                  &spr_read_ureg, SPR_NOACCESS,
                   5713:                  &spr_read_ureg, SPR_NOACCESS,
                   5714:                  0x00000000);
                   5715:     spr_register(env, SPR_SPRG7, "SPRG7",
                   5716:                  SPR_NOACCESS, SPR_NOACCESS,
                   5717:                  &spr_read_generic, &spr_write_generic,
                   5718:                  0x00000000);
                   5719:     spr_register(env, SPR_USPRG7, "USPRG7",
                   5720:                  &spr_read_ureg, SPR_NOACCESS,
                   5721:                  &spr_read_ureg, SPR_NOACCESS,
                   5722:                  0x00000000);
                   5723:     /* Memory management */
                   5724:     gen_low_BATs(env);
                   5725:     gen_high_BATs(env);
                   5726:     gen_74xx_soft_tlb(env, 128, 2);
                   5727:     init_excp_7450(env);
                   5728:     env->dcache_line_size = 32;
                   5729:     env->icache_line_size = 32;
                   5730:     /* Allocate hardware IRQ controller */
                   5731:     ppc6xx_irq_init(env);
                   5732: }
                   5733: 
                   5734: /* PowerPC 7457 (aka G4)                                                     */
                   5735: #define POWERPC_INSNS_7457   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5736:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5737:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5738:                               PPC_FLOAT_STFIWX |                              \
                   5739:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5740:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5741:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5742:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5743:                               PPC_MEM_TLBIA | PPC_74xx_TLB |                  \
                   5744:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5745:                               PPC_ALTIVEC)
                   5746: #define POWERPC_MSRM_7457    (0x000000000205FF77ULL)
                   5747: #define POWERPC_MMU_7457     (POWERPC_MMU_SOFT_74xx)
                   5748: #define POWERPC_EXCP_7457    (POWERPC_EXCP_74xx)
                   5749: #define POWERPC_INPUT_7457   (PPC_FLAGS_INPUT_6xx)
                   5750: #define POWERPC_BFDM_7457    (bfd_mach_ppc_7400)
                   5751: #define POWERPC_FLAG_7457    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5752:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5753:                               POWERPC_FLAG_BUS_CLK)
                   5754: #define check_pow_7457       check_pow_hid0_74xx
                   5755: 
                   5756: __attribute__ (( unused ))
                   5757: static void init_proc_7457 (CPUPPCState *env)
                   5758: {
                   5759:     gen_spr_ne_601(env);
                   5760:     gen_spr_7xx(env);
                   5761:     /* Time base */
                   5762:     gen_tbl(env);
                   5763:     /* 74xx specific SPR */
                   5764:     gen_spr_74xx(env);
                   5765:     /* Level 3 cache control */
                   5766:     gen_l3_ctrl(env);
                   5767:     /* L3ITCR1 */
                   5768:     /* XXX : not implemented */
                   5769:     spr_register(env, SPR_L3ITCR1, "L3ITCR1",
                   5770:                  SPR_NOACCESS, SPR_NOACCESS,
                   5771:                  &spr_read_generic, &spr_write_generic,
                   5772:                  0x00000000);
                   5773:     /* L3ITCR2 */
                   5774:     /* XXX : not implemented */
                   5775:     spr_register(env, SPR_L3ITCR2, "L3ITCR2",
                   5776:                  SPR_NOACCESS, SPR_NOACCESS,
                   5777:                  &spr_read_generic, &spr_write_generic,
                   5778:                  0x00000000);
                   5779:     /* L3ITCR3 */
                   5780:     /* XXX : not implemented */
                   5781:     spr_register(env, SPR_L3ITCR3, "L3ITCR3",
                   5782:                  SPR_NOACCESS, SPR_NOACCESS,
                   5783:                  &spr_read_generic, &spr_write_generic,
                   5784:                  0x00000000);
                   5785:     /* L3OHCR */
                   5786:     /* XXX : not implemented */
                   5787:     spr_register(env, SPR_L3OHCR, "L3OHCR",
                   5788:                  SPR_NOACCESS, SPR_NOACCESS,
                   5789:                  &spr_read_generic, &spr_write_generic,
                   5790:                  0x00000000);
                   5791:     /* LDSTCR */
                   5792:     /* XXX : not implemented */
                   5793:     spr_register(env, SPR_LDSTCR, "LDSTCR",
                   5794:                  SPR_NOACCESS, SPR_NOACCESS,
                   5795:                  &spr_read_generic, &spr_write_generic,
                   5796:                  0x00000000);
                   5797:     /* ICTRL */
                   5798:     /* XXX : not implemented */
                   5799:     spr_register(env, SPR_ICTRL, "ICTRL",
                   5800:                  SPR_NOACCESS, SPR_NOACCESS,
                   5801:                  &spr_read_generic, &spr_write_generic,
                   5802:                  0x00000000);
                   5803:     /* MSSSR0 */
                   5804:     /* XXX : not implemented */
                   5805:     spr_register(env, SPR_MSSSR0, "MSSSR0",
                   5806:                  SPR_NOACCESS, SPR_NOACCESS,
                   5807:                  &spr_read_generic, &spr_write_generic,
                   5808:                  0x00000000);
                   5809:     /* PMC */
                   5810:     /* XXX : not implemented */
                   5811:     spr_register(env, SPR_PMC5, "PMC5",
                   5812:                  SPR_NOACCESS, SPR_NOACCESS,
                   5813:                  &spr_read_generic, &spr_write_generic,
                   5814:                  0x00000000);
                   5815:     /* XXX : not implemented */
                   5816:     spr_register(env, SPR_UPMC5, "UPMC5",
                   5817:                  &spr_read_ureg, SPR_NOACCESS,
                   5818:                  &spr_read_ureg, SPR_NOACCESS,
                   5819:                  0x00000000);
                   5820:     /* XXX : not implemented */
                   5821:     spr_register(env, SPR_PMC6, "PMC6",
                   5822:                  SPR_NOACCESS, SPR_NOACCESS,
                   5823:                  &spr_read_generic, &spr_write_generic,
                   5824:                  0x00000000);
                   5825:     /* XXX : not implemented */
                   5826:     spr_register(env, SPR_UPMC6, "UPMC6",
                   5827:                  &spr_read_ureg, SPR_NOACCESS,
                   5828:                  &spr_read_ureg, SPR_NOACCESS,
                   5829:                  0x00000000);
                   5830:     /* SPRGs */
                   5831:     spr_register(env, SPR_SPRG4, "SPRG4",
                   5832:                  SPR_NOACCESS, SPR_NOACCESS,
                   5833:                  &spr_read_generic, &spr_write_generic,
                   5834:                  0x00000000);
                   5835:     spr_register(env, SPR_USPRG4, "USPRG4",
                   5836:                  &spr_read_ureg, SPR_NOACCESS,
                   5837:                  &spr_read_ureg, SPR_NOACCESS,
                   5838:                  0x00000000);
                   5839:     spr_register(env, SPR_SPRG5, "SPRG5",
                   5840:                  SPR_NOACCESS, SPR_NOACCESS,
                   5841:                  &spr_read_generic, &spr_write_generic,
                   5842:                  0x00000000);
                   5843:     spr_register(env, SPR_USPRG5, "USPRG5",
                   5844:                  &spr_read_ureg, SPR_NOACCESS,
                   5845:                  &spr_read_ureg, SPR_NOACCESS,
                   5846:                  0x00000000);
                   5847:     spr_register(env, SPR_SPRG6, "SPRG6",
                   5848:                  SPR_NOACCESS, SPR_NOACCESS,
                   5849:                  &spr_read_generic, &spr_write_generic,
                   5850:                  0x00000000);
                   5851:     spr_register(env, SPR_USPRG6, "USPRG6",
                   5852:                  &spr_read_ureg, SPR_NOACCESS,
                   5853:                  &spr_read_ureg, SPR_NOACCESS,
                   5854:                  0x00000000);
                   5855:     spr_register(env, SPR_SPRG7, "SPRG7",
                   5856:                  SPR_NOACCESS, SPR_NOACCESS,
                   5857:                  &spr_read_generic, &spr_write_generic,
                   5858:                  0x00000000);
                   5859:     spr_register(env, SPR_USPRG7, "USPRG7",
                   5860:                  &spr_read_ureg, SPR_NOACCESS,
                   5861:                  &spr_read_ureg, SPR_NOACCESS,
                   5862:                  0x00000000);
                   5863:     /* Memory management */
                   5864:     gen_low_BATs(env);
                   5865:     gen_high_BATs(env);
                   5866:     gen_74xx_soft_tlb(env, 128, 2);
                   5867:     init_excp_7450(env);
                   5868:     env->dcache_line_size = 32;
                   5869:     env->icache_line_size = 32;
                   5870:     /* Allocate hardware IRQ controller */
                   5871:     ppc6xx_irq_init(env);
                   5872: }
                   5873: 
                   5874: #if defined (TARGET_PPC64)
                   5875: /* PowerPC 970                                                               */
                   5876: #define POWERPC_INSNS_970    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5877:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5878:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5879:                               PPC_FLOAT_STFIWX |                              \
                   5880:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZT |  \
                   5881:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5882:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5883:                               PPC_64B | PPC_ALTIVEC |                         \
                   5884:                               PPC_SEGMENT_64B | PPC_SLBI)
                   5885: #define POWERPC_MSRM_970     (0x900000000204FF36ULL)
                   5886: #define POWERPC_MMU_970      (POWERPC_MMU_64B)
                   5887: //#define POWERPC_EXCP_970     (POWERPC_EXCP_970)
                   5888: #define POWERPC_INPUT_970    (PPC_FLAGS_INPUT_970)
                   5889: #define POWERPC_BFDM_970     (bfd_mach_ppc64)
                   5890: #define POWERPC_FLAG_970     (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5891:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5892:                               POWERPC_FLAG_BUS_CLK)
1.1       root     5893: 
1.1.1.4   root     5894: #if defined(CONFIG_USER_ONLY)
                   5895: #define POWERPC970_HID5_INIT 0x00000080
                   5896: #else
                   5897: #define POWERPC970_HID5_INIT 0x00000000
                   5898: #endif
1.1       root     5899: 
1.1.1.4   root     5900: static int check_pow_970 (CPUPPCState *env)
1.1       root     5901: {
1.1.1.4   root     5902:     if (env->spr[SPR_HID0] & 0x00600000)
                   5903:         return 1;
1.1       root     5904: 
                   5905:     return 0;
                   5906: }
                   5907: 
1.1.1.4   root     5908: static void init_proc_970 (CPUPPCState *env)
1.1       root     5909: {
1.1.1.4   root     5910:     gen_spr_ne_601(env);
                   5911:     gen_spr_7xx(env);
                   5912:     /* Time base */
                   5913:     gen_tbl(env);
                   5914:     /* Hardware implementation registers */
                   5915:     /* XXX : not implemented */
                   5916:     spr_register(env, SPR_HID0, "HID0",
                   5917:                  SPR_NOACCESS, SPR_NOACCESS,
                   5918:                  &spr_read_generic, &spr_write_clear,
                   5919:                  0x60000000);
                   5920:     /* XXX : not implemented */
                   5921:     spr_register(env, SPR_HID1, "HID1",
                   5922:                  SPR_NOACCESS, SPR_NOACCESS,
                   5923:                  &spr_read_generic, &spr_write_generic,
                   5924:                  0x00000000);
                   5925:     /* XXX : not implemented */
                   5926:     spr_register(env, SPR_750FX_HID2, "HID2",
                   5927:                  SPR_NOACCESS, SPR_NOACCESS,
                   5928:                  &spr_read_generic, &spr_write_generic,
                   5929:                  0x00000000);
                   5930:     /* XXX : not implemented */
                   5931:     spr_register(env, SPR_970_HID5, "HID5",
                   5932:                  SPR_NOACCESS, SPR_NOACCESS,
                   5933:                  &spr_read_generic, &spr_write_generic,
                   5934:                  POWERPC970_HID5_INIT);
                   5935:     /* XXX : not implemented */
                   5936:     spr_register(env, SPR_L2CR, "L2CR",
                   5937:                  SPR_NOACCESS, SPR_NOACCESS,
                   5938:                  &spr_read_generic, &spr_write_generic,
                   5939:                  0x00000000);
                   5940:     /* Memory management */
                   5941:     /* XXX: not correct */
                   5942:     gen_low_BATs(env);
                   5943:     /* XXX : not implemented */
                   5944:     spr_register(env, SPR_MMUCFG, "MMUCFG",
                   5945:                  SPR_NOACCESS, SPR_NOACCESS,
                   5946:                  &spr_read_generic, SPR_NOACCESS,
                   5947:                  0x00000000); /* TOFIX */
                   5948:     /* XXX : not implemented */
                   5949:     spr_register(env, SPR_MMUCSR0, "MMUCSR0",
                   5950:                  SPR_NOACCESS, SPR_NOACCESS,
                   5951:                  &spr_read_generic, &spr_write_generic,
                   5952:                  0x00000000); /* TOFIX */
                   5953:     spr_register(env, SPR_HIOR, "SPR_HIOR",
                   5954:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.5 ! root     5955:                  &spr_read_hior, &spr_write_hior,
        !          5956:                  0x00000000);
1.1.1.4   root     5957: #if !defined(CONFIG_USER_ONLY)
                   5958:     env->slb_nr = 32;
                   5959: #endif
                   5960:     init_excp_970(env);
                   5961:     env->dcache_line_size = 128;
                   5962:     env->icache_line_size = 128;
                   5963:     /* Allocate hardware IRQ controller */
                   5964:     ppc970_irq_init(env);
1.1.1.5 ! root     5965:     /* Can't find information on what this should be on reset.  This
        !          5966:      * value is the one used by 74xx processors. */
        !          5967:     vscr_init(env, 0x00010000);
1.1.1.4   root     5968: }
                   5969: 
                   5970: /* PowerPC 970FX (aka G5)                                                    */
                   5971: #define POWERPC_INSNS_970FX  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5972:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5973:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5974:                               PPC_FLOAT_STFIWX |                              \
                   5975:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZT |  \
                   5976:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5977:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5978:                               PPC_64B | PPC_ALTIVEC |                         \
                   5979:                               PPC_SEGMENT_64B | PPC_SLBI)
                   5980: #define POWERPC_MSRM_970FX   (0x800000000204FF36ULL)
                   5981: #define POWERPC_MMU_970FX    (POWERPC_MMU_64B)
                   5982: #define POWERPC_EXCP_970FX   (POWERPC_EXCP_970)
                   5983: #define POWERPC_INPUT_970FX  (PPC_FLAGS_INPUT_970)
                   5984: #define POWERPC_BFDM_970FX   (bfd_mach_ppc64)
                   5985: #define POWERPC_FLAG_970FX   (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5986:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5987:                               POWERPC_FLAG_BUS_CLK)
1.1       root     5988: 
1.1.1.4   root     5989: static int check_pow_970FX (CPUPPCState *env)
1.1       root     5990: {
1.1.1.4   root     5991:     if (env->spr[SPR_HID0] & 0x00600000)
                   5992:         return 1;
1.1       root     5993: 
                   5994:     return 0;
                   5995: }
                   5996: 
1.1.1.4   root     5997: static void init_proc_970FX (CPUPPCState *env)
1.1       root     5998: {
1.1.1.4   root     5999:     gen_spr_ne_601(env);
                   6000:     gen_spr_7xx(env);
                   6001:     /* Time base */
                   6002:     gen_tbl(env);
                   6003:     /* Hardware implementation registers */
                   6004:     /* XXX : not implemented */
                   6005:     spr_register(env, SPR_HID0, "HID0",
                   6006:                  SPR_NOACCESS, SPR_NOACCESS,
                   6007:                  &spr_read_generic, &spr_write_clear,
                   6008:                  0x60000000);
                   6009:     /* XXX : not implemented */
                   6010:     spr_register(env, SPR_HID1, "HID1",
                   6011:                  SPR_NOACCESS, SPR_NOACCESS,
                   6012:                  &spr_read_generic, &spr_write_generic,
                   6013:                  0x00000000);
                   6014:     /* XXX : not implemented */
                   6015:     spr_register(env, SPR_750FX_HID2, "HID2",
                   6016:                  SPR_NOACCESS, SPR_NOACCESS,
                   6017:                  &spr_read_generic, &spr_write_generic,
                   6018:                  0x00000000);
                   6019:     /* XXX : not implemented */
                   6020:     spr_register(env, SPR_970_HID5, "HID5",
                   6021:                  SPR_NOACCESS, SPR_NOACCESS,
                   6022:                  &spr_read_generic, &spr_write_generic,
                   6023:                  POWERPC970_HID5_INIT);
                   6024:     /* XXX : not implemented */
                   6025:     spr_register(env, SPR_L2CR, "L2CR",
                   6026:                  SPR_NOACCESS, SPR_NOACCESS,
                   6027:                  &spr_read_generic, &spr_write_generic,
                   6028:                  0x00000000);
                   6029:     /* Memory management */
                   6030:     /* XXX: not correct */
                   6031:     gen_low_BATs(env);
                   6032:     /* XXX : not implemented */
                   6033:     spr_register(env, SPR_MMUCFG, "MMUCFG",
                   6034:                  SPR_NOACCESS, SPR_NOACCESS,
                   6035:                  &spr_read_generic, SPR_NOACCESS,
                   6036:                  0x00000000); /* TOFIX */
                   6037:     /* XXX : not implemented */
                   6038:     spr_register(env, SPR_MMUCSR0, "MMUCSR0",
                   6039:                  SPR_NOACCESS, SPR_NOACCESS,
                   6040:                  &spr_read_generic, &spr_write_generic,
                   6041:                  0x00000000); /* TOFIX */
                   6042:     spr_register(env, SPR_HIOR, "SPR_HIOR",
                   6043:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.5 ! root     6044:                  &spr_read_hior, &spr_write_hior,
        !          6045:                  0x00000000);
1.1.1.4   root     6046: #if !defined(CONFIG_USER_ONLY)
                   6047:     env->slb_nr = 32;
                   6048: #endif
                   6049:     init_excp_970(env);
                   6050:     env->dcache_line_size = 128;
                   6051:     env->icache_line_size = 128;
                   6052:     /* Allocate hardware IRQ controller */
                   6053:     ppc970_irq_init(env);
1.1.1.5 ! root     6054:     /* Can't find information on what this should be on reset.  This
        !          6055:      * value is the one used by 74xx processors. */
        !          6056:     vscr_init(env, 0x00010000);
1.1.1.4   root     6057: }
                   6058: 
                   6059: /* PowerPC 970 GX                                                            */
                   6060: #define POWERPC_INSNS_970GX  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   6061:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   6062:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   6063:                               PPC_FLOAT_STFIWX |                              \
                   6064:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZT |  \
                   6065:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   6066:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   6067:                               PPC_64B | PPC_ALTIVEC |                         \
                   6068:                               PPC_SEGMENT_64B | PPC_SLBI)
                   6069: #define POWERPC_MSRM_970GX   (0x800000000204FF36ULL)
                   6070: #define POWERPC_MMU_970GX    (POWERPC_MMU_64B)
                   6071: #define POWERPC_EXCP_970GX   (POWERPC_EXCP_970)
                   6072: #define POWERPC_INPUT_970GX  (PPC_FLAGS_INPUT_970)
                   6073: #define POWERPC_BFDM_970GX   (bfd_mach_ppc64)
                   6074: #define POWERPC_FLAG_970GX   (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   6075:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   6076:                               POWERPC_FLAG_BUS_CLK)
1.1       root     6077: 
1.1.1.4   root     6078: static int check_pow_970GX (CPUPPCState *env)
1.1       root     6079: {
1.1.1.4   root     6080:     if (env->spr[SPR_HID0] & 0x00600000)
                   6081:         return 1;
1.1       root     6082: 
1.1.1.4   root     6083:     return 0;
1.1       root     6084: }
                   6085: 
1.1.1.4   root     6086: static void init_proc_970GX (CPUPPCState *env)
1.1       root     6087: {
1.1.1.4   root     6088:     gen_spr_ne_601(env);
                   6089:     gen_spr_7xx(env);
                   6090:     /* Time base */
                   6091:     gen_tbl(env);
                   6092:     /* Hardware implementation registers */
                   6093:     /* XXX : not implemented */
                   6094:     spr_register(env, SPR_HID0, "HID0",
                   6095:                  SPR_NOACCESS, SPR_NOACCESS,
                   6096:                  &spr_read_generic, &spr_write_clear,
                   6097:                  0x60000000);
                   6098:     /* XXX : not implemented */
                   6099:     spr_register(env, SPR_HID1, "HID1",
                   6100:                  SPR_NOACCESS, SPR_NOACCESS,
                   6101:                  &spr_read_generic, &spr_write_generic,
                   6102:                  0x00000000);
                   6103:     /* XXX : not implemented */
                   6104:     spr_register(env, SPR_750FX_HID2, "HID2",
                   6105:                  SPR_NOACCESS, SPR_NOACCESS,
                   6106:                  &spr_read_generic, &spr_write_generic,
                   6107:                  0x00000000);
                   6108:     /* XXX : not implemented */
                   6109:     spr_register(env, SPR_970_HID5, "HID5",
                   6110:                  SPR_NOACCESS, SPR_NOACCESS,
                   6111:                  &spr_read_generic, &spr_write_generic,
                   6112:                  POWERPC970_HID5_INIT);
                   6113:     /* XXX : not implemented */
                   6114:     spr_register(env, SPR_L2CR, "L2CR",
                   6115:                  SPR_NOACCESS, SPR_NOACCESS,
                   6116:                  &spr_read_generic, &spr_write_generic,
                   6117:                  0x00000000);
                   6118:     /* Memory management */
                   6119:     /* XXX: not correct */
                   6120:     gen_low_BATs(env);
                   6121:     /* XXX : not implemented */
                   6122:     spr_register(env, SPR_MMUCFG, "MMUCFG",
                   6123:                  SPR_NOACCESS, SPR_NOACCESS,
                   6124:                  &spr_read_generic, SPR_NOACCESS,
                   6125:                  0x00000000); /* TOFIX */
                   6126:     /* XXX : not implemented */
                   6127:     spr_register(env, SPR_MMUCSR0, "MMUCSR0",
                   6128:                  SPR_NOACCESS, SPR_NOACCESS,
                   6129:                  &spr_read_generic, &spr_write_generic,
                   6130:                  0x00000000); /* TOFIX */
                   6131:     spr_register(env, SPR_HIOR, "SPR_HIOR",
                   6132:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.5 ! root     6133:                  &spr_read_hior, &spr_write_hior,
        !          6134:                  0x00000000);
1.1.1.4   root     6135: #if !defined(CONFIG_USER_ONLY)
                   6136:     env->slb_nr = 32;
                   6137: #endif
                   6138:     init_excp_970(env);
                   6139:     env->dcache_line_size = 128;
                   6140:     env->icache_line_size = 128;
                   6141:     /* Allocate hardware IRQ controller */
                   6142:     ppc970_irq_init(env);
1.1.1.5 ! root     6143:     /* Can't find information on what this should be on reset.  This
        !          6144:      * value is the one used by 74xx processors. */
        !          6145:     vscr_init(env, 0x00010000);
1.1.1.4   root     6146: }
                   6147: 
                   6148: /* PowerPC 970 MP                                                            */
                   6149: #define POWERPC_INSNS_970MP  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   6150:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   6151:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   6152:                               PPC_FLOAT_STFIWX |                              \
                   6153:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZT |  \
                   6154:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   6155:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   6156:                               PPC_64B | PPC_ALTIVEC |                         \
                   6157:                               PPC_SEGMENT_64B | PPC_SLBI)
                   6158: #define POWERPC_MSRM_970MP   (0x900000000204FF36ULL)
                   6159: #define POWERPC_MMU_970MP    (POWERPC_MMU_64B)
                   6160: #define POWERPC_EXCP_970MP   (POWERPC_EXCP_970)
                   6161: #define POWERPC_INPUT_970MP  (PPC_FLAGS_INPUT_970)
                   6162: #define POWERPC_BFDM_970MP   (bfd_mach_ppc64)
                   6163: #define POWERPC_FLAG_970MP   (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   6164:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   6165:                               POWERPC_FLAG_BUS_CLK)
1.1       root     6166: 
1.1.1.4   root     6167: static int check_pow_970MP (CPUPPCState *env)
                   6168: {
                   6169:     if (env->spr[SPR_HID0] & 0x01C00000)
                   6170:         return 1;
                   6171: 
                   6172:     return 0;
                   6173: }
                   6174: 
                   6175: static void init_proc_970MP (CPUPPCState *env)
                   6176: {
                   6177:     gen_spr_ne_601(env);
                   6178:     gen_spr_7xx(env);
                   6179:     /* Time base */
                   6180:     gen_tbl(env);
                   6181:     /* Hardware implementation registers */
                   6182:     /* XXX : not implemented */
                   6183:     spr_register(env, SPR_HID0, "HID0",
                   6184:                  SPR_NOACCESS, SPR_NOACCESS,
                   6185:                  &spr_read_generic, &spr_write_clear,
                   6186:                  0x60000000);
                   6187:     /* XXX : not implemented */
                   6188:     spr_register(env, SPR_HID1, "HID1",
                   6189:                  SPR_NOACCESS, SPR_NOACCESS,
                   6190:                  &spr_read_generic, &spr_write_generic,
                   6191:                  0x00000000);
                   6192:     /* XXX : not implemented */
                   6193:     spr_register(env, SPR_750FX_HID2, "HID2",
                   6194:                  SPR_NOACCESS, SPR_NOACCESS,
                   6195:                  &spr_read_generic, &spr_write_generic,
                   6196:                  0x00000000);
                   6197:     /* XXX : not implemented */
                   6198:     spr_register(env, SPR_970_HID5, "HID5",
                   6199:                  SPR_NOACCESS, SPR_NOACCESS,
                   6200:                  &spr_read_generic, &spr_write_generic,
                   6201:                  POWERPC970_HID5_INIT);
                   6202:     /* XXX : not implemented */
                   6203:     spr_register(env, SPR_L2CR, "L2CR",
                   6204:                  SPR_NOACCESS, SPR_NOACCESS,
                   6205:                  &spr_read_generic, &spr_write_generic,
                   6206:                  0x00000000);
                   6207:     /* Memory management */
                   6208:     /* XXX: not correct */
                   6209:     gen_low_BATs(env);
                   6210:     /* XXX : not implemented */
                   6211:     spr_register(env, SPR_MMUCFG, "MMUCFG",
                   6212:                  SPR_NOACCESS, SPR_NOACCESS,
                   6213:                  &spr_read_generic, SPR_NOACCESS,
                   6214:                  0x00000000); /* TOFIX */
                   6215:     /* XXX : not implemented */
                   6216:     spr_register(env, SPR_MMUCSR0, "MMUCSR0",
                   6217:                  SPR_NOACCESS, SPR_NOACCESS,
                   6218:                  &spr_read_generic, &spr_write_generic,
                   6219:                  0x00000000); /* TOFIX */
                   6220:     spr_register(env, SPR_HIOR, "SPR_HIOR",
                   6221:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.5 ! root     6222:                  &spr_read_hior, &spr_write_hior,
        !          6223:                  0x00000000);
1.1.1.4   root     6224: #if !defined(CONFIG_USER_ONLY)
                   6225:     env->slb_nr = 32;
                   6226: #endif
                   6227:     init_excp_970(env);
                   6228:     env->dcache_line_size = 128;
                   6229:     env->icache_line_size = 128;
                   6230:     /* Allocate hardware IRQ controller */
                   6231:     ppc970_irq_init(env);
1.1.1.5 ! root     6232:     /* Can't find information on what this should be on reset.  This
        !          6233:      * value is the one used by 74xx processors. */
        !          6234:     vscr_init(env, 0x00010000);
1.1.1.4   root     6235: }
                   6236: 
                   6237: /* PowerPC 620                                                               */
                   6238: #define POWERPC_INSNS_620    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   6239:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   6240:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   6241:                               PPC_FLOAT_STFIWX |                              \
                   6242:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   6243:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   6244:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   6245:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   6246:                               PPC_64B | PPC_SLBI)
                   6247: #define POWERPC_MSRM_620     (0x800000000005FF77ULL)
                   6248: //#define POWERPC_MMU_620      (POWERPC_MMU_620)
                   6249: #define POWERPC_EXCP_620     (POWERPC_EXCP_970)
                   6250: #define POWERPC_INPUT_620    (PPC_FLAGS_INPUT_6xx)
                   6251: #define POWERPC_BFDM_620     (bfd_mach_ppc64)
                   6252: #define POWERPC_FLAG_620     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |            \
                   6253:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   6254: #define check_pow_620        check_pow_nocheck /* Check this */
                   6255: 
                   6256: __attribute__ (( unused ))
                   6257: static void init_proc_620 (CPUPPCState *env)
                   6258: {
                   6259:     gen_spr_ne_601(env);
                   6260:     gen_spr_620(env);
                   6261:     /* Time base */
                   6262:     gen_tbl(env);
                   6263:     /* Hardware implementation registers */
                   6264:     /* XXX : not implemented */
                   6265:     spr_register(env, SPR_HID0, "HID0",
                   6266:                  SPR_NOACCESS, SPR_NOACCESS,
                   6267:                  &spr_read_generic, &spr_write_generic,
                   6268:                  0x00000000);
                   6269:     /* Memory management */
                   6270:     gen_low_BATs(env);
                   6271:     init_excp_620(env);
                   6272:     env->dcache_line_size = 64;
                   6273:     env->icache_line_size = 64;
                   6274:     /* Allocate hardware IRQ controller */
                   6275:     ppc6xx_irq_init(env);
                   6276: }
                   6277: #endif /* defined (TARGET_PPC64) */
                   6278: 
                   6279: /* Default 32 bits PowerPC target will be 604 */
                   6280: #define CPU_POWERPC_PPC32     CPU_POWERPC_604
                   6281: #define POWERPC_INSNS_PPC32   POWERPC_INSNS_604
                   6282: #define POWERPC_MSRM_PPC32    POWERPC_MSRM_604
                   6283: #define POWERPC_MMU_PPC32     POWERPC_MMU_604
                   6284: #define POWERPC_EXCP_PPC32    POWERPC_EXCP_604
                   6285: #define POWERPC_INPUT_PPC32   POWERPC_INPUT_604
                   6286: #define POWERPC_BFDM_PPC32    POWERPC_BFDM_604
                   6287: #define POWERPC_FLAG_PPC32    POWERPC_FLAG_604
                   6288: #define check_pow_PPC32       check_pow_604
                   6289: #define init_proc_PPC32       init_proc_604
                   6290: 
                   6291: /* Default 64 bits PowerPC target will be 970 FX */
                   6292: #define CPU_POWERPC_PPC64     CPU_POWERPC_970FX
                   6293: #define POWERPC_INSNS_PPC64   POWERPC_INSNS_970FX
                   6294: #define POWERPC_MSRM_PPC64    POWERPC_MSRM_970FX
                   6295: #define POWERPC_MMU_PPC64     POWERPC_MMU_970FX
                   6296: #define POWERPC_EXCP_PPC64    POWERPC_EXCP_970FX
                   6297: #define POWERPC_INPUT_PPC64   POWERPC_INPUT_970FX
                   6298: #define POWERPC_BFDM_PPC64    POWERPC_BFDM_970FX
                   6299: #define POWERPC_FLAG_PPC64    POWERPC_FLAG_970FX
                   6300: #define check_pow_PPC64       check_pow_970FX
                   6301: #define init_proc_PPC64       init_proc_970FX
                   6302: 
                   6303: /* Default PowerPC target will be PowerPC 32 */
                   6304: #if defined (TARGET_PPC64) && 0 // XXX: TODO
                   6305: #define CPU_POWERPC_DEFAULT   CPU_POWERPC_PPC64
                   6306: #define POWERPC_INSNS_DEFAULT POWERPC_INSNS_PPC64
                   6307: #define POWERPC_MSRM_DEFAULT  POWERPC_MSRM_PPC64
                   6308: #define POWERPC_MMU_DEFAULT   POWERPC_MMU_PPC64
                   6309: #define POWERPC_EXCP_DEFAULT  POWERPC_EXCP_PPC64
                   6310: #define POWERPC_INPUT_DEFAULT POWERPC_INPUT_PPC64
                   6311: #define POWERPC_BFDM_DEFAULT  POWERPC_BFDM_PPC64
                   6312: #define POWERPC_FLAG_DEFAULT  POWERPC_FLAG_PPC64
                   6313: #define check_pow_DEFAULT     check_pow_PPC64
                   6314: #define init_proc_DEFAULT     init_proc_PPC64
                   6315: #else
                   6316: #define CPU_POWERPC_DEFAULT   CPU_POWERPC_PPC32
                   6317: #define POWERPC_INSNS_DEFAULT POWERPC_INSNS_PPC32
                   6318: #define POWERPC_MSRM_DEFAULT  POWERPC_MSRM_PPC32
                   6319: #define POWERPC_MMU_DEFAULT   POWERPC_MMU_PPC32
                   6320: #define POWERPC_EXCP_DEFAULT  POWERPC_EXCP_PPC32
                   6321: #define POWERPC_INPUT_DEFAULT POWERPC_INPUT_PPC32
                   6322: #define POWERPC_BFDM_DEFAULT  POWERPC_BFDM_PPC32
                   6323: #define POWERPC_FLAG_DEFAULT  POWERPC_FLAG_PPC32
                   6324: #define check_pow_DEFAULT     check_pow_PPC32
                   6325: #define init_proc_DEFAULT     init_proc_PPC32
1.1       root     6326: #endif
1.1.1.4   root     6327: 
                   6328: /*****************************************************************************/
                   6329: /* PVR definitions for most known PowerPC                                    */
                   6330: enum {
                   6331:     /* PowerPC 401 family */
                   6332:     /* Generic PowerPC 401 */
                   6333: #define CPU_POWERPC_401              CPU_POWERPC_401G2
                   6334:     /* PowerPC 401 cores */
                   6335:     CPU_POWERPC_401A1              = 0x00210000,
                   6336:     CPU_POWERPC_401B2              = 0x00220000,
                   6337: #if 0
                   6338:     CPU_POWERPC_401B3              = xxx,
                   6339: #endif
                   6340:     CPU_POWERPC_401C2              = 0x00230000,
                   6341:     CPU_POWERPC_401D2              = 0x00240000,
                   6342:     CPU_POWERPC_401E2              = 0x00250000,
                   6343:     CPU_POWERPC_401F2              = 0x00260000,
                   6344:     CPU_POWERPC_401G2              = 0x00270000,
                   6345:     /* PowerPC 401 microcontrolers */
                   6346: #if 0
                   6347:     CPU_POWERPC_401GF              = xxx,
                   6348: #endif
                   6349: #define CPU_POWERPC_IOP480           CPU_POWERPC_401B2
                   6350:     /* IBM Processor for Network Resources */
                   6351:     CPU_POWERPC_COBRA              = 0x10100000, /* XXX: 405 ? */
                   6352: #if 0
                   6353:     CPU_POWERPC_XIPCHIP            = xxx,
                   6354: #endif
                   6355:     /* PowerPC 403 family */
                   6356:     /* Generic PowerPC 403 */
                   6357: #define CPU_POWERPC_403              CPU_POWERPC_403GC
                   6358:     /* PowerPC 403 microcontrollers */
                   6359:     CPU_POWERPC_403GA              = 0x00200011,
                   6360:     CPU_POWERPC_403GB              = 0x00200100,
                   6361:     CPU_POWERPC_403GC              = 0x00200200,
                   6362:     CPU_POWERPC_403GCX             = 0x00201400,
                   6363: #if 0
                   6364:     CPU_POWERPC_403GP              = xxx,
                   6365: #endif
                   6366:     /* PowerPC 405 family */
                   6367:     /* Generic PowerPC 405 */
                   6368: #define CPU_POWERPC_405              CPU_POWERPC_405D4
                   6369:     /* PowerPC 405 cores */
                   6370: #if 0
                   6371:     CPU_POWERPC_405A3              = xxx,
                   6372: #endif
                   6373: #if 0
                   6374:     CPU_POWERPC_405A4              = xxx,
                   6375: #endif
                   6376: #if 0
                   6377:     CPU_POWERPC_405B3              = xxx,
                   6378: #endif
                   6379: #if 0
                   6380:     CPU_POWERPC_405B4              = xxx,
                   6381: #endif
                   6382: #if 0
                   6383:     CPU_POWERPC_405C3              = xxx,
                   6384: #endif
                   6385: #if 0
                   6386:     CPU_POWERPC_405C4              = xxx,
                   6387: #endif
                   6388:     CPU_POWERPC_405D2              = 0x20010000,
                   6389: #if 0
                   6390:     CPU_POWERPC_405D3              = xxx,
                   6391: #endif
                   6392:     CPU_POWERPC_405D4              = 0x41810000,
                   6393: #if 0
                   6394:     CPU_POWERPC_405D5              = xxx,
                   6395: #endif
                   6396: #if 0
                   6397:     CPU_POWERPC_405E4              = xxx,
                   6398: #endif
                   6399: #if 0
                   6400:     CPU_POWERPC_405F4              = xxx,
                   6401: #endif
                   6402: #if 0
                   6403:     CPU_POWERPC_405F5              = xxx,
                   6404: #endif
                   6405: #if 0
                   6406:     CPU_POWERPC_405F6              = xxx,
                   6407: #endif
                   6408:     /* PowerPC 405 microcontrolers */
                   6409:     /* XXX: missing 0x200108a0 */
                   6410: #define CPU_POWERPC_405CR            CPU_POWERPC_405CRc
                   6411:     CPU_POWERPC_405CRa             = 0x40110041,
                   6412:     CPU_POWERPC_405CRb             = 0x401100C5,
                   6413:     CPU_POWERPC_405CRc             = 0x40110145,
                   6414:     CPU_POWERPC_405EP              = 0x51210950,
                   6415: #if 0
                   6416:     CPU_POWERPC_405EXr             = xxx,
                   6417: #endif
                   6418:     CPU_POWERPC_405EZ              = 0x41511460, /* 0x51210950 ? */
                   6419: #if 0
                   6420:     CPU_POWERPC_405FX              = xxx,
                   6421: #endif
                   6422: #define CPU_POWERPC_405GP            CPU_POWERPC_405GPd
                   6423:     CPU_POWERPC_405GPa             = 0x40110000,
                   6424:     CPU_POWERPC_405GPb             = 0x40110040,
                   6425:     CPU_POWERPC_405GPc             = 0x40110082,
                   6426:     CPU_POWERPC_405GPd             = 0x401100C4,
                   6427: #define CPU_POWERPC_405GPe           CPU_POWERPC_405CRc
                   6428:     CPU_POWERPC_405GPR             = 0x50910951,
                   6429: #if 0
                   6430:     CPU_POWERPC_405H               = xxx,
                   6431: #endif
                   6432: #if 0
                   6433:     CPU_POWERPC_405L               = xxx,
                   6434: #endif
                   6435:     CPU_POWERPC_405LP              = 0x41F10000,
                   6436: #if 0
                   6437:     CPU_POWERPC_405PM              = xxx,
                   6438: #endif
                   6439: #if 0
                   6440:     CPU_POWERPC_405PS              = xxx,
                   6441: #endif
                   6442: #if 0
                   6443:     CPU_POWERPC_405S               = xxx,
                   6444: #endif
                   6445:     /* IBM network processors */
                   6446:     CPU_POWERPC_NPE405H            = 0x414100C0,
                   6447:     CPU_POWERPC_NPE405H2           = 0x41410140,
                   6448:     CPU_POWERPC_NPE405L            = 0x416100C0,
                   6449:     CPU_POWERPC_NPE4GS3            = 0x40B10000,
                   6450: #if 0
                   6451:     CPU_POWERPC_NPCxx1             = xxx,
                   6452: #endif
                   6453: #if 0
                   6454:     CPU_POWERPC_NPR161             = xxx,
                   6455: #endif
                   6456: #if 0
                   6457:     CPU_POWERPC_LC77700            = xxx,
                   6458: #endif
                   6459:     /* IBM STBxxx (PowerPC 401/403/405 core based microcontrollers) */
                   6460: #if 0
                   6461:     CPU_POWERPC_STB01000           = xxx,
                   6462: #endif
                   6463: #if 0
                   6464:     CPU_POWERPC_STB01010           = xxx,
                   6465: #endif
                   6466: #if 0
                   6467:     CPU_POWERPC_STB0210            = xxx, /* 401B3 */
                   6468: #endif
                   6469:     CPU_POWERPC_STB03              = 0x40310000, /* 0x40130000 ? */
                   6470: #if 0
                   6471:     CPU_POWERPC_STB043             = xxx,
                   6472: #endif
                   6473: #if 0
                   6474:     CPU_POWERPC_STB045             = xxx,
                   6475: #endif
                   6476:     CPU_POWERPC_STB04              = 0x41810000,
                   6477:     CPU_POWERPC_STB25              = 0x51510950,
                   6478: #if 0
                   6479:     CPU_POWERPC_STB130             = xxx,
                   6480: #endif
                   6481:     /* Xilinx cores */
                   6482:     CPU_POWERPC_X2VP4              = 0x20010820,
                   6483: #define CPU_POWERPC_X2VP7            CPU_POWERPC_X2VP4
                   6484:     CPU_POWERPC_X2VP20             = 0x20010860,
                   6485: #define CPU_POWERPC_X2VP50           CPU_POWERPC_X2VP20
                   6486: #if 0
                   6487:     CPU_POWERPC_ZL10310            = xxx,
                   6488: #endif
                   6489: #if 0
                   6490:     CPU_POWERPC_ZL10311            = xxx,
                   6491: #endif
                   6492: #if 0
                   6493:     CPU_POWERPC_ZL10320            = xxx,
                   6494: #endif
                   6495: #if 0
                   6496:     CPU_POWERPC_ZL10321            = xxx,
                   6497: #endif
                   6498:     /* PowerPC 440 family */
                   6499:     /* Generic PowerPC 440 */
                   6500: #define CPU_POWERPC_440              CPU_POWERPC_440GXf
                   6501:     /* PowerPC 440 cores */
                   6502: #if 0
                   6503:     CPU_POWERPC_440A4              = xxx,
                   6504: #endif
                   6505: #if 0
                   6506:     CPU_POWERPC_440A5              = xxx,
                   6507: #endif
                   6508: #if 0
                   6509:     CPU_POWERPC_440B4              = xxx,
                   6510: #endif
                   6511: #if 0
                   6512:     CPU_POWERPC_440F5              = xxx,
                   6513: #endif
                   6514: #if 0
                   6515:     CPU_POWERPC_440G5              = xxx,
                   6516: #endif
                   6517: #if 0
                   6518:     CPU_POWERPC_440H4              = xxx,
                   6519: #endif
                   6520: #if 0
                   6521:     CPU_POWERPC_440H6              = xxx,
                   6522: #endif
                   6523:     /* PowerPC 440 microcontrolers */
                   6524: #define CPU_POWERPC_440EP            CPU_POWERPC_440EPb
                   6525:     CPU_POWERPC_440EPa             = 0x42221850,
                   6526:     CPU_POWERPC_440EPb             = 0x422218D3,
                   6527: #define CPU_POWERPC_440GP            CPU_POWERPC_440GPc
                   6528:     CPU_POWERPC_440GPb             = 0x40120440,
                   6529:     CPU_POWERPC_440GPc             = 0x40120481,
                   6530: #define CPU_POWERPC_440GR            CPU_POWERPC_440GRa
                   6531: #define CPU_POWERPC_440GRa           CPU_POWERPC_440EPb
                   6532:     CPU_POWERPC_440GRX             = 0x200008D0,
                   6533: #define CPU_POWERPC_440EPX           CPU_POWERPC_440GRX
                   6534: #define CPU_POWERPC_440GX            CPU_POWERPC_440GXf
                   6535:     CPU_POWERPC_440GXa             = 0x51B21850,
                   6536:     CPU_POWERPC_440GXb             = 0x51B21851,
                   6537:     CPU_POWERPC_440GXc             = 0x51B21892,
                   6538:     CPU_POWERPC_440GXf             = 0x51B21894,
                   6539: #if 0
                   6540:     CPU_POWERPC_440S               = xxx,
                   6541: #endif
                   6542:     CPU_POWERPC_440SP              = 0x53221850,
                   6543:     CPU_POWERPC_440SP2             = 0x53221891,
                   6544:     CPU_POWERPC_440SPE             = 0x53421890,
                   6545:     /* PowerPC 460 family */
                   6546: #if 0
                   6547:     /* Generic PowerPC 464 */
                   6548: #define CPU_POWERPC_464              CPU_POWERPC_464H90
                   6549: #endif
                   6550:     /* PowerPC 464 microcontrolers */
                   6551: #if 0
                   6552:     CPU_POWERPC_464H90             = xxx,
                   6553: #endif
                   6554: #if 0
                   6555:     CPU_POWERPC_464H90FP           = xxx,
                   6556: #endif
                   6557:     /* Freescale embedded PowerPC cores */
                   6558:     /* PowerPC MPC 5xx cores (aka RCPU) */
                   6559:     CPU_POWERPC_MPC5xx             = 0x00020020,
                   6560: #define CPU_POWERPC_MGT560           CPU_POWERPC_MPC5xx
                   6561: #define CPU_POWERPC_MPC509           CPU_POWERPC_MPC5xx
                   6562: #define CPU_POWERPC_MPC533           CPU_POWERPC_MPC5xx
                   6563: #define CPU_POWERPC_MPC534           CPU_POWERPC_MPC5xx
                   6564: #define CPU_POWERPC_MPC555           CPU_POWERPC_MPC5xx
                   6565: #define CPU_POWERPC_MPC556           CPU_POWERPC_MPC5xx
                   6566: #define CPU_POWERPC_MPC560           CPU_POWERPC_MPC5xx
                   6567: #define CPU_POWERPC_MPC561           CPU_POWERPC_MPC5xx
                   6568: #define CPU_POWERPC_MPC562           CPU_POWERPC_MPC5xx
                   6569: #define CPU_POWERPC_MPC563           CPU_POWERPC_MPC5xx
                   6570: #define CPU_POWERPC_MPC564           CPU_POWERPC_MPC5xx
                   6571: #define CPU_POWERPC_MPC565           CPU_POWERPC_MPC5xx
                   6572: #define CPU_POWERPC_MPC566           CPU_POWERPC_MPC5xx
                   6573:     /* PowerPC MPC 8xx cores (aka PowerQUICC) */
                   6574:     CPU_POWERPC_MPC8xx             = 0x00500000,
                   6575: #define CPU_POWERPC_MGT823           CPU_POWERPC_MPC8xx
                   6576: #define CPU_POWERPC_MPC821           CPU_POWERPC_MPC8xx
                   6577: #define CPU_POWERPC_MPC823           CPU_POWERPC_MPC8xx
                   6578: #define CPU_POWERPC_MPC850           CPU_POWERPC_MPC8xx
                   6579: #define CPU_POWERPC_MPC852T          CPU_POWERPC_MPC8xx
                   6580: #define CPU_POWERPC_MPC855T          CPU_POWERPC_MPC8xx
                   6581: #define CPU_POWERPC_MPC857           CPU_POWERPC_MPC8xx
                   6582: #define CPU_POWERPC_MPC859           CPU_POWERPC_MPC8xx
                   6583: #define CPU_POWERPC_MPC860           CPU_POWERPC_MPC8xx
                   6584: #define CPU_POWERPC_MPC862           CPU_POWERPC_MPC8xx
                   6585: #define CPU_POWERPC_MPC866           CPU_POWERPC_MPC8xx
                   6586: #define CPU_POWERPC_MPC870           CPU_POWERPC_MPC8xx
                   6587: #define CPU_POWERPC_MPC875           CPU_POWERPC_MPC8xx
                   6588: #define CPU_POWERPC_MPC880           CPU_POWERPC_MPC8xx
                   6589: #define CPU_POWERPC_MPC885           CPU_POWERPC_MPC8xx
                   6590:     /* G2 cores (aka PowerQUICC-II) */
                   6591:     CPU_POWERPC_G2                 = 0x00810011,
                   6592:     CPU_POWERPC_G2H4               = 0x80811010,
                   6593:     CPU_POWERPC_G2gp               = 0x80821010,
                   6594:     CPU_POWERPC_G2ls               = 0x90810010,
                   6595:     CPU_POWERPC_MPC603             = 0x00810100,
                   6596:     CPU_POWERPC_G2_HIP3            = 0x00810101,
                   6597:     CPU_POWERPC_G2_HIP4            = 0x80811014,
                   6598:     /*   G2_LE core (aka PowerQUICC-II) */
                   6599:     CPU_POWERPC_G2LE               = 0x80820010,
                   6600:     CPU_POWERPC_G2LEgp             = 0x80822010,
                   6601:     CPU_POWERPC_G2LEls             = 0xA0822010,
                   6602:     CPU_POWERPC_G2LEgp1            = 0x80822011,
                   6603:     CPU_POWERPC_G2LEgp3            = 0x80822013,
                   6604:     /* MPC52xx microcontrollers  */
                   6605:     /* XXX: MPC 5121 ? */
                   6606: #define CPU_POWERPC_MPC52xx          CPU_POWERPC_MPC5200
                   6607: #define CPU_POWERPC_MPC5200          CPU_POWERPC_MPC5200_v12
                   6608: #define CPU_POWERPC_MPC5200_v10      CPU_POWERPC_G2LEgp1
                   6609: #define CPU_POWERPC_MPC5200_v11      CPU_POWERPC_G2LEgp1
                   6610: #define CPU_POWERPC_MPC5200_v12      CPU_POWERPC_G2LEgp1
                   6611: #define CPU_POWERPC_MPC5200B         CPU_POWERPC_MPC5200B_v21
                   6612: #define CPU_POWERPC_MPC5200B_v20     CPU_POWERPC_G2LEgp1
                   6613: #define CPU_POWERPC_MPC5200B_v21     CPU_POWERPC_G2LEgp1
                   6614:     /* MPC82xx microcontrollers */
                   6615: #define CPU_POWERPC_MPC82xx          CPU_POWERPC_MPC8280
                   6616: #define CPU_POWERPC_MPC8240          CPU_POWERPC_MPC603
                   6617: #define CPU_POWERPC_MPC8241          CPU_POWERPC_G2_HIP4
                   6618: #define CPU_POWERPC_MPC8245          CPU_POWERPC_G2_HIP4
                   6619: #define CPU_POWERPC_MPC8247          CPU_POWERPC_G2LEgp3
                   6620: #define CPU_POWERPC_MPC8248          CPU_POWERPC_G2LEgp3
                   6621: #define CPU_POWERPC_MPC8250          CPU_POWERPC_MPC8250_HiP4
                   6622: #define CPU_POWERPC_MPC8250_HiP3     CPU_POWERPC_G2_HIP3
                   6623: #define CPU_POWERPC_MPC8250_HiP4     CPU_POWERPC_G2_HIP4
                   6624: #define CPU_POWERPC_MPC8255          CPU_POWERPC_MPC8255_HiP4
                   6625: #define CPU_POWERPC_MPC8255_HiP3     CPU_POWERPC_G2_HIP3
                   6626: #define CPU_POWERPC_MPC8255_HiP4     CPU_POWERPC_G2_HIP4
                   6627: #define CPU_POWERPC_MPC8260          CPU_POWERPC_MPC8260_HiP4
                   6628: #define CPU_POWERPC_MPC8260_HiP3     CPU_POWERPC_G2_HIP3
                   6629: #define CPU_POWERPC_MPC8260_HiP4     CPU_POWERPC_G2_HIP4
                   6630: #define CPU_POWERPC_MPC8264          CPU_POWERPC_MPC8264_HiP4
                   6631: #define CPU_POWERPC_MPC8264_HiP3     CPU_POWERPC_G2_HIP3
                   6632: #define CPU_POWERPC_MPC8264_HiP4     CPU_POWERPC_G2_HIP4
                   6633: #define CPU_POWERPC_MPC8265          CPU_POWERPC_MPC8265_HiP4
                   6634: #define CPU_POWERPC_MPC8265_HiP3     CPU_POWERPC_G2_HIP3
                   6635: #define CPU_POWERPC_MPC8265_HiP4     CPU_POWERPC_G2_HIP4
                   6636: #define CPU_POWERPC_MPC8266          CPU_POWERPC_MPC8266_HiP4
                   6637: #define CPU_POWERPC_MPC8266_HiP3     CPU_POWERPC_G2_HIP3
                   6638: #define CPU_POWERPC_MPC8266_HiP4     CPU_POWERPC_G2_HIP4
                   6639: #define CPU_POWERPC_MPC8270          CPU_POWERPC_G2LEgp3
                   6640: #define CPU_POWERPC_MPC8271          CPU_POWERPC_G2LEgp3
                   6641: #define CPU_POWERPC_MPC8272          CPU_POWERPC_G2LEgp3
                   6642: #define CPU_POWERPC_MPC8275          CPU_POWERPC_G2LEgp3
                   6643: #define CPU_POWERPC_MPC8280          CPU_POWERPC_G2LEgp3
                   6644:     /* e200 family */
                   6645:     /* e200 cores */
                   6646: #define CPU_POWERPC_e200             CPU_POWERPC_e200z6
                   6647: #if 0
                   6648:     CPU_POWERPC_e200z0             = xxx,
                   6649: #endif
                   6650: #if 0
                   6651:     CPU_POWERPC_e200z1             = xxx,
                   6652: #endif
                   6653: #if 0 /* ? */
                   6654:     CPU_POWERPC_e200z3             = 0x81120000,
                   6655: #endif
                   6656:     CPU_POWERPC_e200z5             = 0x81000000,
                   6657:     CPU_POWERPC_e200z6             = 0x81120000,
                   6658:     /* MPC55xx microcontrollers */
                   6659: #define CPU_POWERPC_MPC55xx          CPU_POWERPC_MPC5567
                   6660: #if 0
                   6661: #define CPU_POWERPC_MPC5514E         CPU_POWERPC_MPC5514E_v1
                   6662: #define CPU_POWERPC_MPC5514E_v0      CPU_POWERPC_e200z0
                   6663: #define CPU_POWERPC_MPC5514E_v1      CPU_POWERPC_e200z1
                   6664: #define CPU_POWERPC_MPC5514G         CPU_POWERPC_MPC5514G_v1
                   6665: #define CPU_POWERPC_MPC5514G_v0      CPU_POWERPC_e200z0
                   6666: #define CPU_POWERPC_MPC5514G_v1      CPU_POWERPC_e200z1
                   6667: #define CPU_POWERPC_MPC5515S         CPU_POWERPC_e200z1
                   6668: #define CPU_POWERPC_MPC5516E         CPU_POWERPC_MPC5516E_v1
                   6669: #define CPU_POWERPC_MPC5516E_v0      CPU_POWERPC_e200z0
                   6670: #define CPU_POWERPC_MPC5516E_v1      CPU_POWERPC_e200z1
                   6671: #define CPU_POWERPC_MPC5516G         CPU_POWERPC_MPC5516G_v1
                   6672: #define CPU_POWERPC_MPC5516G_v0      CPU_POWERPC_e200z0
                   6673: #define CPU_POWERPC_MPC5516G_v1      CPU_POWERPC_e200z1
                   6674: #define CPU_POWERPC_MPC5516S         CPU_POWERPC_e200z1
                   6675: #endif
                   6676: #if 0
                   6677: #define CPU_POWERPC_MPC5533          CPU_POWERPC_e200z3
                   6678: #define CPU_POWERPC_MPC5534          CPU_POWERPC_e200z3
                   6679: #endif
                   6680: #define CPU_POWERPC_MPC5553          CPU_POWERPC_e200z6
                   6681: #define CPU_POWERPC_MPC5554          CPU_POWERPC_e200z6
                   6682: #define CPU_POWERPC_MPC5561          CPU_POWERPC_e200z6
                   6683: #define CPU_POWERPC_MPC5565          CPU_POWERPC_e200z6
                   6684: #define CPU_POWERPC_MPC5566          CPU_POWERPC_e200z6
                   6685: #define CPU_POWERPC_MPC5567          CPU_POWERPC_e200z6
                   6686:     /* e300 family */
                   6687:     /* e300 cores */
                   6688: #define CPU_POWERPC_e300             CPU_POWERPC_e300c3
                   6689:     CPU_POWERPC_e300c1             = 0x00830010,
                   6690:     CPU_POWERPC_e300c2             = 0x00840010,
                   6691:     CPU_POWERPC_e300c3             = 0x00850010,
                   6692:     CPU_POWERPC_e300c4             = 0x00860010,
                   6693:     /* MPC83xx microcontrollers */
                   6694: #define CPU_POWERPC_MPC8313          CPU_POWERPC_e300c3
                   6695: #define CPU_POWERPC_MPC8313E         CPU_POWERPC_e300c3
                   6696: #define CPU_POWERPC_MPC8314          CPU_POWERPC_e300c3
                   6697: #define CPU_POWERPC_MPC8314E         CPU_POWERPC_e300c3
                   6698: #define CPU_POWERPC_MPC8315          CPU_POWERPC_e300c3
                   6699: #define CPU_POWERPC_MPC8315E         CPU_POWERPC_e300c3
                   6700: #define CPU_POWERPC_MPC8321          CPU_POWERPC_e300c2
                   6701: #define CPU_POWERPC_MPC8321E         CPU_POWERPC_e300c2
                   6702: #define CPU_POWERPC_MPC8323          CPU_POWERPC_e300c2
                   6703: #define CPU_POWERPC_MPC8323E         CPU_POWERPC_e300c2
                   6704: #define CPU_POWERPC_MPC8343A         CPU_POWERPC_e300c1
                   6705: #define CPU_POWERPC_MPC8343EA        CPU_POWERPC_e300c1
                   6706: #define CPU_POWERPC_MPC8347A         CPU_POWERPC_e300c1
                   6707: #define CPU_POWERPC_MPC8347AT        CPU_POWERPC_e300c1
                   6708: #define CPU_POWERPC_MPC8347AP        CPU_POWERPC_e300c1
                   6709: #define CPU_POWERPC_MPC8347EA        CPU_POWERPC_e300c1
                   6710: #define CPU_POWERPC_MPC8347EAT       CPU_POWERPC_e300c1
                   6711: #define CPU_POWERPC_MPC8347EAP       CPU_POWERPC_e300c1
                   6712: #define CPU_POWERPC_MPC8349          CPU_POWERPC_e300c1
                   6713: #define CPU_POWERPC_MPC8349A         CPU_POWERPC_e300c1
                   6714: #define CPU_POWERPC_MPC8349E         CPU_POWERPC_e300c1
                   6715: #define CPU_POWERPC_MPC8349EA        CPU_POWERPC_e300c1
                   6716: #define CPU_POWERPC_MPC8358E         CPU_POWERPC_e300c1
                   6717: #define CPU_POWERPC_MPC8360E         CPU_POWERPC_e300c1
                   6718: #define CPU_POWERPC_MPC8377          CPU_POWERPC_e300c4
                   6719: #define CPU_POWERPC_MPC8377E         CPU_POWERPC_e300c4
                   6720: #define CPU_POWERPC_MPC8378          CPU_POWERPC_e300c4
                   6721: #define CPU_POWERPC_MPC8378E         CPU_POWERPC_e300c4
                   6722: #define CPU_POWERPC_MPC8379          CPU_POWERPC_e300c4
                   6723: #define CPU_POWERPC_MPC8379E         CPU_POWERPC_e300c4
                   6724:     /* e500 family */
                   6725:     /* e500 cores  */
                   6726: #define CPU_POWERPC_e500             CPU_POWERPC_e500v2_v22
1.1.1.5 ! root     6727: #define CPU_POWERPC_e500v1           CPU_POWERPC_e500v1_v20
1.1.1.4   root     6728: #define CPU_POWERPC_e500v2           CPU_POWERPC_e500v2_v22
1.1.1.5 ! root     6729:     CPU_POWERPC_e500v1_v10         = 0x80200010,
        !          6730:     CPU_POWERPC_e500v1_v20         = 0x80200020,
1.1.1.4   root     6731:     CPU_POWERPC_e500v2_v10         = 0x80210010,
                   6732:     CPU_POWERPC_e500v2_v11         = 0x80210011,
                   6733:     CPU_POWERPC_e500v2_v20         = 0x80210020,
                   6734:     CPU_POWERPC_e500v2_v21         = 0x80210021,
                   6735:     CPU_POWERPC_e500v2_v22         = 0x80210022,
                   6736:     CPU_POWERPC_e500v2_v30         = 0x80210030,
                   6737:     /* MPC85xx microcontrollers */
                   6738: #define CPU_POWERPC_MPC8533          CPU_POWERPC_MPC8533_v11
                   6739: #define CPU_POWERPC_MPC8533_v10      CPU_POWERPC_e500v2_v21
                   6740: #define CPU_POWERPC_MPC8533_v11      CPU_POWERPC_e500v2_v22
                   6741: #define CPU_POWERPC_MPC8533E         CPU_POWERPC_MPC8533E_v11
                   6742: #define CPU_POWERPC_MPC8533E_v10     CPU_POWERPC_e500v2_v21
                   6743: #define CPU_POWERPC_MPC8533E_v11     CPU_POWERPC_e500v2_v22
                   6744: #define CPU_POWERPC_MPC8540          CPU_POWERPC_MPC8540_v21
1.1.1.5 ! root     6745: #define CPU_POWERPC_MPC8540_v10      CPU_POWERPC_e500v1_v10
        !          6746: #define CPU_POWERPC_MPC8540_v20      CPU_POWERPC_e500v1_v20
        !          6747: #define CPU_POWERPC_MPC8540_v21      CPU_POWERPC_e500v1_v20
1.1.1.4   root     6748: #define CPU_POWERPC_MPC8541          CPU_POWERPC_MPC8541_v11
1.1.1.5 ! root     6749: #define CPU_POWERPC_MPC8541_v10      CPU_POWERPC_e500v1_v20
        !          6750: #define CPU_POWERPC_MPC8541_v11      CPU_POWERPC_e500v1_v20
1.1.1.4   root     6751: #define CPU_POWERPC_MPC8541E         CPU_POWERPC_MPC8541E_v11
1.1.1.5 ! root     6752: #define CPU_POWERPC_MPC8541E_v10     CPU_POWERPC_e500v1_v20
        !          6753: #define CPU_POWERPC_MPC8541E_v11     CPU_POWERPC_e500v1_v20
1.1.1.4   root     6754: #define CPU_POWERPC_MPC8543          CPU_POWERPC_MPC8543_v21
                   6755: #define CPU_POWERPC_MPC8543_v10      CPU_POWERPC_e500v2_v10
                   6756: #define CPU_POWERPC_MPC8543_v11      CPU_POWERPC_e500v2_v11
                   6757: #define CPU_POWERPC_MPC8543_v20      CPU_POWERPC_e500v2_v20
                   6758: #define CPU_POWERPC_MPC8543_v21      CPU_POWERPC_e500v2_v21
                   6759: #define CPU_POWERPC_MPC8543E         CPU_POWERPC_MPC8543E_v21
                   6760: #define CPU_POWERPC_MPC8543E_v10     CPU_POWERPC_e500v2_v10
                   6761: #define CPU_POWERPC_MPC8543E_v11     CPU_POWERPC_e500v2_v11
                   6762: #define CPU_POWERPC_MPC8543E_v20     CPU_POWERPC_e500v2_v20
                   6763: #define CPU_POWERPC_MPC8543E_v21     CPU_POWERPC_e500v2_v21
                   6764: #define CPU_POWERPC_MPC8544          CPU_POWERPC_MPC8544_v11
                   6765: #define CPU_POWERPC_MPC8544_v10      CPU_POWERPC_e500v2_v21
                   6766: #define CPU_POWERPC_MPC8544_v11      CPU_POWERPC_e500v2_v22
                   6767: #define CPU_POWERPC_MPC8544E_v11     CPU_POWERPC_e500v2_v22
                   6768: #define CPU_POWERPC_MPC8544E         CPU_POWERPC_MPC8544E_v11
                   6769: #define CPU_POWERPC_MPC8544E_v10     CPU_POWERPC_e500v2_v21
                   6770: #define CPU_POWERPC_MPC8545          CPU_POWERPC_MPC8545_v21
                   6771: #define CPU_POWERPC_MPC8545_v10      CPU_POWERPC_e500v2_v10
                   6772: #define CPU_POWERPC_MPC8545_v20      CPU_POWERPC_e500v2_v20
                   6773: #define CPU_POWERPC_MPC8545_v21      CPU_POWERPC_e500v2_v21
                   6774: #define CPU_POWERPC_MPC8545E         CPU_POWERPC_MPC8545E_v21
                   6775: #define CPU_POWERPC_MPC8545E_v10     CPU_POWERPC_e500v2_v10
                   6776: #define CPU_POWERPC_MPC8545E_v20     CPU_POWERPC_e500v2_v20
                   6777: #define CPU_POWERPC_MPC8545E_v21     CPU_POWERPC_e500v2_v21
                   6778: #define CPU_POWERPC_MPC8547E         CPU_POWERPC_MPC8545E_v21
                   6779: #define CPU_POWERPC_MPC8547E_v10     CPU_POWERPC_e500v2_v10
                   6780: #define CPU_POWERPC_MPC8547E_v20     CPU_POWERPC_e500v2_v20
                   6781: #define CPU_POWERPC_MPC8547E_v21     CPU_POWERPC_e500v2_v21
                   6782: #define CPU_POWERPC_MPC8548          CPU_POWERPC_MPC8548_v21
                   6783: #define CPU_POWERPC_MPC8548_v10      CPU_POWERPC_e500v2_v10
                   6784: #define CPU_POWERPC_MPC8548_v11      CPU_POWERPC_e500v2_v11
                   6785: #define CPU_POWERPC_MPC8548_v20      CPU_POWERPC_e500v2_v20
                   6786: #define CPU_POWERPC_MPC8548_v21      CPU_POWERPC_e500v2_v21
                   6787: #define CPU_POWERPC_MPC8548E         CPU_POWERPC_MPC8548E_v21
                   6788: #define CPU_POWERPC_MPC8548E_v10     CPU_POWERPC_e500v2_v10
                   6789: #define CPU_POWERPC_MPC8548E_v11     CPU_POWERPC_e500v2_v11
                   6790: #define CPU_POWERPC_MPC8548E_v20     CPU_POWERPC_e500v2_v20
                   6791: #define CPU_POWERPC_MPC8548E_v21     CPU_POWERPC_e500v2_v21
                   6792: #define CPU_POWERPC_MPC8555          CPU_POWERPC_MPC8555_v11
                   6793: #define CPU_POWERPC_MPC8555_v10      CPU_POWERPC_e500v2_v10
                   6794: #define CPU_POWERPC_MPC8555_v11      CPU_POWERPC_e500v2_v11
                   6795: #define CPU_POWERPC_MPC8555E         CPU_POWERPC_MPC8555E_v11
                   6796: #define CPU_POWERPC_MPC8555E_v10     CPU_POWERPC_e500v2_v10
                   6797: #define CPU_POWERPC_MPC8555E_v11     CPU_POWERPC_e500v2_v11
                   6798: #define CPU_POWERPC_MPC8560          CPU_POWERPC_MPC8560_v21
                   6799: #define CPU_POWERPC_MPC8560_v10      CPU_POWERPC_e500v2_v10
                   6800: #define CPU_POWERPC_MPC8560_v20      CPU_POWERPC_e500v2_v20
                   6801: #define CPU_POWERPC_MPC8560_v21      CPU_POWERPC_e500v2_v21
                   6802: #define CPU_POWERPC_MPC8567          CPU_POWERPC_e500v2_v22
                   6803: #define CPU_POWERPC_MPC8567E         CPU_POWERPC_e500v2_v22
                   6804: #define CPU_POWERPC_MPC8568          CPU_POWERPC_e500v2_v22
                   6805: #define CPU_POWERPC_MPC8568E         CPU_POWERPC_e500v2_v22
                   6806: #define CPU_POWERPC_MPC8572          CPU_POWERPC_e500v2_v30
                   6807: #define CPU_POWERPC_MPC8572E         CPU_POWERPC_e500v2_v30
                   6808:     /* e600 family */
                   6809:     /* e600 cores */
                   6810:     CPU_POWERPC_e600               = 0x80040010,
                   6811:     /* MPC86xx microcontrollers */
                   6812: #define CPU_POWERPC_MPC8610          CPU_POWERPC_e600
                   6813: #define CPU_POWERPC_MPC8641          CPU_POWERPC_e600
                   6814: #define CPU_POWERPC_MPC8641D         CPU_POWERPC_e600
                   6815:     /* PowerPC 6xx cores */
                   6816: #define CPU_POWERPC_601              CPU_POWERPC_601_v2
                   6817:     CPU_POWERPC_601_v0             = 0x00010001,
                   6818:     CPU_POWERPC_601_v1             = 0x00010001,
                   6819: #define CPU_POWERPC_601v             CPU_POWERPC_601_v2
                   6820:     CPU_POWERPC_601_v2             = 0x00010002,
                   6821:     CPU_POWERPC_602                = 0x00050100,
                   6822:     CPU_POWERPC_603                = 0x00030100,
                   6823: #define CPU_POWERPC_603E             CPU_POWERPC_603E_v41
                   6824:     CPU_POWERPC_603E_v11           = 0x00060101,
                   6825:     CPU_POWERPC_603E_v12           = 0x00060102,
                   6826:     CPU_POWERPC_603E_v13           = 0x00060103,
                   6827:     CPU_POWERPC_603E_v14           = 0x00060104,
                   6828:     CPU_POWERPC_603E_v22           = 0x00060202,
                   6829:     CPU_POWERPC_603E_v3            = 0x00060300,
                   6830:     CPU_POWERPC_603E_v4            = 0x00060400,
                   6831:     CPU_POWERPC_603E_v41           = 0x00060401,
                   6832:     CPU_POWERPC_603E7t             = 0x00071201,
                   6833:     CPU_POWERPC_603E7v             = 0x00070100,
                   6834:     CPU_POWERPC_603E7v1            = 0x00070101,
                   6835:     CPU_POWERPC_603E7v2            = 0x00070201,
                   6836:     CPU_POWERPC_603E7              = 0x00070200,
                   6837:     CPU_POWERPC_603P               = 0x00070000,
                   6838: #define CPU_POWERPC_603R             CPU_POWERPC_603E7t
                   6839:     /* XXX: missing 0x00040303 (604) */
                   6840:     CPU_POWERPC_604                = 0x00040103,
                   6841: #define CPU_POWERPC_604E             CPU_POWERPC_604E_v24
                   6842:     /* XXX: missing 0x00091203 */
                   6843:     /* XXX: missing 0x00092110 */
                   6844:     /* XXX: missing 0x00092120 */
                   6845:     CPU_POWERPC_604E_v10           = 0x00090100,
                   6846:     CPU_POWERPC_604E_v22           = 0x00090202,
                   6847:     CPU_POWERPC_604E_v24           = 0x00090204,
                   6848:     /* XXX: missing 0x000a0100 */
                   6849:     /* XXX: missing 0x00093102 */
                   6850:     CPU_POWERPC_604R               = 0x000a0101,
                   6851: #if 0
                   6852:     CPU_POWERPC_604EV              = xxx, /* XXX: same as 604R ? */
                   6853: #endif
                   6854:     /* PowerPC 740/750 cores (aka G3) */
                   6855:     /* XXX: missing 0x00084202 */
                   6856: #define CPU_POWERPC_7x0              CPU_POWERPC_7x0_v31
                   6857:     CPU_POWERPC_7x0_v10            = 0x00080100,
                   6858:     CPU_POWERPC_7x0_v20            = 0x00080200,
                   6859:     CPU_POWERPC_7x0_v21            = 0x00080201,
                   6860:     CPU_POWERPC_7x0_v22            = 0x00080202,
                   6861:     CPU_POWERPC_7x0_v30            = 0x00080300,
                   6862:     CPU_POWERPC_7x0_v31            = 0x00080301,
                   6863:     CPU_POWERPC_740E               = 0x00080100,
                   6864:     CPU_POWERPC_750E               = 0x00080200,
                   6865:     CPU_POWERPC_7x0P               = 0x10080000,
                   6866:     /* XXX: missing 0x00087010 (CL ?) */
                   6867: #define CPU_POWERPC_750CL            CPU_POWERPC_750CL_v20
                   6868:     CPU_POWERPC_750CL_v10          = 0x00087200,
                   6869:     CPU_POWERPC_750CL_v20          = 0x00087210, /* aka rev E */
                   6870: #define CPU_POWERPC_750CX            CPU_POWERPC_750CX_v22
                   6871:     CPU_POWERPC_750CX_v10          = 0x00082100,
                   6872:     CPU_POWERPC_750CX_v20          = 0x00082200,
                   6873:     CPU_POWERPC_750CX_v21          = 0x00082201,
                   6874:     CPU_POWERPC_750CX_v22          = 0x00082202,
                   6875: #define CPU_POWERPC_750CXE           CPU_POWERPC_750CXE_v31b
                   6876:     CPU_POWERPC_750CXE_v21         = 0x00082211,
                   6877:     CPU_POWERPC_750CXE_v22         = 0x00082212,
                   6878:     CPU_POWERPC_750CXE_v23         = 0x00082213,
                   6879:     CPU_POWERPC_750CXE_v24         = 0x00082214,
                   6880:     CPU_POWERPC_750CXE_v24b        = 0x00083214,
                   6881:     CPU_POWERPC_750CXE_v30         = 0x00082310,
                   6882:     CPU_POWERPC_750CXE_v31         = 0x00082311,
                   6883:     CPU_POWERPC_750CXE_v31b        = 0x00083311,
                   6884:     CPU_POWERPC_750CXR             = 0x00083410,
                   6885:     CPU_POWERPC_750FL              = 0x70000203,
                   6886: #define CPU_POWERPC_750FX            CPU_POWERPC_750FX_v23
                   6887:     CPU_POWERPC_750FX_v10          = 0x70000100,
                   6888:     CPU_POWERPC_750FX_v20          = 0x70000200,
                   6889:     CPU_POWERPC_750FX_v21          = 0x70000201,
                   6890:     CPU_POWERPC_750FX_v22          = 0x70000202,
                   6891:     CPU_POWERPC_750FX_v23          = 0x70000203,
                   6892:     CPU_POWERPC_750GL              = 0x70020102,
                   6893: #define CPU_POWERPC_750GX            CPU_POWERPC_750GX_v12
                   6894:     CPU_POWERPC_750GX_v10          = 0x70020100,
                   6895:     CPU_POWERPC_750GX_v11          = 0x70020101,
                   6896:     CPU_POWERPC_750GX_v12          = 0x70020102,
                   6897: #define CPU_POWERPC_750L             CPU_POWERPC_750L_v32 /* Aka LoneStar */
                   6898:     CPU_POWERPC_750L_v20           = 0x00088200,
                   6899:     CPU_POWERPC_750L_v21           = 0x00088201,
                   6900:     CPU_POWERPC_750L_v22           = 0x00088202,
                   6901:     CPU_POWERPC_750L_v30           = 0x00088300,
                   6902:     CPU_POWERPC_750L_v32           = 0x00088302,
                   6903:     /* PowerPC 745/755 cores */
                   6904: #define CPU_POWERPC_7x5              CPU_POWERPC_7x5_v28
                   6905:     CPU_POWERPC_7x5_v10            = 0x00083100,
                   6906:     CPU_POWERPC_7x5_v11            = 0x00083101,
                   6907:     CPU_POWERPC_7x5_v20            = 0x00083200,
                   6908:     CPU_POWERPC_7x5_v21            = 0x00083201,
                   6909:     CPU_POWERPC_7x5_v22            = 0x00083202, /* aka D */
                   6910:     CPU_POWERPC_7x5_v23            = 0x00083203, /* aka E */
                   6911:     CPU_POWERPC_7x5_v24            = 0x00083204,
                   6912:     CPU_POWERPC_7x5_v25            = 0x00083205,
                   6913:     CPU_POWERPC_7x5_v26            = 0x00083206,
                   6914:     CPU_POWERPC_7x5_v27            = 0x00083207,
                   6915:     CPU_POWERPC_7x5_v28            = 0x00083208,
                   6916: #if 0
                   6917:     CPU_POWERPC_7x5P               = xxx,
                   6918: #endif
                   6919:     /* PowerPC 74xx cores (aka G4) */
                   6920:     /* XXX: missing 0x000C1101 */
                   6921: #define CPU_POWERPC_7400             CPU_POWERPC_7400_v29
                   6922:     CPU_POWERPC_7400_v10           = 0x000C0100,
                   6923:     CPU_POWERPC_7400_v11           = 0x000C0101,
                   6924:     CPU_POWERPC_7400_v20           = 0x000C0200,
                   6925:     CPU_POWERPC_7400_v21           = 0x000C0201,
                   6926:     CPU_POWERPC_7400_v22           = 0x000C0202,
                   6927:     CPU_POWERPC_7400_v26           = 0x000C0206,
                   6928:     CPU_POWERPC_7400_v27           = 0x000C0207,
                   6929:     CPU_POWERPC_7400_v28           = 0x000C0208,
                   6930:     CPU_POWERPC_7400_v29           = 0x000C0209,
                   6931: #define CPU_POWERPC_7410             CPU_POWERPC_7410_v14
                   6932:     CPU_POWERPC_7410_v10           = 0x800C1100,
                   6933:     CPU_POWERPC_7410_v11           = 0x800C1101,
                   6934:     CPU_POWERPC_7410_v12           = 0x800C1102, /* aka C */
                   6935:     CPU_POWERPC_7410_v13           = 0x800C1103, /* aka D */
                   6936:     CPU_POWERPC_7410_v14           = 0x800C1104, /* aka E */
                   6937: #define CPU_POWERPC_7448             CPU_POWERPC_7448_v21
                   6938:     CPU_POWERPC_7448_v10           = 0x80040100,
                   6939:     CPU_POWERPC_7448_v11           = 0x80040101,
                   6940:     CPU_POWERPC_7448_v20           = 0x80040200,
                   6941:     CPU_POWERPC_7448_v21           = 0x80040201,
                   6942: #define CPU_POWERPC_7450             CPU_POWERPC_7450_v21
                   6943:     CPU_POWERPC_7450_v10           = 0x80000100,
                   6944:     CPU_POWERPC_7450_v11           = 0x80000101,
                   6945:     CPU_POWERPC_7450_v12           = 0x80000102,
                   6946:     CPU_POWERPC_7450_v20           = 0x80000200, /* aka A, B, C, D: 2.04 */
                   6947:     CPU_POWERPC_7450_v21           = 0x80000201, /* aka E */
                   6948: #define CPU_POWERPC_74x1             CPU_POWERPC_74x1_v23
                   6949:     CPU_POWERPC_74x1_v23           = 0x80000203, /* aka G: 2.3 */
                   6950:     /* XXX: this entry might be a bug in some documentation */
                   6951:     CPU_POWERPC_74x1_v210          = 0x80000210, /* aka G: 2.3 ? */
                   6952: #define CPU_POWERPC_74x5             CPU_POWERPC_74x5_v32
                   6953:     CPU_POWERPC_74x5_v10           = 0x80010100,
                   6954:     /* XXX: missing 0x80010200 */
                   6955:     CPU_POWERPC_74x5_v21           = 0x80010201, /* aka C: 2.1 */
                   6956:     CPU_POWERPC_74x5_v32           = 0x80010302,
                   6957:     CPU_POWERPC_74x5_v33           = 0x80010303, /* aka F: 3.3 */
                   6958:     CPU_POWERPC_74x5_v34           = 0x80010304, /* aka G: 3.4 */
                   6959: #define CPU_POWERPC_74x7             CPU_POWERPC_74x7_v12
                   6960:     CPU_POWERPC_74x7_v10           = 0x80020100, /* aka A: 1.0 */
                   6961:     CPU_POWERPC_74x7_v11           = 0x80020101, /* aka B: 1.1 */
                   6962:     CPU_POWERPC_74x7_v12           = 0x80020102, /* aka C: 1.2 */
                   6963: #define CPU_POWERPC_74x7A            CPU_POWERPC_74x7A_v12
                   6964:     CPU_POWERPC_74x7A_v10          = 0x80030100, /* aka A: 1.0 */
                   6965:     CPU_POWERPC_74x7A_v11          = 0x80030101, /* aka B: 1.1 */
                   6966:     CPU_POWERPC_74x7A_v12          = 0x80030102, /* aka C: 1.2 */
                   6967:     /* 64 bits PowerPC */
                   6968: #if defined(TARGET_PPC64)
                   6969:     CPU_POWERPC_620                = 0x00140000,
                   6970:     CPU_POWERPC_630                = 0x00400000,
                   6971:     CPU_POWERPC_631                = 0x00410104,
                   6972:     CPU_POWERPC_POWER4             = 0x00350000,
                   6973:     CPU_POWERPC_POWER4P            = 0x00380000,
                   6974:      /* XXX: missing 0x003A0201 */
                   6975:     CPU_POWERPC_POWER5             = 0x003A0203,
                   6976: #define CPU_POWERPC_POWER5GR         CPU_POWERPC_POWER5
                   6977:     CPU_POWERPC_POWER5P            = 0x003B0000,
                   6978: #define CPU_POWERPC_POWER5GS         CPU_POWERPC_POWER5P
                   6979:     CPU_POWERPC_POWER6             = 0x003E0000,
                   6980:     CPU_POWERPC_POWER6_5           = 0x0F000001, /* POWER6 in POWER5 mode */
                   6981:     CPU_POWERPC_POWER6A            = 0x0F000002,
                   6982:     CPU_POWERPC_970                = 0x00390202,
                   6983: #define CPU_POWERPC_970FX            CPU_POWERPC_970FX_v31
                   6984:     CPU_POWERPC_970FX_v10          = 0x00391100,
                   6985:     CPU_POWERPC_970FX_v20          = 0x003C0200,
                   6986:     CPU_POWERPC_970FX_v21          = 0x003C0201,
                   6987:     CPU_POWERPC_970FX_v30          = 0x003C0300,
                   6988:     CPU_POWERPC_970FX_v31          = 0x003C0301,
                   6989:     CPU_POWERPC_970GX              = 0x00450000,
                   6990: #define CPU_POWERPC_970MP            CPU_POWERPC_970MP_v11
                   6991:     CPU_POWERPC_970MP_v10          = 0x00440100,
                   6992:     CPU_POWERPC_970MP_v11          = 0x00440101,
                   6993: #define CPU_POWERPC_CELL             CPU_POWERPC_CELL_v32
                   6994:     CPU_POWERPC_CELL_v10           = 0x00700100,
                   6995:     CPU_POWERPC_CELL_v20           = 0x00700400,
                   6996:     CPU_POWERPC_CELL_v30           = 0x00700500,
                   6997:     CPU_POWERPC_CELL_v31           = 0x00700501,
                   6998: #define CPU_POWERPC_CELL_v32         CPU_POWERPC_CELL_v31
                   6999:     CPU_POWERPC_RS64               = 0x00330000,
                   7000:     CPU_POWERPC_RS64II             = 0x00340000,
                   7001:     CPU_POWERPC_RS64III            = 0x00360000,
                   7002:     CPU_POWERPC_RS64IV             = 0x00370000,
                   7003: #endif /* defined(TARGET_PPC64) */
                   7004:     /* Original POWER */
                   7005:     /* XXX: should be POWER (RIOS), RSC3308, RSC4608,
                   7006:      * POWER2 (RIOS2) & RSC2 (P2SC) here
                   7007:      */
                   7008: #if 0
                   7009:     CPU_POWER                      = xxx, /* 0x20000 ? 0x30000 for RSC ? */
1.1       root     7010: #endif
1.1.1.4   root     7011: #if 0
                   7012:     CPU_POWER2                     = xxx, /* 0x40000 ? */
1.1       root     7013: #endif
1.1.1.4   root     7014:     /* PA Semi core */
                   7015:     CPU_POWERPC_PA6T               = 0x00900000,
                   7016: };
                   7017: 
                   7018: /* System version register (used on MPC 8xxx)                                */
                   7019: enum {
                   7020:     POWERPC_SVR_NONE               = 0x00000000,
                   7021: #define POWERPC_SVR_52xx             POWERPC_SVR_5200
                   7022: #define POWERPC_SVR_5200             POWERPC_SVR_5200_v12
                   7023:     POWERPC_SVR_5200_v10           = 0x80110010,
                   7024:     POWERPC_SVR_5200_v11           = 0x80110011,
                   7025:     POWERPC_SVR_5200_v12           = 0x80110012,
                   7026: #define POWERPC_SVR_5200B            POWERPC_SVR_5200B_v21
                   7027:     POWERPC_SVR_5200B_v20          = 0x80110020,
                   7028:     POWERPC_SVR_5200B_v21          = 0x80110021,
                   7029: #define POWERPC_SVR_55xx             POWERPC_SVR_5567
                   7030: #if 0
                   7031:     POWERPC_SVR_5533               = xxx,
                   7032: #endif
                   7033: #if 0
                   7034:     POWERPC_SVR_5534               = xxx,
                   7035: #endif
                   7036: #if 0
                   7037:     POWERPC_SVR_5553               = xxx,
                   7038: #endif
                   7039: #if 0
                   7040:     POWERPC_SVR_5554               = xxx,
                   7041: #endif
                   7042: #if 0
                   7043:     POWERPC_SVR_5561               = xxx,
                   7044: #endif
                   7045: #if 0
                   7046:     POWERPC_SVR_5565               = xxx,
                   7047: #endif
                   7048: #if 0
                   7049:     POWERPC_SVR_5566               = xxx,
                   7050: #endif
                   7051: #if 0
                   7052:     POWERPC_SVR_5567               = xxx,
                   7053: #endif
                   7054: #if 0
                   7055:     POWERPC_SVR_8313               = xxx,
                   7056: #endif
                   7057: #if 0
                   7058:     POWERPC_SVR_8313E              = xxx,
                   7059: #endif
                   7060: #if 0
                   7061:     POWERPC_SVR_8314               = xxx,
                   7062: #endif
                   7063: #if 0
                   7064:     POWERPC_SVR_8314E              = xxx,
                   7065: #endif
                   7066: #if 0
                   7067:     POWERPC_SVR_8315               = xxx,
                   7068: #endif
                   7069: #if 0
                   7070:     POWERPC_SVR_8315E              = xxx,
                   7071: #endif
                   7072: #if 0
                   7073:     POWERPC_SVR_8321               = xxx,
                   7074: #endif
                   7075: #if 0
                   7076:     POWERPC_SVR_8321E              = xxx,
                   7077: #endif
                   7078: #if 0
                   7079:     POWERPC_SVR_8323               = xxx,
                   7080: #endif
                   7081: #if 0
                   7082:     POWERPC_SVR_8323E              = xxx,
                   7083: #endif
                   7084:     POWERPC_SVR_8343A              = 0x80570030,
                   7085:     POWERPC_SVR_8343EA             = 0x80560030,
                   7086: #define POWERPC_SVR_8347A            POWERPC_SVR_8347AT
                   7087:     POWERPC_SVR_8347AP             = 0x80550030, /* PBGA package */
                   7088:     POWERPC_SVR_8347AT             = 0x80530030, /* TBGA package */
                   7089: #define POWERPC_SVR_8347EA            POWERPC_SVR_8347EAT
                   7090:     POWERPC_SVR_8347EAP            = 0x80540030, /* PBGA package */
                   7091:     POWERPC_SVR_8347EAT            = 0x80520030, /* TBGA package */
                   7092:     POWERPC_SVR_8349               = 0x80510010,
                   7093:     POWERPC_SVR_8349A              = 0x80510030,
                   7094:     POWERPC_SVR_8349E              = 0x80500010,
                   7095:     POWERPC_SVR_8349EA             = 0x80500030,
                   7096: #if 0
                   7097:     POWERPC_SVR_8358E              = xxx,
                   7098: #endif
                   7099: #if 0
                   7100:     POWERPC_SVR_8360E              = xxx,
                   7101: #endif
                   7102: #define POWERPC_SVR_E500             0x40000000
                   7103:     POWERPC_SVR_8377               = 0x80C70010 | POWERPC_SVR_E500,
                   7104:     POWERPC_SVR_8377E              = 0x80C60010 | POWERPC_SVR_E500,
                   7105:     POWERPC_SVR_8378               = 0x80C50010 | POWERPC_SVR_E500,
                   7106:     POWERPC_SVR_8378E              = 0x80C40010 | POWERPC_SVR_E500,
                   7107:     POWERPC_SVR_8379               = 0x80C30010 | POWERPC_SVR_E500,
                   7108:     POWERPC_SVR_8379E              = 0x80C00010 | POWERPC_SVR_E500,
                   7109: #define POWERPC_SVR_8533             POWERPC_SVR_8533_v11
                   7110:     POWERPC_SVR_8533_v10           = 0x80340010 | POWERPC_SVR_E500,
                   7111:     POWERPC_SVR_8533_v11           = 0x80340011 | POWERPC_SVR_E500,
                   7112: #define POWERPC_SVR_8533E            POWERPC_SVR_8533E_v11
                   7113:     POWERPC_SVR_8533E_v10          = 0x803C0010 | POWERPC_SVR_E500,
                   7114:     POWERPC_SVR_8533E_v11          = 0x803C0011 | POWERPC_SVR_E500,
                   7115: #define POWERPC_SVR_8540             POWERPC_SVR_8540_v21
                   7116:     POWERPC_SVR_8540_v10           = 0x80300010 | POWERPC_SVR_E500,
                   7117:     POWERPC_SVR_8540_v20           = 0x80300020 | POWERPC_SVR_E500,
                   7118:     POWERPC_SVR_8540_v21           = 0x80300021 | POWERPC_SVR_E500,
                   7119: #define POWERPC_SVR_8541             POWERPC_SVR_8541_v11
                   7120:     POWERPC_SVR_8541_v10           = 0x80720010 | POWERPC_SVR_E500,
                   7121:     POWERPC_SVR_8541_v11           = 0x80720011 | POWERPC_SVR_E500,
                   7122: #define POWERPC_SVR_8541E            POWERPC_SVR_8541E_v11
                   7123:     POWERPC_SVR_8541E_v10          = 0x807A0010 | POWERPC_SVR_E500,
                   7124:     POWERPC_SVR_8541E_v11          = 0x807A0011 | POWERPC_SVR_E500,
                   7125: #define POWERPC_SVR_8543             POWERPC_SVR_8543_v21
                   7126:     POWERPC_SVR_8543_v10           = 0x80320010 | POWERPC_SVR_E500,
                   7127:     POWERPC_SVR_8543_v11           = 0x80320011 | POWERPC_SVR_E500,
                   7128:     POWERPC_SVR_8543_v20           = 0x80320020 | POWERPC_SVR_E500,
                   7129:     POWERPC_SVR_8543_v21           = 0x80320021 | POWERPC_SVR_E500,
                   7130: #define POWERPC_SVR_8543E            POWERPC_SVR_8543E_v21
                   7131:     POWERPC_SVR_8543E_v10          = 0x803A0010 | POWERPC_SVR_E500,
                   7132:     POWERPC_SVR_8543E_v11          = 0x803A0011 | POWERPC_SVR_E500,
                   7133:     POWERPC_SVR_8543E_v20          = 0x803A0020 | POWERPC_SVR_E500,
                   7134:     POWERPC_SVR_8543E_v21          = 0x803A0021 | POWERPC_SVR_E500,
                   7135: #define POWERPC_SVR_8544             POWERPC_SVR_8544_v11
                   7136:     POWERPC_SVR_8544_v10           = 0x80340110 | POWERPC_SVR_E500,
                   7137:     POWERPC_SVR_8544_v11           = 0x80340111 | POWERPC_SVR_E500,
                   7138: #define POWERPC_SVR_8544E            POWERPC_SVR_8544E_v11
                   7139:     POWERPC_SVR_8544E_v10          = 0x803C0110 | POWERPC_SVR_E500,
                   7140:     POWERPC_SVR_8544E_v11          = 0x803C0111 | POWERPC_SVR_E500,
                   7141: #define POWERPC_SVR_8545             POWERPC_SVR_8545_v21
                   7142:     POWERPC_SVR_8545_v20           = 0x80310220 | POWERPC_SVR_E500,
                   7143:     POWERPC_SVR_8545_v21           = 0x80310221 | POWERPC_SVR_E500,
                   7144: #define POWERPC_SVR_8545E            POWERPC_SVR_8545E_v21
                   7145:     POWERPC_SVR_8545E_v20          = 0x80390220 | POWERPC_SVR_E500,
                   7146:     POWERPC_SVR_8545E_v21          = 0x80390221 | POWERPC_SVR_E500,
                   7147: #define POWERPC_SVR_8547E            POWERPC_SVR_8547E_v21
                   7148:     POWERPC_SVR_8547E_v20          = 0x80390120 | POWERPC_SVR_E500,
                   7149:     POWERPC_SVR_8547E_v21          = 0x80390121 | POWERPC_SVR_E500,
                   7150: #define POWERPC_SVR_8548             POWERPC_SVR_8548_v21
                   7151:     POWERPC_SVR_8548_v10           = 0x80310010 | POWERPC_SVR_E500,
                   7152:     POWERPC_SVR_8548_v11           = 0x80310011 | POWERPC_SVR_E500,
                   7153:     POWERPC_SVR_8548_v20           = 0x80310020 | POWERPC_SVR_E500,
                   7154:     POWERPC_SVR_8548_v21           = 0x80310021 | POWERPC_SVR_E500,
                   7155: #define POWERPC_SVR_8548E            POWERPC_SVR_8548E_v21
                   7156:     POWERPC_SVR_8548E_v10          = 0x80390010 | POWERPC_SVR_E500,
                   7157:     POWERPC_SVR_8548E_v11          = 0x80390011 | POWERPC_SVR_E500,
                   7158:     POWERPC_SVR_8548E_v20          = 0x80390020 | POWERPC_SVR_E500,
                   7159:     POWERPC_SVR_8548E_v21          = 0x80390021 | POWERPC_SVR_E500,
                   7160: #define POWERPC_SVR_8555             POWERPC_SVR_8555_v11
                   7161:     POWERPC_SVR_8555_v10           = 0x80710010 | POWERPC_SVR_E500,
                   7162:     POWERPC_SVR_8555_v11           = 0x80710011 | POWERPC_SVR_E500,
                   7163: #define POWERPC_SVR_8555E            POWERPC_SVR_8555_v11
                   7164:     POWERPC_SVR_8555E_v10          = 0x80790010 | POWERPC_SVR_E500,
                   7165:     POWERPC_SVR_8555E_v11          = 0x80790011 | POWERPC_SVR_E500,
                   7166: #define POWERPC_SVR_8560             POWERPC_SVR_8560_v21
                   7167:     POWERPC_SVR_8560_v10           = 0x80700010 | POWERPC_SVR_E500,
                   7168:     POWERPC_SVR_8560_v20           = 0x80700020 | POWERPC_SVR_E500,
                   7169:     POWERPC_SVR_8560_v21           = 0x80700021 | POWERPC_SVR_E500,
                   7170:     POWERPC_SVR_8567               = 0x80750111 | POWERPC_SVR_E500,
                   7171:     POWERPC_SVR_8567E              = 0x807D0111 | POWERPC_SVR_E500,
                   7172:     POWERPC_SVR_8568               = 0x80750011 | POWERPC_SVR_E500,
                   7173:     POWERPC_SVR_8568E              = 0x807D0011 | POWERPC_SVR_E500,
                   7174:     POWERPC_SVR_8572               = 0x80E00010 | POWERPC_SVR_E500,
                   7175:     POWERPC_SVR_8572E              = 0x80E80010 | POWERPC_SVR_E500,
                   7176: #if 0
                   7177:     POWERPC_SVR_8610               = xxx,
1.1       root     7178: #endif
1.1.1.4   root     7179:     POWERPC_SVR_8641               = 0x80900021,
                   7180:     POWERPC_SVR_8641D              = 0x80900121,
                   7181: };
                   7182: 
                   7183: /*****************************************************************************/
                   7184: /* PowerPC CPU definitions                                                   */
                   7185: #define POWERPC_DEF_SVR(_name, _pvr, _svr, _type)                             \
                   7186:     {                                                                         \
                   7187:         .name        = _name,                                                 \
                   7188:         .pvr         = _pvr,                                                  \
                   7189:         .svr         = _svr,                                                  \
                   7190:         .insns_flags = glue(POWERPC_INSNS_,_type),                            \
                   7191:         .msr_mask    = glue(POWERPC_MSRM_,_type),                             \
                   7192:         .mmu_model   = glue(POWERPC_MMU_,_type),                              \
                   7193:         .excp_model  = glue(POWERPC_EXCP_,_type),                             \
                   7194:         .bus_model   = glue(POWERPC_INPUT_,_type),                            \
                   7195:         .bfd_mach    = glue(POWERPC_BFDM_,_type),                             \
                   7196:         .flags       = glue(POWERPC_FLAG_,_type),                             \
                   7197:         .init_proc   = &glue(init_proc_,_type),                               \
                   7198:         .check_pow   = &glue(check_pow_,_type),                               \
                   7199:     }
                   7200: #define POWERPC_DEF(_name, _pvr, _type)                                       \
                   7201: POWERPC_DEF_SVR(_name, _pvr, POWERPC_SVR_NONE, _type)
                   7202: 
                   7203: static const ppc_def_t ppc_defs[] = {
                   7204:     /* Embedded PowerPC                                                      */
                   7205:     /* PowerPC 401 family                                                    */
                   7206:     /* Generic PowerPC 401 */
                   7207:     POWERPC_DEF("401",           CPU_POWERPC_401,                    401),
                   7208:     /* PowerPC 401 cores                                                     */
                   7209:     /* PowerPC 401A1 */
                   7210:     POWERPC_DEF("401A1",         CPU_POWERPC_401A1,                  401),
                   7211:     /* PowerPC 401B2                                                         */
                   7212:     POWERPC_DEF("401B2",         CPU_POWERPC_401B2,                  401x2),
                   7213: #if defined (TODO)
                   7214:     /* PowerPC 401B3                                                         */
                   7215:     POWERPC_DEF("401B3",         CPU_POWERPC_401B3,                  401x3),
                   7216: #endif
                   7217:     /* PowerPC 401C2                                                         */
                   7218:     POWERPC_DEF("401C2",         CPU_POWERPC_401C2,                  401x2),
                   7219:     /* PowerPC 401D2                                                         */
                   7220:     POWERPC_DEF("401D2",         CPU_POWERPC_401D2,                  401x2),
                   7221:     /* PowerPC 401E2                                                         */
                   7222:     POWERPC_DEF("401E2",         CPU_POWERPC_401E2,                  401x2),
                   7223:     /* PowerPC 401F2                                                         */
                   7224:     POWERPC_DEF("401F2",         CPU_POWERPC_401F2,                  401x2),
                   7225:     /* PowerPC 401G2                                                         */
                   7226:     /* XXX: to be checked */
                   7227:     POWERPC_DEF("401G2",         CPU_POWERPC_401G2,                  401x2),
                   7228:     /* PowerPC 401 microcontrolers                                           */
                   7229: #if defined (TODO)
                   7230:     /* PowerPC 401GF                                                         */
                   7231:     POWERPC_DEF("401GF",         CPU_POWERPC_401GF,                  401),
                   7232: #endif
                   7233:     /* IOP480 (401 microcontroler)                                           */
                   7234:     POWERPC_DEF("IOP480",        CPU_POWERPC_IOP480,                 IOP480),
                   7235:     /* IBM Processor for Network Resources                                   */
                   7236:     POWERPC_DEF("Cobra",         CPU_POWERPC_COBRA,                  401),
                   7237: #if defined (TODO)
                   7238:     POWERPC_DEF("Xipchip",       CPU_POWERPC_XIPCHIP,                401),
                   7239: #endif
                   7240:     /* PowerPC 403 family                                                    */
                   7241:     /* Generic PowerPC 403                                                   */
                   7242:     POWERPC_DEF("403",           CPU_POWERPC_403,                    403),
                   7243:     /* PowerPC 403 microcontrolers                                           */
                   7244:     /* PowerPC 403 GA                                                        */
                   7245:     POWERPC_DEF("403GA",         CPU_POWERPC_403GA,                  403),
                   7246:     /* PowerPC 403 GB                                                        */
                   7247:     POWERPC_DEF("403GB",         CPU_POWERPC_403GB,                  403),
                   7248:     /* PowerPC 403 GC                                                        */
                   7249:     POWERPC_DEF("403GC",         CPU_POWERPC_403GC,                  403),
                   7250:     /* PowerPC 403 GCX                                                       */
                   7251:     POWERPC_DEF("403GCX",        CPU_POWERPC_403GCX,                 403GCX),
                   7252: #if defined (TODO)
                   7253:     /* PowerPC 403 GP                                                        */
                   7254:     POWERPC_DEF("403GP",         CPU_POWERPC_403GP,                  403),
                   7255: #endif
                   7256:     /* PowerPC 405 family                                                    */
                   7257:     /* Generic PowerPC 405                                                   */
                   7258:     POWERPC_DEF("405",           CPU_POWERPC_405,                    405),
                   7259:     /* PowerPC 405 cores                                                     */
                   7260: #if defined (TODO)
                   7261:     /* PowerPC 405 A3                                                        */
                   7262:     POWERPC_DEF("405A3",         CPU_POWERPC_405A3,                  405),
                   7263: #endif
                   7264: #if defined (TODO)
                   7265:     /* PowerPC 405 A4                                                        */
                   7266:     POWERPC_DEF("405A4",         CPU_POWERPC_405A4,                  405),
                   7267: #endif
                   7268: #if defined (TODO)
                   7269:     /* PowerPC 405 B3                                                        */
                   7270:     POWERPC_DEF("405B3",         CPU_POWERPC_405B3,                  405),
                   7271: #endif
                   7272: #if defined (TODO)
                   7273:     /* PowerPC 405 B4                                                        */
                   7274:     POWERPC_DEF("405B4",         CPU_POWERPC_405B4,                  405),
                   7275: #endif
                   7276: #if defined (TODO)
                   7277:     /* PowerPC 405 C3                                                        */
                   7278:     POWERPC_DEF("405C3",         CPU_POWERPC_405C3,                  405),
                   7279: #endif
                   7280: #if defined (TODO)
                   7281:     /* PowerPC 405 C4                                                        */
                   7282:     POWERPC_DEF("405C4",         CPU_POWERPC_405C4,                  405),
                   7283: #endif
                   7284:     /* PowerPC 405 D2                                                        */
                   7285:     POWERPC_DEF("405D2",         CPU_POWERPC_405D2,                  405),
                   7286: #if defined (TODO)
                   7287:     /* PowerPC 405 D3                                                        */
                   7288:     POWERPC_DEF("405D3",         CPU_POWERPC_405D3,                  405),
                   7289: #endif
                   7290:     /* PowerPC 405 D4                                                        */
                   7291:     POWERPC_DEF("405D4",         CPU_POWERPC_405D4,                  405),
                   7292: #if defined (TODO)
                   7293:     /* PowerPC 405 D5                                                        */
                   7294:     POWERPC_DEF("405D5",         CPU_POWERPC_405D5,                  405),
                   7295: #endif
                   7296: #if defined (TODO)
                   7297:     /* PowerPC 405 E4                                                        */
                   7298:     POWERPC_DEF("405E4",         CPU_POWERPC_405E4,                  405),
                   7299: #endif
                   7300: #if defined (TODO)
                   7301:     /* PowerPC 405 F4                                                        */
                   7302:     POWERPC_DEF("405F4",         CPU_POWERPC_405F4,                  405),
                   7303: #endif
                   7304: #if defined (TODO)
                   7305:     /* PowerPC 405 F5                                                        */
                   7306:     POWERPC_DEF("405F5",         CPU_POWERPC_405F5,                  405),
                   7307: #endif
                   7308: #if defined (TODO)
                   7309:     /* PowerPC 405 F6                                                        */
                   7310:     POWERPC_DEF("405F6",         CPU_POWERPC_405F6,                  405),
                   7311: #endif
                   7312:     /* PowerPC 405 microcontrolers                                           */
                   7313:     /* PowerPC 405 CR                                                        */
                   7314:     POWERPC_DEF("405CR",         CPU_POWERPC_405CR,                  405),
                   7315:     /* PowerPC 405 CRa                                                       */
                   7316:     POWERPC_DEF("405CRa",        CPU_POWERPC_405CRa,                 405),
                   7317:     /* PowerPC 405 CRb                                                       */
                   7318:     POWERPC_DEF("405CRb",        CPU_POWERPC_405CRb,                 405),
                   7319:     /* PowerPC 405 CRc                                                       */
                   7320:     POWERPC_DEF("405CRc",        CPU_POWERPC_405CRc,                 405),
                   7321:     /* PowerPC 405 EP                                                        */
                   7322:     POWERPC_DEF("405EP",         CPU_POWERPC_405EP,                  405),
                   7323: #if defined(TODO)
                   7324:     /* PowerPC 405 EXr                                                       */
                   7325:     POWERPC_DEF("405EXr",        CPU_POWERPC_405EXr,                 405),
                   7326: #endif
                   7327:     /* PowerPC 405 EZ                                                        */
                   7328:     POWERPC_DEF("405EZ",         CPU_POWERPC_405EZ,                  405),
                   7329: #if defined(TODO)
                   7330:     /* PowerPC 405 FX                                                        */
                   7331:     POWERPC_DEF("405FX",         CPU_POWERPC_405FX,                  405),
                   7332: #endif
                   7333:     /* PowerPC 405 GP                                                        */
                   7334:     POWERPC_DEF("405GP",         CPU_POWERPC_405GP,                  405),
                   7335:     /* PowerPC 405 GPa                                                       */
                   7336:     POWERPC_DEF("405GPa",        CPU_POWERPC_405GPa,                 405),
                   7337:     /* PowerPC 405 GPb                                                       */
                   7338:     POWERPC_DEF("405GPb",        CPU_POWERPC_405GPb,                 405),
                   7339:     /* PowerPC 405 GPc                                                       */
                   7340:     POWERPC_DEF("405GPc",        CPU_POWERPC_405GPc,                 405),
                   7341:     /* PowerPC 405 GPd                                                       */
                   7342:     POWERPC_DEF("405GPd",        CPU_POWERPC_405GPd,                 405),
                   7343:     /* PowerPC 405 GPe                                                       */
                   7344:     POWERPC_DEF("405GPe",        CPU_POWERPC_405GPe,                 405),
                   7345:     /* PowerPC 405 GPR                                                       */
                   7346:     POWERPC_DEF("405GPR",        CPU_POWERPC_405GPR,                 405),
                   7347: #if defined(TODO)
                   7348:     /* PowerPC 405 H                                                         */
                   7349:     POWERPC_DEF("405H",          CPU_POWERPC_405H,                   405),
                   7350: #endif
                   7351: #if defined(TODO)
                   7352:     /* PowerPC 405 L                                                         */
                   7353:     POWERPC_DEF("405L",          CPU_POWERPC_405L,                   405),
                   7354: #endif
                   7355:     /* PowerPC 405 LP                                                        */
                   7356:     POWERPC_DEF("405LP",         CPU_POWERPC_405LP,                  405),
                   7357: #if defined(TODO)
                   7358:     /* PowerPC 405 PM                                                        */
                   7359:     POWERPC_DEF("405PM",         CPU_POWERPC_405PM,                  405),
                   7360: #endif
                   7361: #if defined(TODO)
                   7362:     /* PowerPC 405 PS                                                        */
                   7363:     POWERPC_DEF("405PS",         CPU_POWERPC_405PS,                  405),
                   7364: #endif
                   7365: #if defined(TODO)
                   7366:     /* PowerPC 405 S                                                         */
                   7367:     POWERPC_DEF("405S",          CPU_POWERPC_405S,                   405),
                   7368: #endif
                   7369:     /* Npe405 H                                                              */
                   7370:     POWERPC_DEF("Npe405H",       CPU_POWERPC_NPE405H,                405),
                   7371:     /* Npe405 H2                                                             */
                   7372:     POWERPC_DEF("Npe405H2",      CPU_POWERPC_NPE405H2,               405),
                   7373:     /* Npe405 L                                                              */
                   7374:     POWERPC_DEF("Npe405L",       CPU_POWERPC_NPE405L,                405),
                   7375:     /* Npe4GS3                                                               */
                   7376:     POWERPC_DEF("Npe4GS3",       CPU_POWERPC_NPE4GS3,                405),
                   7377: #if defined (TODO)
                   7378:     POWERPC_DEF("Npcxx1",        CPU_POWERPC_NPCxx1,                 405),
                   7379: #endif
                   7380: #if defined (TODO)
                   7381:     POWERPC_DEF("Npr161",        CPU_POWERPC_NPR161,                 405),
                   7382: #endif
                   7383: #if defined (TODO)
                   7384:     /* PowerPC LC77700 (Sanyo)                                               */
                   7385:     POWERPC_DEF("LC77700",       CPU_POWERPC_LC77700,                405),
                   7386: #endif
                   7387:     /* PowerPC 401/403/405 based set-top-box microcontrolers                 */
                   7388: #if defined (TODO)
                   7389:     /* STB010000                                                             */
                   7390:     POWERPC_DEF("STB01000",      CPU_POWERPC_STB01000,               401x2),
                   7391: #endif
                   7392: #if defined (TODO)
                   7393:     /* STB01010                                                              */
                   7394:     POWERPC_DEF("STB01010",      CPU_POWERPC_STB01010,               401x2),
                   7395: #endif
                   7396: #if defined (TODO)
                   7397:     /* STB0210                                                               */
                   7398:     POWERPC_DEF("STB0210",       CPU_POWERPC_STB0210,                401x3),
                   7399: #endif
                   7400:     /* STB03xx                                                               */
                   7401:     POWERPC_DEF("STB03",         CPU_POWERPC_STB03,                  405),
                   7402: #if defined (TODO)
                   7403:     /* STB043x                                                               */
                   7404:     POWERPC_DEF("STB043",        CPU_POWERPC_STB043,                 405),
                   7405: #endif
                   7406: #if defined (TODO)
                   7407:     /* STB045x                                                               */
                   7408:     POWERPC_DEF("STB045",        CPU_POWERPC_STB045,                 405),
                   7409: #endif
                   7410:     /* STB04xx                                                               */
                   7411:     POWERPC_DEF("STB04",         CPU_POWERPC_STB04,                  405),
                   7412:     /* STB25xx                                                               */
                   7413:     POWERPC_DEF("STB25",         CPU_POWERPC_STB25,                  405),
                   7414: #if defined (TODO)
                   7415:     /* STB130                                                                */
                   7416:     POWERPC_DEF("STB130",        CPU_POWERPC_STB130,                 405),
                   7417: #endif
                   7418:     /* Xilinx PowerPC 405 cores                                              */
                   7419:     POWERPC_DEF("x2vp4",         CPU_POWERPC_X2VP4,                  405),
                   7420:     POWERPC_DEF("x2vp7",         CPU_POWERPC_X2VP7,                  405),
                   7421:     POWERPC_DEF("x2vp20",        CPU_POWERPC_X2VP20,                 405),
                   7422:     POWERPC_DEF("x2vp50",        CPU_POWERPC_X2VP50,                 405),
                   7423: #if defined (TODO)
                   7424:     /* Zarlink ZL10310                                                       */
                   7425:     POWERPC_DEF("zl10310",       CPU_POWERPC_ZL10310,                405),
                   7426: #endif
                   7427: #if defined (TODO)
                   7428:     /* Zarlink ZL10311                                                       */
                   7429:     POWERPC_DEF("zl10311",       CPU_POWERPC_ZL10311,                405),
                   7430: #endif
                   7431: #if defined (TODO)
                   7432:     /* Zarlink ZL10320                                                       */
                   7433:     POWERPC_DEF("zl10320",       CPU_POWERPC_ZL10320,                405),
                   7434: #endif
                   7435: #if defined (TODO)
                   7436:     /* Zarlink ZL10321                                                       */
                   7437:     POWERPC_DEF("zl10321",       CPU_POWERPC_ZL10321,                405),
                   7438: #endif
                   7439:     /* PowerPC 440 family                                                    */
                   7440: #if defined(TODO_USER_ONLY)
                   7441:     /* Generic PowerPC 440                                                   */
                   7442:     POWERPC_DEF("440",           CPU_POWERPC_440,                    440GP),
                   7443: #endif
                   7444:     /* PowerPC 440 cores                                                     */
                   7445: #if defined (TODO)
                   7446:     /* PowerPC 440 A4                                                        */
                   7447:     POWERPC_DEF("440A4",         CPU_POWERPC_440A4,                  440x4),
                   7448: #endif
                   7449: #if defined (TODO)
                   7450:     /* PowerPC 440 A5                                                        */
                   7451:     POWERPC_DEF("440A5",         CPU_POWERPC_440A5,                  440x5),
                   7452: #endif
                   7453: #if defined (TODO)
                   7454:     /* PowerPC 440 B4                                                        */
                   7455:     POWERPC_DEF("440B4",         CPU_POWERPC_440B4,                  440x4),
                   7456: #endif
                   7457: #if defined (TODO)
                   7458:     /* PowerPC 440 G4                                                        */
                   7459:     POWERPC_DEF("440G4",         CPU_POWERPC_440G4,                  440x4),
                   7460: #endif
                   7461: #if defined (TODO)
                   7462:     /* PowerPC 440 F5                                                        */
                   7463:     POWERPC_DEF("440F5",         CPU_POWERPC_440F5,                  440x5),
                   7464: #endif
                   7465: #if defined (TODO)
                   7466:     /* PowerPC 440 G5                                                        */
                   7467:     POWERPC_DEF("440G5",         CPU_POWERPC_440G5,                  440x5),
                   7468: #endif
                   7469: #if defined (TODO)
                   7470:     /* PowerPC 440H4                                                         */
                   7471:     POWERPC_DEF("440H4",         CPU_POWERPC_440H4,                  440x4),
                   7472: #endif
                   7473: #if defined (TODO)
                   7474:     /* PowerPC 440H6                                                         */
                   7475:     POWERPC_DEF("440H6",         CPU_POWERPC_440H6,                  440Gx5),
                   7476: #endif
                   7477:     /* PowerPC 440 microcontrolers                                           */
                   7478: #if defined(TODO_USER_ONLY)
                   7479:     /* PowerPC 440 EP                                                        */
                   7480:     POWERPC_DEF("440EP",         CPU_POWERPC_440EP,                  440EP),
                   7481: #endif
                   7482: #if defined(TODO_USER_ONLY)
                   7483:     /* PowerPC 440 EPa                                                       */
                   7484:     POWERPC_DEF("440EPa",        CPU_POWERPC_440EPa,                 440EP),
                   7485: #endif
                   7486: #if defined(TODO_USER_ONLY)
                   7487:     /* PowerPC 440 EPb                                                       */
                   7488:     POWERPC_DEF("440EPb",        CPU_POWERPC_440EPb,                 440EP),
                   7489: #endif
                   7490: #if defined(TODO_USER_ONLY)
                   7491:     /* PowerPC 440 EPX                                                       */
                   7492:     POWERPC_DEF("440EPX",        CPU_POWERPC_440EPX,                 440EP),
                   7493: #endif
                   7494: #if defined(TODO_USER_ONLY)
                   7495:     /* PowerPC 440 GP                                                        */
                   7496:     POWERPC_DEF("440GP",         CPU_POWERPC_440GP,                  440GP),
                   7497: #endif
                   7498: #if defined(TODO_USER_ONLY)
                   7499:     /* PowerPC 440 GPb                                                       */
                   7500:     POWERPC_DEF("440GPb",        CPU_POWERPC_440GPb,                 440GP),
                   7501: #endif
                   7502: #if defined(TODO_USER_ONLY)
                   7503:     /* PowerPC 440 GPc                                                       */
                   7504:     POWERPC_DEF("440GPc",        CPU_POWERPC_440GPc,                 440GP),
                   7505: #endif
                   7506: #if defined(TODO_USER_ONLY)
                   7507:     /* PowerPC 440 GR                                                        */
                   7508:     POWERPC_DEF("440GR",         CPU_POWERPC_440GR,                  440x5),
                   7509: #endif
                   7510: #if defined(TODO_USER_ONLY)
                   7511:     /* PowerPC 440 GRa                                                       */
                   7512:     POWERPC_DEF("440GRa",        CPU_POWERPC_440GRa,                 440x5),
                   7513: #endif
                   7514: #if defined(TODO_USER_ONLY)
                   7515:     /* PowerPC 440 GRX                                                       */
                   7516:     POWERPC_DEF("440GRX",        CPU_POWERPC_440GRX,                 440x5),
                   7517: #endif
                   7518: #if defined(TODO_USER_ONLY)
                   7519:     /* PowerPC 440 GX                                                        */
                   7520:     POWERPC_DEF("440GX",         CPU_POWERPC_440GX,                  440EP),
                   7521: #endif
                   7522: #if defined(TODO_USER_ONLY)
                   7523:     /* PowerPC 440 GXa                                                       */
                   7524:     POWERPC_DEF("440GXa",        CPU_POWERPC_440GXa,                 440EP),
                   7525: #endif
                   7526: #if defined(TODO_USER_ONLY)
                   7527:     /* PowerPC 440 GXb                                                       */
                   7528:     POWERPC_DEF("440GXb",        CPU_POWERPC_440GXb,                 440EP),
                   7529: #endif
                   7530: #if defined(TODO_USER_ONLY)
                   7531:     /* PowerPC 440 GXc                                                       */
                   7532:     POWERPC_DEF("440GXc",        CPU_POWERPC_440GXc,                 440EP),
                   7533: #endif
                   7534: #if defined(TODO_USER_ONLY)
                   7535:     /* PowerPC 440 GXf                                                       */
                   7536:     POWERPC_DEF("440GXf",        CPU_POWERPC_440GXf,                 440EP),
                   7537: #endif
                   7538: #if defined(TODO)
                   7539:     /* PowerPC 440 S                                                         */
                   7540:     POWERPC_DEF("440S",          CPU_POWERPC_440S,                   440),
                   7541: #endif
                   7542: #if defined(TODO_USER_ONLY)
                   7543:     /* PowerPC 440 SP                                                        */
                   7544:     POWERPC_DEF("440SP",         CPU_POWERPC_440SP,                  440EP),
                   7545: #endif
                   7546: #if defined(TODO_USER_ONLY)
                   7547:     /* PowerPC 440 SP2                                                       */
                   7548:     POWERPC_DEF("440SP2",        CPU_POWERPC_440SP2,                 440EP),
                   7549: #endif
                   7550: #if defined(TODO_USER_ONLY)
                   7551:     /* PowerPC 440 SPE                                                       */
                   7552:     POWERPC_DEF("440SPE",        CPU_POWERPC_440SPE,                 440EP),
                   7553: #endif
                   7554:     /* PowerPC 460 family                                                    */
                   7555: #if defined (TODO)
                   7556:     /* Generic PowerPC 464                                                   */
                   7557:     POWERPC_DEF("464",           CPU_POWERPC_464,                    460),
                   7558: #endif
                   7559:     /* PowerPC 464 microcontrolers                                           */
                   7560: #if defined (TODO)
                   7561:     /* PowerPC 464H90                                                        */
                   7562:     POWERPC_DEF("464H90",        CPU_POWERPC_464H90,                 460),
                   7563: #endif
                   7564: #if defined (TODO)
                   7565:     /* PowerPC 464H90F                                                       */
                   7566:     POWERPC_DEF("464H90F",       CPU_POWERPC_464H90F,                460F),
                   7567: #endif
                   7568:     /* Freescale embedded PowerPC cores                                      */
                   7569:     /* MPC5xx family (aka RCPU)                                              */
                   7570: #if defined(TODO_USER_ONLY)
                   7571:     /* Generic MPC5xx core                                                   */
                   7572:     POWERPC_DEF("MPC5xx",        CPU_POWERPC_MPC5xx,                 MPC5xx),
                   7573: #endif
                   7574: #if defined(TODO_USER_ONLY)
                   7575:     /* Codename for MPC5xx core                                              */
                   7576:     POWERPC_DEF("RCPU",          CPU_POWERPC_MPC5xx,                 MPC5xx),
                   7577: #endif
                   7578:     /* MPC5xx microcontrollers                                               */
                   7579: #if defined(TODO_USER_ONLY)
                   7580:     /* MGT560                                                                */
                   7581:     POWERPC_DEF("MGT560",        CPU_POWERPC_MGT560,                 MPC5xx),
                   7582: #endif
                   7583: #if defined(TODO_USER_ONLY)
                   7584:     /* MPC509                                                                */
                   7585:     POWERPC_DEF("MPC509",        CPU_POWERPC_MPC509,                 MPC5xx),
                   7586: #endif
                   7587: #if defined(TODO_USER_ONLY)
                   7588:     /* MPC533                                                                */
                   7589:     POWERPC_DEF("MPC533",        CPU_POWERPC_MPC533,                 MPC5xx),
                   7590: #endif
                   7591: #if defined(TODO_USER_ONLY)
                   7592:     /* MPC534                                                                */
                   7593:     POWERPC_DEF("MPC534",        CPU_POWERPC_MPC534,                 MPC5xx),
                   7594: #endif
                   7595: #if defined(TODO_USER_ONLY)
                   7596:     /* MPC555                                                                */
                   7597:     POWERPC_DEF("MPC555",        CPU_POWERPC_MPC555,                 MPC5xx),
                   7598: #endif
                   7599: #if defined(TODO_USER_ONLY)
                   7600:     /* MPC556                                                                */
                   7601:     POWERPC_DEF("MPC556",        CPU_POWERPC_MPC556,                 MPC5xx),
                   7602: #endif
                   7603: #if defined(TODO_USER_ONLY)
                   7604:     /* MPC560                                                                */
                   7605:     POWERPC_DEF("MPC560",        CPU_POWERPC_MPC560,                 MPC5xx),
                   7606: #endif
                   7607: #if defined(TODO_USER_ONLY)
                   7608:     /* MPC561                                                                */
                   7609:     POWERPC_DEF("MPC561",        CPU_POWERPC_MPC561,                 MPC5xx),
                   7610: #endif
                   7611: #if defined(TODO_USER_ONLY)
                   7612:     /* MPC562                                                                */
                   7613:     POWERPC_DEF("MPC562",        CPU_POWERPC_MPC562,                 MPC5xx),
                   7614: #endif
                   7615: #if defined(TODO_USER_ONLY)
                   7616:     /* MPC563                                                                */
                   7617:     POWERPC_DEF("MPC563",        CPU_POWERPC_MPC563,                 MPC5xx),
                   7618: #endif
                   7619: #if defined(TODO_USER_ONLY)
                   7620:     /* MPC564                                                                */
                   7621:     POWERPC_DEF("MPC564",        CPU_POWERPC_MPC564,                 MPC5xx),
                   7622: #endif
                   7623: #if defined(TODO_USER_ONLY)
                   7624:     /* MPC565                                                                */
                   7625:     POWERPC_DEF("MPC565",        CPU_POWERPC_MPC565,                 MPC5xx),
                   7626: #endif
                   7627: #if defined(TODO_USER_ONLY)
                   7628:     /* MPC566                                                                */
                   7629:     POWERPC_DEF("MPC566",        CPU_POWERPC_MPC566,                 MPC5xx),
                   7630: #endif
                   7631:     /* MPC8xx family (aka PowerQUICC)                                        */
                   7632: #if defined(TODO_USER_ONLY)
                   7633:     /* Generic MPC8xx core                                                   */
                   7634:     POWERPC_DEF("MPC8xx",        CPU_POWERPC_MPC8xx,                 MPC8xx),
                   7635: #endif
                   7636: #if defined(TODO_USER_ONLY)
                   7637:     /* Codename for MPC8xx core                                              */
                   7638:     POWERPC_DEF("PowerQUICC",    CPU_POWERPC_MPC8xx,                 MPC8xx),
                   7639: #endif
                   7640:     /* MPC8xx microcontrollers                                               */
                   7641: #if defined(TODO_USER_ONLY)
                   7642:     /* MGT823                                                                */
                   7643:     POWERPC_DEF("MGT823",        CPU_POWERPC_MGT823,                 MPC8xx),
                   7644: #endif
                   7645: #if defined(TODO_USER_ONLY)
                   7646:     /* MPC821                                                                */
                   7647:     POWERPC_DEF("MPC821",        CPU_POWERPC_MPC821,                 MPC8xx),
                   7648: #endif
                   7649: #if defined(TODO_USER_ONLY)
                   7650:     /* MPC823                                                                */
                   7651:     POWERPC_DEF("MPC823",        CPU_POWERPC_MPC823,                 MPC8xx),
                   7652: #endif
                   7653: #if defined(TODO_USER_ONLY)
                   7654:     /* MPC850                                                                */
                   7655:     POWERPC_DEF("MPC850",        CPU_POWERPC_MPC850,                 MPC8xx),
                   7656: #endif
                   7657: #if defined(TODO_USER_ONLY)
                   7658:     /* MPC852T                                                               */
                   7659:     POWERPC_DEF("MPC852T",       CPU_POWERPC_MPC852T,                MPC8xx),
                   7660: #endif
                   7661: #if defined(TODO_USER_ONLY)
                   7662:     /* MPC855T                                                               */
                   7663:     POWERPC_DEF("MPC855T",       CPU_POWERPC_MPC855T,                MPC8xx),
                   7664: #endif
                   7665: #if defined(TODO_USER_ONLY)
                   7666:     /* MPC857                                                                */
                   7667:     POWERPC_DEF("MPC857",        CPU_POWERPC_MPC857,                 MPC8xx),
                   7668: #endif
                   7669: #if defined(TODO_USER_ONLY)
                   7670:     /* MPC859                                                                */
                   7671:     POWERPC_DEF("MPC859",        CPU_POWERPC_MPC859,                 MPC8xx),
                   7672: #endif
                   7673: #if defined(TODO_USER_ONLY)
                   7674:     /* MPC860                                                                */
                   7675:     POWERPC_DEF("MPC860",        CPU_POWERPC_MPC860,                 MPC8xx),
                   7676: #endif
                   7677: #if defined(TODO_USER_ONLY)
                   7678:     /* MPC862                                                                */
                   7679:     POWERPC_DEF("MPC862",        CPU_POWERPC_MPC862,                 MPC8xx),
                   7680: #endif
                   7681: #if defined(TODO_USER_ONLY)
                   7682:     /* MPC866                                                                */
                   7683:     POWERPC_DEF("MPC866",        CPU_POWERPC_MPC866,                 MPC8xx),
                   7684: #endif
                   7685: #if defined(TODO_USER_ONLY)
                   7686:     /* MPC870                                                                */
                   7687:     POWERPC_DEF("MPC870",        CPU_POWERPC_MPC870,                 MPC8xx),
                   7688: #endif
                   7689: #if defined(TODO_USER_ONLY)
                   7690:     /* MPC875                                                                */
                   7691:     POWERPC_DEF("MPC875",        CPU_POWERPC_MPC875,                 MPC8xx),
                   7692: #endif
                   7693: #if defined(TODO_USER_ONLY)
                   7694:     /* MPC880                                                                */
                   7695:     POWERPC_DEF("MPC880",        CPU_POWERPC_MPC880,                 MPC8xx),
                   7696: #endif
                   7697: #if defined(TODO_USER_ONLY)
                   7698:     /* MPC885                                                                */
                   7699:     POWERPC_DEF("MPC885",        CPU_POWERPC_MPC885,                 MPC8xx),
                   7700: #endif
                   7701:     /* MPC82xx family (aka PowerQUICC-II)                                    */
                   7702:     /* Generic MPC52xx core                                                  */
                   7703:     POWERPC_DEF_SVR("MPC52xx",
                   7704:                     CPU_POWERPC_MPC52xx,      POWERPC_SVR_52xx,      G2LE),
                   7705:     /* Generic MPC82xx core                                                  */
                   7706:     POWERPC_DEF("MPC82xx",       CPU_POWERPC_MPC82xx,                G2),
                   7707:     /* Codename for MPC82xx                                                  */
                   7708:     POWERPC_DEF("PowerQUICC-II", CPU_POWERPC_MPC82xx,                G2),
                   7709:     /* PowerPC G2 core                                                       */
                   7710:     POWERPC_DEF("G2",            CPU_POWERPC_G2,                     G2),
                   7711:     /* PowerPC G2 H4 core                                                    */
                   7712:     POWERPC_DEF("G2H4",          CPU_POWERPC_G2H4,                   G2),
                   7713:     /* PowerPC G2 GP core                                                    */
                   7714:     POWERPC_DEF("G2GP",          CPU_POWERPC_G2gp,                   G2),
                   7715:     /* PowerPC G2 LS core                                                    */
                   7716:     POWERPC_DEF("G2LS",          CPU_POWERPC_G2ls,                   G2),
                   7717:     /* PowerPC G2 HiP3 core                                                  */
                   7718:     POWERPC_DEF("G2HiP3",        CPU_POWERPC_G2_HIP3,                G2),
                   7719:     /* PowerPC G2 HiP4 core                                                  */
                   7720:     POWERPC_DEF("G2HiP4",        CPU_POWERPC_G2_HIP4,                G2),
                   7721:     /* PowerPC MPC603 core                                                   */
                   7722:     POWERPC_DEF("MPC603",        CPU_POWERPC_MPC603,                 603E),
                   7723:     /* PowerPC G2le core (same as G2 plus little-endian mode support)        */
                   7724:     POWERPC_DEF("G2le",          CPU_POWERPC_G2LE,                   G2LE),
                   7725:     /* PowerPC G2LE GP core                                                  */
                   7726:     POWERPC_DEF("G2leGP",        CPU_POWERPC_G2LEgp,                 G2LE),
                   7727:     /* PowerPC G2LE LS core                                                  */
                   7728:     POWERPC_DEF("G2leLS",        CPU_POWERPC_G2LEls,                 G2LE),
                   7729:     /* PowerPC G2LE GP1 core                                                 */
                   7730:     POWERPC_DEF("G2leGP1",       CPU_POWERPC_G2LEgp1,                G2LE),
                   7731:     /* PowerPC G2LE GP3 core                                                 */
                   7732:     POWERPC_DEF("G2leGP3",       CPU_POWERPC_G2LEgp1,                G2LE),
                   7733:     /* PowerPC MPC603 microcontrollers                                       */
                   7734:     /* MPC8240                                                               */
                   7735:     POWERPC_DEF("MPC8240",       CPU_POWERPC_MPC8240,                603E),
                   7736:     /* PowerPC G2 microcontrollers                                           */
                   7737: #if defined(TODO)
                   7738:     /* MPC5121                                                               */
                   7739:     POWERPC_DEF_SVR("MPC5121",
                   7740:                     CPU_POWERPC_MPC5121,      POWERPC_SVR_5121,      G2LE),
                   7741: #endif
                   7742:     /* MPC5200                                                               */
                   7743:     POWERPC_DEF_SVR("MPC5200",
                   7744:                     CPU_POWERPC_MPC5200,      POWERPC_SVR_5200,      G2LE),
                   7745:     /* MPC5200 v1.0                                                          */
                   7746:     POWERPC_DEF_SVR("MPC5200_v10",
                   7747:                     CPU_POWERPC_MPC5200_v10,  POWERPC_SVR_5200_v10,  G2LE),
                   7748:     /* MPC5200 v1.1                                                          */
                   7749:     POWERPC_DEF_SVR("MPC5200_v11",
                   7750:                     CPU_POWERPC_MPC5200_v11,  POWERPC_SVR_5200_v11,  G2LE),
                   7751:     /* MPC5200 v1.2                                                          */
                   7752:     POWERPC_DEF_SVR("MPC5200_v12",
                   7753:                     CPU_POWERPC_MPC5200_v12,  POWERPC_SVR_5200_v12,  G2LE),
                   7754:     /* MPC5200B                                                              */
                   7755:     POWERPC_DEF_SVR("MPC5200B",
                   7756:                     CPU_POWERPC_MPC5200B,     POWERPC_SVR_5200B,     G2LE),
                   7757:     /* MPC5200B v2.0                                                         */
                   7758:     POWERPC_DEF_SVR("MPC5200B_v20",
                   7759:                     CPU_POWERPC_MPC5200B_v20, POWERPC_SVR_5200B_v20, G2LE),
                   7760:     /* MPC5200B v2.1                                                         */
                   7761:     POWERPC_DEF_SVR("MPC5200B_v21",
                   7762:                     CPU_POWERPC_MPC5200B_v21, POWERPC_SVR_5200B_v21, G2LE),
                   7763:     /* MPC8241                                                               */
                   7764:     POWERPC_DEF("MPC8241",       CPU_POWERPC_MPC8241,                G2),
                   7765:     /* MPC8245                                                               */
                   7766:     POWERPC_DEF("MPC8245",       CPU_POWERPC_MPC8245,                G2),
                   7767:     /* MPC8247                                                               */
                   7768:     POWERPC_DEF("MPC8247",       CPU_POWERPC_MPC8247,                G2LE),
                   7769:     /* MPC8248                                                               */
                   7770:     POWERPC_DEF("MPC8248",       CPU_POWERPC_MPC8248,                G2LE),
                   7771:     /* MPC8250                                                               */
                   7772:     POWERPC_DEF("MPC8250",       CPU_POWERPC_MPC8250,                G2),
                   7773:     /* MPC8250 HiP3                                                          */
                   7774:     POWERPC_DEF("MPC8250_HiP3",  CPU_POWERPC_MPC8250_HiP3,           G2),
                   7775:     /* MPC8250 HiP4                                                          */
                   7776:     POWERPC_DEF("MPC8250_HiP4",  CPU_POWERPC_MPC8250_HiP4,           G2),
                   7777:     /* MPC8255                                                               */
                   7778:     POWERPC_DEF("MPC8255",       CPU_POWERPC_MPC8255,                G2),
                   7779:     /* MPC8255 HiP3                                                          */
                   7780:     POWERPC_DEF("MPC8255_HiP3",  CPU_POWERPC_MPC8255_HiP3,           G2),
                   7781:     /* MPC8255 HiP4                                                          */
                   7782:     POWERPC_DEF("MPC8255_HiP4",  CPU_POWERPC_MPC8255_HiP4,           G2),
                   7783:     /* MPC8260                                                               */
                   7784:     POWERPC_DEF("MPC8260",       CPU_POWERPC_MPC8260,                G2),
                   7785:     /* MPC8260 HiP3                                                          */
                   7786:     POWERPC_DEF("MPC8260_HiP3",  CPU_POWERPC_MPC8260_HiP3,           G2),
                   7787:     /* MPC8260 HiP4                                                          */
                   7788:     POWERPC_DEF("MPC8260_HiP4",  CPU_POWERPC_MPC8260_HiP4,           G2),
                   7789:     /* MPC8264                                                               */
                   7790:     POWERPC_DEF("MPC8264",       CPU_POWERPC_MPC8264,                G2),
                   7791:     /* MPC8264 HiP3                                                          */
                   7792:     POWERPC_DEF("MPC8264_HiP3",  CPU_POWERPC_MPC8264_HiP3,           G2),
                   7793:     /* MPC8264 HiP4                                                          */
                   7794:     POWERPC_DEF("MPC8264_HiP4",  CPU_POWERPC_MPC8264_HiP4,           G2),
                   7795:     /* MPC8265                                                               */
                   7796:     POWERPC_DEF("MPC8265",       CPU_POWERPC_MPC8265,                G2),
                   7797:     /* MPC8265 HiP3                                                          */
                   7798:     POWERPC_DEF("MPC8265_HiP3",  CPU_POWERPC_MPC8265_HiP3,           G2),
                   7799:     /* MPC8265 HiP4                                                          */
                   7800:     POWERPC_DEF("MPC8265_HiP4",  CPU_POWERPC_MPC8265_HiP4,           G2),
                   7801:     /* MPC8266                                                               */
                   7802:     POWERPC_DEF("MPC8266",       CPU_POWERPC_MPC8266,                G2),
                   7803:     /* MPC8266 HiP3                                                          */
                   7804:     POWERPC_DEF("MPC8266_HiP3",  CPU_POWERPC_MPC8266_HiP3,           G2),
                   7805:     /* MPC8266 HiP4                                                          */
                   7806:     POWERPC_DEF("MPC8266_HiP4",  CPU_POWERPC_MPC8266_HiP4,           G2),
                   7807:     /* MPC8270                                                               */
                   7808:     POWERPC_DEF("MPC8270",       CPU_POWERPC_MPC8270,                G2LE),
                   7809:     /* MPC8271                                                               */
                   7810:     POWERPC_DEF("MPC8271",       CPU_POWERPC_MPC8271,                G2LE),
                   7811:     /* MPC8272                                                               */
                   7812:     POWERPC_DEF("MPC8272",       CPU_POWERPC_MPC8272,                G2LE),
                   7813:     /* MPC8275                                                               */
                   7814:     POWERPC_DEF("MPC8275",       CPU_POWERPC_MPC8275,                G2LE),
                   7815:     /* MPC8280                                                               */
                   7816:     POWERPC_DEF("MPC8280",       CPU_POWERPC_MPC8280,                G2LE),
                   7817:     /* e200 family                                                           */
                   7818:     /* Generic PowerPC e200 core                                             */
                   7819:     POWERPC_DEF("e200",          CPU_POWERPC_e200,                   e200),
                   7820:     /* Generic MPC55xx core                                                  */
                   7821: #if defined (TODO)
                   7822:     POWERPC_DEF_SVR("MPC55xx",
                   7823:                     CPU_POWERPC_MPC55xx,      POWERPC_SVR_55xx,      e200),
                   7824: #endif
                   7825: #if defined (TODO)
                   7826:     /* PowerPC e200z0 core                                                   */
                   7827:     POWERPC_DEF("e200z0",        CPU_POWERPC_e200z0,                 e200),
                   7828: #endif
                   7829: #if defined (TODO)
                   7830:     /* PowerPC e200z1 core                                                   */
                   7831:     POWERPC_DEF("e200z1",        CPU_POWERPC_e200z1,                 e200),
                   7832: #endif
                   7833: #if defined (TODO)
                   7834:     /* PowerPC e200z3 core                                                   */
                   7835:     POWERPC_DEF("e200z3",        CPU_POWERPC_e200z3,                 e200),
                   7836: #endif
                   7837:     /* PowerPC e200z5 core                                                   */
                   7838:     POWERPC_DEF("e200z5",        CPU_POWERPC_e200z5,                 e200),
                   7839:     /* PowerPC e200z6 core                                                   */
                   7840:     POWERPC_DEF("e200z6",        CPU_POWERPC_e200z6,                 e200),
                   7841:     /* PowerPC e200 microcontrollers                                         */
                   7842: #if defined (TODO)
                   7843:     /* MPC5514E                                                              */
                   7844:     POWERPC_DEF_SVR("MPC5514E",
                   7845:                     CPU_POWERPC_MPC5514E,     POWERPC_SVR_5514E,     e200),
                   7846: #endif
                   7847: #if defined (TODO)
                   7848:     /* MPC5514E v0                                                           */
                   7849:     POWERPC_DEF_SVR("MPC5514E_v0",
                   7850:                     CPU_POWERPC_MPC5514E_v0,  POWERPC_SVR_5514E_v0,  e200),
                   7851: #endif
                   7852: #if defined (TODO)
                   7853:     /* MPC5514E v1                                                           */
                   7854:     POWERPC_DEF_SVR("MPC5514E_v1",
                   7855:                     CPU_POWERPC_MPC5514E_v1,  POWERPC_SVR_5514E_v1,  e200),
                   7856: #endif
                   7857: #if defined (TODO)
                   7858:     /* MPC5514G                                                              */
                   7859:     POWERPC_DEF_SVR("MPC5514G",
                   7860:                     CPU_POWERPC_MPC5514G,     POWERPC_SVR_5514G,     e200),
                   7861: #endif
                   7862: #if defined (TODO)
                   7863:     /* MPC5514G v0                                                           */
                   7864:     POWERPC_DEF_SVR("MPC5514G_v0",
                   7865:                     CPU_POWERPC_MPC5514G_v0,  POWERPC_SVR_5514G_v0,  e200),
                   7866: #endif
                   7867: #if defined (TODO)
                   7868:     /* MPC5514G v1                                                           */
                   7869:     POWERPC_DEF_SVR("MPC5514G_v1",
                   7870:                     CPU_POWERPC_MPC5514G_v1,  POWERPC_SVR_5514G_v1,  e200),
                   7871: #endif
                   7872: #if defined (TODO)
                   7873:     /* MPC5515S                                                              */
                   7874:     POWERPC_DEF_SVR("MPC5515S",
                   7875:                     CPU_POWERPC_MPC5515S,     POWERPC_SVR_5515S,     e200),
                   7876: #endif
                   7877: #if defined (TODO)
                   7878:     /* MPC5516E                                                              */
                   7879:     POWERPC_DEF_SVR("MPC5516E",
                   7880:                     CPU_POWERPC_MPC5516E,     POWERPC_SVR_5516E,     e200),
                   7881: #endif
                   7882: #if defined (TODO)
                   7883:     /* MPC5516E v0                                                           */
                   7884:     POWERPC_DEF_SVR("MPC5516E_v0",
                   7885:                     CPU_POWERPC_MPC5516E_v0,  POWERPC_SVR_5516E_v0,  e200),
                   7886: #endif
                   7887: #if defined (TODO)
                   7888:     /* MPC5516E v1                                                           */
                   7889:     POWERPC_DEF_SVR("MPC5516E_v1",
                   7890:                     CPU_POWERPC_MPC5516E_v1,  POWERPC_SVR_5516E_v1,  e200),
                   7891: #endif
                   7892: #if defined (TODO)
                   7893:     /* MPC5516G                                                              */
                   7894:     POWERPC_DEF_SVR("MPC5516G",
                   7895:                     CPU_POWERPC_MPC5516G,     POWERPC_SVR_5516G,     e200),
                   7896: #endif
                   7897: #if defined (TODO)
                   7898:     /* MPC5516G v0                                                           */
                   7899:     POWERPC_DEF_SVR("MPC5516G_v0",
                   7900:                     CPU_POWERPC_MPC5516G_v0,  POWERPC_SVR_5516G_v0,  e200),
                   7901: #endif
                   7902: #if defined (TODO)
                   7903:     /* MPC5516G v1                                                           */
                   7904:     POWERPC_DEF_SVR("MPC5516G_v1",
                   7905:                     CPU_POWERPC_MPC5516G_v1,  POWERPC_SVR_5516G_v1,  e200),
                   7906: #endif
                   7907: #if defined (TODO)
                   7908:     /* MPC5516S                                                              */
                   7909:     POWERPC_DEF_SVR("MPC5516S",
                   7910:                     CPU_POWERPC_MPC5516S,     POWERPC_SVR_5516S,     e200),
                   7911: #endif
                   7912: #if defined (TODO)
                   7913:     /* MPC5533                                                               */
                   7914:     POWERPC_DEF_SVR("MPC5533",
                   7915:                     CPU_POWERPC_MPC5533,      POWERPC_SVR_5533,      e200),
                   7916: #endif
                   7917: #if defined (TODO)
                   7918:     /* MPC5534                                                               */
                   7919:     POWERPC_DEF_SVR("MPC5534",
                   7920:                     CPU_POWERPC_MPC5534,      POWERPC_SVR_5534,      e200),
                   7921: #endif
                   7922: #if defined (TODO)
                   7923:     /* MPC5553                                                               */
                   7924:     POWERPC_DEF_SVR("MPC5553",
                   7925:                     CPU_POWERPC_MPC5553,      POWERPC_SVR_5553,      e200),
                   7926: #endif
                   7927: #if defined (TODO)
                   7928:     /* MPC5554                                                               */
                   7929:     POWERPC_DEF_SVR("MPC5554",
                   7930:                     CPU_POWERPC_MPC5554,      POWERPC_SVR_5554,      e200),
                   7931: #endif
                   7932: #if defined (TODO)
                   7933:     /* MPC5561                                                               */
                   7934:     POWERPC_DEF_SVR("MPC5561",
                   7935:                     CPU_POWERPC_MPC5561,      POWERPC_SVR_5561,      e200),
                   7936: #endif
                   7937: #if defined (TODO)
                   7938:     /* MPC5565                                                               */
                   7939:     POWERPC_DEF_SVR("MPC5565",
                   7940:                     CPU_POWERPC_MPC5565,      POWERPC_SVR_5565,      e200),
                   7941: #endif
                   7942: #if defined (TODO)
                   7943:     /* MPC5566                                                               */
                   7944:     POWERPC_DEF_SVR("MPC5566",
                   7945:                     CPU_POWERPC_MPC5566,      POWERPC_SVR_5566,      e200),
                   7946: #endif
                   7947: #if defined (TODO)
                   7948:     /* MPC5567                                                               */
                   7949:     POWERPC_DEF_SVR("MPC5567",
                   7950:                     CPU_POWERPC_MPC5567,      POWERPC_SVR_5567,      e200),
                   7951: #endif
                   7952:     /* e300 family                                                           */
                   7953:     /* Generic PowerPC e300 core                                             */
                   7954:     POWERPC_DEF("e300",          CPU_POWERPC_e300,                   e300),
                   7955:     /* PowerPC e300c1 core                                                   */
                   7956:     POWERPC_DEF("e300c1",        CPU_POWERPC_e300c1,                 e300),
                   7957:     /* PowerPC e300c2 core                                                   */
                   7958:     POWERPC_DEF("e300c2",        CPU_POWERPC_e300c2,                 e300),
                   7959:     /* PowerPC e300c3 core                                                   */
                   7960:     POWERPC_DEF("e300c3",        CPU_POWERPC_e300c3,                 e300),
                   7961:     /* PowerPC e300c4 core                                                   */
                   7962:     POWERPC_DEF("e300c4",        CPU_POWERPC_e300c4,                 e300),
                   7963:     /* PowerPC e300 microcontrollers                                         */
                   7964: #if defined (TODO)
                   7965:     /* MPC8313                                                               */
                   7966:     POWERPC_DEF_SVR("MPC8313",
                   7967:                     CPU_POWERPC_MPC8313,      POWERPC_SVR_8313,      e300),
                   7968: #endif
                   7969: #if defined (TODO)
                   7970:     /* MPC8313E                                                              */
                   7971:     POWERPC_DEF_SVR("MPC8313E",
                   7972:                     CPU_POWERPC_MPC8313E,     POWERPC_SVR_8313E,     e300),
                   7973: #endif
                   7974: #if defined (TODO)
                   7975:     /* MPC8314                                                               */
                   7976:     POWERPC_DEF_SVR("MPC8314",
                   7977:                     CPU_POWERPC_MPC8314,      POWERPC_SVR_8314,      e300),
                   7978: #endif
                   7979: #if defined (TODO)
                   7980:     /* MPC8314E                                                              */
                   7981:     POWERPC_DEF_SVR("MPC8314E",
                   7982:                     CPU_POWERPC_MPC8314E,     POWERPC_SVR_8314E,     e300),
                   7983: #endif
                   7984: #if defined (TODO)
                   7985:     /* MPC8315                                                               */
                   7986:     POWERPC_DEF_SVR("MPC8315",
                   7987:                     CPU_POWERPC_MPC8315,      POWERPC_SVR_8315,      e300),
                   7988: #endif
                   7989: #if defined (TODO)
                   7990:     /* MPC8315E                                                              */
                   7991:     POWERPC_DEF_SVR("MPC8315E",
                   7992:                     CPU_POWERPC_MPC8315E,     POWERPC_SVR_8315E,     e300),
                   7993: #endif
                   7994: #if defined (TODO)
                   7995:     /* MPC8321                                                               */
                   7996:     POWERPC_DEF_SVR("MPC8321",
                   7997:                     CPU_POWERPC_MPC8321,      POWERPC_SVR_8321,      e300),
                   7998: #endif
                   7999: #if defined (TODO)
                   8000:     /* MPC8321E                                                              */
                   8001:     POWERPC_DEF_SVR("MPC8321E",
                   8002:                     CPU_POWERPC_MPC8321E,     POWERPC_SVR_8321E,     e300),
                   8003: #endif
                   8004: #if defined (TODO)
                   8005:     /* MPC8323                                                               */
                   8006:     POWERPC_DEF_SVR("MPC8323",
                   8007:                     CPU_POWERPC_MPC8323,      POWERPC_SVR_8323,      e300),
                   8008: #endif
                   8009: #if defined (TODO)
                   8010:     /* MPC8323E                                                              */
                   8011:     POWERPC_DEF_SVR("MPC8323E",
                   8012:                     CPU_POWERPC_MPC8323E,     POWERPC_SVR_8323E,     e300),
                   8013: #endif
                   8014:     /* MPC8343A                                                              */
                   8015:     POWERPC_DEF_SVR("MPC8343A",
                   8016:                     CPU_POWERPC_MPC8343A,     POWERPC_SVR_8343A,     e300),
                   8017:     /* MPC8343EA                                                             */
                   8018:     POWERPC_DEF_SVR("MPC8343EA",
                   8019:                     CPU_POWERPC_MPC8343EA,    POWERPC_SVR_8343EA,    e300),
                   8020:     /* MPC8347A                                                              */
                   8021:     POWERPC_DEF_SVR("MPC8347A",
                   8022:                     CPU_POWERPC_MPC8347A,     POWERPC_SVR_8347A,     e300),
                   8023:     /* MPC8347AT                                                             */
                   8024:     POWERPC_DEF_SVR("MPC8347AT",
                   8025:                     CPU_POWERPC_MPC8347AT,    POWERPC_SVR_8347AT,    e300),
                   8026:     /* MPC8347AP                                                             */
                   8027:     POWERPC_DEF_SVR("MPC8347AP",
                   8028:                     CPU_POWERPC_MPC8347AP,    POWERPC_SVR_8347AP,    e300),
                   8029:     /* MPC8347EA                                                             */
                   8030:     POWERPC_DEF_SVR("MPC8347EA",
                   8031:                     CPU_POWERPC_MPC8347EA,    POWERPC_SVR_8347EA,    e300),
                   8032:     /* MPC8347EAT                                                            */
                   8033:     POWERPC_DEF_SVR("MPC8347EAT",
                   8034:                     CPU_POWERPC_MPC8347EAT,   POWERPC_SVR_8347EAT,   e300),
                   8035:     /* MPC8343EAP                                                            */
                   8036:     POWERPC_DEF_SVR("MPC8347EAP",
                   8037:                     CPU_POWERPC_MPC8347EAP,   POWERPC_SVR_8347EAP,   e300),
                   8038:     /* MPC8349                                                               */
                   8039:     POWERPC_DEF_SVR("MPC8349",
                   8040:                     CPU_POWERPC_MPC8349,      POWERPC_SVR_8349,      e300),
                   8041:     /* MPC8349A                                                              */
                   8042:     POWERPC_DEF_SVR("MPC8349A",
                   8043:                     CPU_POWERPC_MPC8349A,     POWERPC_SVR_8349A,     e300),
                   8044:     /* MPC8349E                                                              */
                   8045:     POWERPC_DEF_SVR("MPC8349E",
                   8046:                     CPU_POWERPC_MPC8349E,     POWERPC_SVR_8349E,     e300),
                   8047:     /* MPC8349EA                                                             */
                   8048:     POWERPC_DEF_SVR("MPC8349EA",
                   8049:                     CPU_POWERPC_MPC8349EA,    POWERPC_SVR_8349EA,    e300),
                   8050: #if defined (TODO)
                   8051:     /* MPC8358E                                                              */
                   8052:     POWERPC_DEF_SVR("MPC8358E",
                   8053:                     CPU_POWERPC_MPC8358E,     POWERPC_SVR_8358E,     e300),
                   8054: #endif
                   8055: #if defined (TODO)
                   8056:     /* MPC8360E                                                              */
                   8057:     POWERPC_DEF_SVR("MPC8360E",
                   8058:                     CPU_POWERPC_MPC8360E,     POWERPC_SVR_8360E,     e300),
                   8059: #endif
                   8060:     /* MPC8377                                                               */
                   8061:     POWERPC_DEF_SVR("MPC8377",
                   8062:                     CPU_POWERPC_MPC8377,      POWERPC_SVR_8377,      e300),
                   8063:     /* MPC8377E                                                              */
                   8064:     POWERPC_DEF_SVR("MPC8377E",
                   8065:                     CPU_POWERPC_MPC8377E,     POWERPC_SVR_8377E,     e300),
                   8066:     /* MPC8378                                                               */
                   8067:     POWERPC_DEF_SVR("MPC8378",
                   8068:                     CPU_POWERPC_MPC8378,      POWERPC_SVR_8378,      e300),
                   8069:     /* MPC8378E                                                              */
                   8070:     POWERPC_DEF_SVR("MPC8378E",
                   8071:                     CPU_POWERPC_MPC8378E,     POWERPC_SVR_8378E,     e300),
                   8072:     /* MPC8379                                                               */
                   8073:     POWERPC_DEF_SVR("MPC8379",
                   8074:                     CPU_POWERPC_MPC8379,      POWERPC_SVR_8379,      e300),
                   8075:     /* MPC8379E                                                              */
                   8076:     POWERPC_DEF_SVR("MPC8379E",
                   8077:                     CPU_POWERPC_MPC8379E,     POWERPC_SVR_8379E,     e300),
                   8078:     /* e500 family                                                           */
                   8079:     /* PowerPC e500 core                                                     */
1.1.1.5 ! root     8080:     POWERPC_DEF("e500",          CPU_POWERPC_e500v2_v22,             e500v2),
        !          8081:     /* PowerPC e500v1 core                                                   */
        !          8082:     POWERPC_DEF("e500v1",        CPU_POWERPC_e500v1,                 e500v1),
1.1.1.4   root     8083:     /* PowerPC e500 v1.0 core                                                */
1.1.1.5 ! root     8084:     POWERPC_DEF("e500_v10",      CPU_POWERPC_e500v1_v10,             e500v1),
1.1.1.4   root     8085:     /* PowerPC e500 v2.0 core                                                */
1.1.1.5 ! root     8086:     POWERPC_DEF("e500_v20",      CPU_POWERPC_e500v1_v20,             e500v1),
1.1.1.4   root     8087:     /* PowerPC e500v2 core                                                   */
1.1.1.5 ! root     8088:     POWERPC_DEF("e500v2",        CPU_POWERPC_e500v2,                 e500v2),
1.1.1.4   root     8089:     /* PowerPC e500v2 v1.0 core                                              */
1.1.1.5 ! root     8090:     POWERPC_DEF("e500v2_v10",    CPU_POWERPC_e500v2_v10,             e500v2),
1.1.1.4   root     8091:     /* PowerPC e500v2 v2.0 core                                              */
1.1.1.5 ! root     8092:     POWERPC_DEF("e500v2_v20",    CPU_POWERPC_e500v2_v20,             e500v2),
1.1.1.4   root     8093:     /* PowerPC e500v2 v2.1 core                                              */
1.1.1.5 ! root     8094:     POWERPC_DEF("e500v2_v21",    CPU_POWERPC_e500v2_v21,             e500v2),
1.1.1.4   root     8095:     /* PowerPC e500v2 v2.2 core                                              */
1.1.1.5 ! root     8096:     POWERPC_DEF("e500v2_v22",    CPU_POWERPC_e500v2_v22,             e500v2),
1.1.1.4   root     8097:     /* PowerPC e500v2 v3.0 core                                              */
1.1.1.5 ! root     8098:     POWERPC_DEF("e500v2_v30",    CPU_POWERPC_e500v2_v30,             e500v2),
1.1.1.4   root     8099:     /* PowerPC e500 microcontrollers                                         */
                   8100:     /* MPC8533                                                               */
                   8101:     POWERPC_DEF_SVR("MPC8533",
1.1.1.5 ! root     8102:                     CPU_POWERPC_MPC8533,      POWERPC_SVR_8533,      e500v2),
1.1.1.4   root     8103:     /* MPC8533 v1.0                                                          */
                   8104:     POWERPC_DEF_SVR("MPC8533_v10",
1.1.1.5 ! root     8105:                     CPU_POWERPC_MPC8533_v10,  POWERPC_SVR_8533_v10,  e500v2),
1.1.1.4   root     8106:     /* MPC8533 v1.1                                                          */
                   8107:     POWERPC_DEF_SVR("MPC8533_v11",
1.1.1.5 ! root     8108:                     CPU_POWERPC_MPC8533_v11,  POWERPC_SVR_8533_v11,  e500v2),
1.1.1.4   root     8109:     /* MPC8533E                                                              */
                   8110:     POWERPC_DEF_SVR("MPC8533E",
1.1.1.5 ! root     8111:                     CPU_POWERPC_MPC8533E,     POWERPC_SVR_8533E,     e500v2),
1.1.1.4   root     8112:     /* MPC8533E v1.0                                                         */
                   8113:     POWERPC_DEF_SVR("MPC8533E_v10",
1.1.1.5 ! root     8114:                     CPU_POWERPC_MPC8533E_v10, POWERPC_SVR_8533E_v10, e500v2),
1.1.1.4   root     8115:     POWERPC_DEF_SVR("MPC8533E_v11",
1.1.1.5 ! root     8116:                     CPU_POWERPC_MPC8533E_v11, POWERPC_SVR_8533E_v11, e500v2),
1.1.1.4   root     8117:     /* MPC8540                                                               */
                   8118:     POWERPC_DEF_SVR("MPC8540",
1.1.1.5 ! root     8119:                     CPU_POWERPC_MPC8540,      POWERPC_SVR_8540,      e500v1),
1.1.1.4   root     8120:     /* MPC8540 v1.0                                                          */
                   8121:     POWERPC_DEF_SVR("MPC8540_v10",
1.1.1.5 ! root     8122:                     CPU_POWERPC_MPC8540_v10,  POWERPC_SVR_8540_v10,  e500v1),
1.1.1.4   root     8123:     /* MPC8540 v2.0                                                          */
                   8124:     POWERPC_DEF_SVR("MPC8540_v20",
1.1.1.5 ! root     8125:                     CPU_POWERPC_MPC8540_v20,  POWERPC_SVR_8540_v20,  e500v1),
1.1.1.4   root     8126:     /* MPC8540 v2.1                                                          */
                   8127:     POWERPC_DEF_SVR("MPC8540_v21",
1.1.1.5 ! root     8128:                     CPU_POWERPC_MPC8540_v21,  POWERPC_SVR_8540_v21,  e500v1),
1.1.1.4   root     8129:     /* MPC8541                                                               */
                   8130:     POWERPC_DEF_SVR("MPC8541",
1.1.1.5 ! root     8131:                     CPU_POWERPC_MPC8541,      POWERPC_SVR_8541,      e500v1),
1.1.1.4   root     8132:     /* MPC8541 v1.0                                                          */
                   8133:     POWERPC_DEF_SVR("MPC8541_v10",
1.1.1.5 ! root     8134:                     CPU_POWERPC_MPC8541_v10,  POWERPC_SVR_8541_v10,  e500v1),
1.1.1.4   root     8135:     /* MPC8541 v1.1                                                          */
                   8136:     POWERPC_DEF_SVR("MPC8541_v11",
1.1.1.5 ! root     8137:                     CPU_POWERPC_MPC8541_v11,  POWERPC_SVR_8541_v11,  e500v1),
1.1.1.4   root     8138:     /* MPC8541E                                                              */
                   8139:     POWERPC_DEF_SVR("MPC8541E",
1.1.1.5 ! root     8140:                     CPU_POWERPC_MPC8541E,     POWERPC_SVR_8541E,     e500v1),
1.1.1.4   root     8141:     /* MPC8541E v1.0                                                         */
                   8142:     POWERPC_DEF_SVR("MPC8541E_v10",
1.1.1.5 ! root     8143:                     CPU_POWERPC_MPC8541E_v10, POWERPC_SVR_8541E_v10, e500v1),
1.1.1.4   root     8144:     /* MPC8541E v1.1                                                         */
                   8145:     POWERPC_DEF_SVR("MPC8541E_v11",
1.1.1.5 ! root     8146:                     CPU_POWERPC_MPC8541E_v11, POWERPC_SVR_8541E_v11, e500v1),
1.1.1.4   root     8147:     /* MPC8543                                                               */
                   8148:     POWERPC_DEF_SVR("MPC8543",
1.1.1.5 ! root     8149:                     CPU_POWERPC_MPC8543,      POWERPC_SVR_8543,      e500v2),
1.1.1.4   root     8150:     /* MPC8543 v1.0                                                          */
                   8151:     POWERPC_DEF_SVR("MPC8543_v10",
1.1.1.5 ! root     8152:                     CPU_POWERPC_MPC8543_v10,  POWERPC_SVR_8543_v10,  e500v2),
1.1.1.4   root     8153:     /* MPC8543 v1.1                                                          */
                   8154:     POWERPC_DEF_SVR("MPC8543_v11",
1.1.1.5 ! root     8155:                     CPU_POWERPC_MPC8543_v11,  POWERPC_SVR_8543_v11,  e500v2),
1.1.1.4   root     8156:     /* MPC8543 v2.0                                                          */
                   8157:     POWERPC_DEF_SVR("MPC8543_v20",
1.1.1.5 ! root     8158:                     CPU_POWERPC_MPC8543_v20,  POWERPC_SVR_8543_v20,  e500v2),
1.1.1.4   root     8159:     /* MPC8543 v2.1                                                          */
                   8160:     POWERPC_DEF_SVR("MPC8543_v21",
1.1.1.5 ! root     8161:                     CPU_POWERPC_MPC8543_v21,  POWERPC_SVR_8543_v21,  e500v2),
1.1.1.4   root     8162:     /* MPC8543E                                                              */
                   8163:     POWERPC_DEF_SVR("MPC8543E",
1.1.1.5 ! root     8164:                     CPU_POWERPC_MPC8543E,     POWERPC_SVR_8543E,     e500v2),
1.1.1.4   root     8165:     /* MPC8543E v1.0                                                         */
                   8166:     POWERPC_DEF_SVR("MPC8543E_v10",
1.1.1.5 ! root     8167:                     CPU_POWERPC_MPC8543E_v10, POWERPC_SVR_8543E_v10, e500v2),
1.1.1.4   root     8168:     /* MPC8543E v1.1                                                         */
                   8169:     POWERPC_DEF_SVR("MPC8543E_v11",
1.1.1.5 ! root     8170:                     CPU_POWERPC_MPC8543E_v11, POWERPC_SVR_8543E_v11, e500v2),
1.1.1.4   root     8171:     /* MPC8543E v2.0                                                         */
                   8172:     POWERPC_DEF_SVR("MPC8543E_v20",
1.1.1.5 ! root     8173:                     CPU_POWERPC_MPC8543E_v20, POWERPC_SVR_8543E_v20, e500v2),
1.1.1.4   root     8174:     /* MPC8543E v2.1                                                         */
                   8175:     POWERPC_DEF_SVR("MPC8543E_v21",
1.1.1.5 ! root     8176:                     CPU_POWERPC_MPC8543E_v21, POWERPC_SVR_8543E_v21, e500v2),
1.1.1.4   root     8177:     /* MPC8544                                                               */
                   8178:     POWERPC_DEF_SVR("MPC8544",
1.1.1.5 ! root     8179:                     CPU_POWERPC_MPC8544,      POWERPC_SVR_8544,      e500v2),
1.1.1.4   root     8180:     /* MPC8544 v1.0                                                          */
                   8181:     POWERPC_DEF_SVR("MPC8544_v10",
1.1.1.5 ! root     8182:                     CPU_POWERPC_MPC8544_v10,  POWERPC_SVR_8544_v10,  e500v2),
1.1.1.4   root     8183:     /* MPC8544 v1.1                                                          */
                   8184:     POWERPC_DEF_SVR("MPC8544_v11",
1.1.1.5 ! root     8185:                     CPU_POWERPC_MPC8544_v11,  POWERPC_SVR_8544_v11,  e500v2),
1.1.1.4   root     8186:     /* MPC8544E                                                              */
                   8187:     POWERPC_DEF_SVR("MPC8544E",
1.1.1.5 ! root     8188:                     CPU_POWERPC_MPC8544E,     POWERPC_SVR_8544E,     e500v2),
1.1.1.4   root     8189:     /* MPC8544E v1.0                                                         */
                   8190:     POWERPC_DEF_SVR("MPC8544E_v10",
1.1.1.5 ! root     8191:                     CPU_POWERPC_MPC8544E_v10, POWERPC_SVR_8544E_v10, e500v2),
1.1.1.4   root     8192:     /* MPC8544E v1.1                                                         */
                   8193:     POWERPC_DEF_SVR("MPC8544E_v11",
1.1.1.5 ! root     8194:                     CPU_POWERPC_MPC8544E_v11, POWERPC_SVR_8544E_v11, e500v2),
1.1.1.4   root     8195:     /* MPC8545                                                               */
                   8196:     POWERPC_DEF_SVR("MPC8545",
1.1.1.5 ! root     8197:                     CPU_POWERPC_MPC8545,      POWERPC_SVR_8545,      e500v2),
1.1.1.4   root     8198:     /* MPC8545 v2.0                                                          */
                   8199:     POWERPC_DEF_SVR("MPC8545_v20",
1.1.1.5 ! root     8200:                     CPU_POWERPC_MPC8545_v20,  POWERPC_SVR_8545_v20,  e500v2),
1.1.1.4   root     8201:     /* MPC8545 v2.1                                                          */
                   8202:     POWERPC_DEF_SVR("MPC8545_v21",
1.1.1.5 ! root     8203:                     CPU_POWERPC_MPC8545_v21,  POWERPC_SVR_8545_v21,  e500v2),
1.1.1.4   root     8204:     /* MPC8545E                                                              */
                   8205:     POWERPC_DEF_SVR("MPC8545E",
1.1.1.5 ! root     8206:                     CPU_POWERPC_MPC8545E,     POWERPC_SVR_8545E,     e500v2),
1.1.1.4   root     8207:     /* MPC8545E v2.0                                                         */
                   8208:     POWERPC_DEF_SVR("MPC8545E_v20",
1.1.1.5 ! root     8209:                     CPU_POWERPC_MPC8545E_v20, POWERPC_SVR_8545E_v20, e500v2),
1.1.1.4   root     8210:     /* MPC8545E v2.1                                                         */
                   8211:     POWERPC_DEF_SVR("MPC8545E_v21",
1.1.1.5 ! root     8212:                     CPU_POWERPC_MPC8545E_v21, POWERPC_SVR_8545E_v21, e500v2),
1.1.1.4   root     8213:     /* MPC8547E                                                              */
                   8214:     POWERPC_DEF_SVR("MPC8547E",
1.1.1.5 ! root     8215:                     CPU_POWERPC_MPC8547E,     POWERPC_SVR_8547E,     e500v2),
1.1.1.4   root     8216:     /* MPC8547E v2.0                                                         */
                   8217:     POWERPC_DEF_SVR("MPC8547E_v20",
1.1.1.5 ! root     8218:                     CPU_POWERPC_MPC8547E_v20, POWERPC_SVR_8547E_v20, e500v2),
1.1.1.4   root     8219:     /* MPC8547E v2.1                                                         */
                   8220:     POWERPC_DEF_SVR("MPC8547E_v21",
1.1.1.5 ! root     8221:                     CPU_POWERPC_MPC8547E_v21, POWERPC_SVR_8547E_v21, e500v2),
1.1.1.4   root     8222:     /* MPC8548                                                               */
                   8223:     POWERPC_DEF_SVR("MPC8548",
1.1.1.5 ! root     8224:                     CPU_POWERPC_MPC8548,      POWERPC_SVR_8548,      e500v2),
1.1.1.4   root     8225:     /* MPC8548 v1.0                                                          */
                   8226:     POWERPC_DEF_SVR("MPC8548_v10",
1.1.1.5 ! root     8227:                     CPU_POWERPC_MPC8548_v10,  POWERPC_SVR_8548_v10,  e500v2),
1.1.1.4   root     8228:     /* MPC8548 v1.1                                                          */
                   8229:     POWERPC_DEF_SVR("MPC8548_v11",
1.1.1.5 ! root     8230:                     CPU_POWERPC_MPC8548_v11,  POWERPC_SVR_8548_v11,  e500v2),
1.1.1.4   root     8231:     /* MPC8548 v2.0                                                          */
                   8232:     POWERPC_DEF_SVR("MPC8548_v20",
1.1.1.5 ! root     8233:                     CPU_POWERPC_MPC8548_v20,  POWERPC_SVR_8548_v20,  e500v2),
1.1.1.4   root     8234:     /* MPC8548 v2.1                                                          */
                   8235:     POWERPC_DEF_SVR("MPC8548_v21",
1.1.1.5 ! root     8236:                     CPU_POWERPC_MPC8548_v21,  POWERPC_SVR_8548_v21,  e500v2),
1.1.1.4   root     8237:     /* MPC8548E                                                              */
                   8238:     POWERPC_DEF_SVR("MPC8548E",
1.1.1.5 ! root     8239:                     CPU_POWERPC_MPC8548E,     POWERPC_SVR_8548E,     e500v2),
1.1.1.4   root     8240:     /* MPC8548E v1.0                                                         */
                   8241:     POWERPC_DEF_SVR("MPC8548E_v10",
1.1.1.5 ! root     8242:                     CPU_POWERPC_MPC8548E_v10, POWERPC_SVR_8548E_v10, e500v2),
1.1.1.4   root     8243:     /* MPC8548E v1.1                                                         */
                   8244:     POWERPC_DEF_SVR("MPC8548E_v11",
1.1.1.5 ! root     8245:                     CPU_POWERPC_MPC8548E_v11, POWERPC_SVR_8548E_v11, e500v2),
1.1.1.4   root     8246:     /* MPC8548E v2.0                                                         */
                   8247:     POWERPC_DEF_SVR("MPC8548E_v20",
1.1.1.5 ! root     8248:                     CPU_POWERPC_MPC8548E_v20, POWERPC_SVR_8548E_v20, e500v2),
1.1.1.4   root     8249:     /* MPC8548E v2.1                                                         */
                   8250:     POWERPC_DEF_SVR("MPC8548E_v21",
1.1.1.5 ! root     8251:                     CPU_POWERPC_MPC8548E_v21, POWERPC_SVR_8548E_v21, e500v2),
1.1.1.4   root     8252:     /* MPC8555                                                               */
                   8253:     POWERPC_DEF_SVR("MPC8555",
1.1.1.5 ! root     8254:                     CPU_POWERPC_MPC8555,      POWERPC_SVR_8555,      e500v2),
1.1.1.4   root     8255:     /* MPC8555 v1.0                                                          */
                   8256:     POWERPC_DEF_SVR("MPC8555_v10",
1.1.1.5 ! root     8257:                     CPU_POWERPC_MPC8555_v10,  POWERPC_SVR_8555_v10,  e500v2),
1.1.1.4   root     8258:     /* MPC8555 v1.1                                                          */
                   8259:     POWERPC_DEF_SVR("MPC8555_v11",
1.1.1.5 ! root     8260:                     CPU_POWERPC_MPC8555_v11,  POWERPC_SVR_8555_v11,  e500v2),
1.1.1.4   root     8261:     /* MPC8555E                                                              */
                   8262:     POWERPC_DEF_SVR("MPC8555E",
1.1.1.5 ! root     8263:                     CPU_POWERPC_MPC8555E,     POWERPC_SVR_8555E,     e500v2),
1.1.1.4   root     8264:     /* MPC8555E v1.0                                                         */
                   8265:     POWERPC_DEF_SVR("MPC8555E_v10",
1.1.1.5 ! root     8266:                     CPU_POWERPC_MPC8555E_v10, POWERPC_SVR_8555E_v10, e500v2),
1.1.1.4   root     8267:     /* MPC8555E v1.1                                                         */
                   8268:     POWERPC_DEF_SVR("MPC8555E_v11",
1.1.1.5 ! root     8269:                     CPU_POWERPC_MPC8555E_v11, POWERPC_SVR_8555E_v11, e500v2),
1.1.1.4   root     8270:     /* MPC8560                                                               */
                   8271:     POWERPC_DEF_SVR("MPC8560",
1.1.1.5 ! root     8272:                     CPU_POWERPC_MPC8560,      POWERPC_SVR_8560,      e500v2),
1.1.1.4   root     8273:     /* MPC8560 v1.0                                                          */
                   8274:     POWERPC_DEF_SVR("MPC8560_v10",
1.1.1.5 ! root     8275:                     CPU_POWERPC_MPC8560_v10,  POWERPC_SVR_8560_v10,  e500v2),
1.1.1.4   root     8276:     /* MPC8560 v2.0                                                          */
                   8277:     POWERPC_DEF_SVR("MPC8560_v20",
1.1.1.5 ! root     8278:                     CPU_POWERPC_MPC8560_v20,  POWERPC_SVR_8560_v20,  e500v2),
1.1.1.4   root     8279:     /* MPC8560 v2.1                                                          */
                   8280:     POWERPC_DEF_SVR("MPC8560_v21",
1.1.1.5 ! root     8281:                     CPU_POWERPC_MPC8560_v21,  POWERPC_SVR_8560_v21,  e500v2),
1.1.1.4   root     8282:     /* MPC8567                                                               */
                   8283:     POWERPC_DEF_SVR("MPC8567",
1.1.1.5 ! root     8284:                     CPU_POWERPC_MPC8567,      POWERPC_SVR_8567,      e500v2),
1.1.1.4   root     8285:     /* MPC8567E                                                              */
                   8286:     POWERPC_DEF_SVR("MPC8567E",
1.1.1.5 ! root     8287:                     CPU_POWERPC_MPC8567E,     POWERPC_SVR_8567E,     e500v2),
1.1.1.4   root     8288:     /* MPC8568                                                               */
                   8289:     POWERPC_DEF_SVR("MPC8568",
1.1.1.5 ! root     8290:                     CPU_POWERPC_MPC8568,      POWERPC_SVR_8568,      e500v2),
1.1.1.4   root     8291:     /* MPC8568E                                                              */
                   8292:     POWERPC_DEF_SVR("MPC8568E",
1.1.1.5 ! root     8293:                     CPU_POWERPC_MPC8568E,     POWERPC_SVR_8568E,     e500v2),
1.1.1.4   root     8294:     /* MPC8572                                                               */
                   8295:     POWERPC_DEF_SVR("MPC8572",
1.1.1.5 ! root     8296:                     CPU_POWERPC_MPC8572,      POWERPC_SVR_8572,      e500v2),
1.1.1.4   root     8297:     /* MPC8572E                                                              */
                   8298:     POWERPC_DEF_SVR("MPC8572E",
1.1.1.5 ! root     8299:                     CPU_POWERPC_MPC8572E,     POWERPC_SVR_8572E,     e500v2),
1.1.1.4   root     8300:     /* e600 family                                                           */
                   8301:     /* PowerPC e600 core                                                     */
                   8302:     POWERPC_DEF("e600",          CPU_POWERPC_e600,                   7400),
                   8303:     /* PowerPC e600 microcontrollers                                         */
                   8304: #if defined (TODO)
                   8305:     /* MPC8610                                                               */
                   8306:     POWERPC_DEF_SVR("MPC8610",
                   8307:                     CPU_POWERPC_MPC8610,      POWERPC_SVR_8610,      7400),
                   8308: #endif
                   8309:     /* MPC8641                                                               */
                   8310:     POWERPC_DEF_SVR("MPC8641",
                   8311:                     CPU_POWERPC_MPC8641,      POWERPC_SVR_8641,      7400),
                   8312:     /* MPC8641D                                                              */
                   8313:     POWERPC_DEF_SVR("MPC8641D",
                   8314:                     CPU_POWERPC_MPC8641D,     POWERPC_SVR_8641D,     7400),
                   8315:     /* 32 bits "classic" PowerPC                                             */
                   8316:     /* PowerPC 6xx family                                                    */
                   8317:     /* PowerPC 601                                                           */
                   8318:     POWERPC_DEF("601",           CPU_POWERPC_601,                    601v),
                   8319:     /* PowerPC 601v0                                                         */
                   8320:     POWERPC_DEF("601_v0",        CPU_POWERPC_601_v0,                 601),
                   8321:     /* PowerPC 601v1                                                         */
                   8322:     POWERPC_DEF("601_v1",        CPU_POWERPC_601_v1,                 601),
                   8323:     /* PowerPC 601v                                                          */
                   8324:     POWERPC_DEF("601v",          CPU_POWERPC_601v,                   601v),
                   8325:     /* PowerPC 601v2                                                         */
                   8326:     POWERPC_DEF("601_v2",        CPU_POWERPC_601_v2,                 601v),
                   8327:     /* PowerPC 602                                                           */
                   8328:     POWERPC_DEF("602",           CPU_POWERPC_602,                    602),
                   8329:     /* PowerPC 603                                                           */
                   8330:     POWERPC_DEF("603",           CPU_POWERPC_603,                    603),
                   8331:     /* Code name for PowerPC 603                                             */
                   8332:     POWERPC_DEF("Vanilla",       CPU_POWERPC_603,                    603),
                   8333:     /* PowerPC 603e (aka PID6)                                               */
                   8334:     POWERPC_DEF("603e",          CPU_POWERPC_603E,                   603E),
                   8335:     /* Code name for PowerPC 603e                                            */
                   8336:     POWERPC_DEF("Stretch",       CPU_POWERPC_603E,                   603E),
                   8337:     /* PowerPC 603e v1.1                                                     */
                   8338:     POWERPC_DEF("603e_v1.1",     CPU_POWERPC_603E_v11,               603E),
                   8339:     /* PowerPC 603e v1.2                                                     */
                   8340:     POWERPC_DEF("603e_v1.2",     CPU_POWERPC_603E_v12,               603E),
                   8341:     /* PowerPC 603e v1.3                                                     */
                   8342:     POWERPC_DEF("603e_v1.3",     CPU_POWERPC_603E_v13,               603E),
                   8343:     /* PowerPC 603e v1.4                                                     */
                   8344:     POWERPC_DEF("603e_v1.4",     CPU_POWERPC_603E_v14,               603E),
                   8345:     /* PowerPC 603e v2.2                                                     */
                   8346:     POWERPC_DEF("603e_v2.2",     CPU_POWERPC_603E_v22,               603E),
                   8347:     /* PowerPC 603e v3                                                       */
                   8348:     POWERPC_DEF("603e_v3",       CPU_POWERPC_603E_v3,                603E),
                   8349:     /* PowerPC 603e v4                                                       */
                   8350:     POWERPC_DEF("603e_v4",       CPU_POWERPC_603E_v4,                603E),
                   8351:     /* PowerPC 603e v4.1                                                     */
                   8352:     POWERPC_DEF("603e_v4.1",     CPU_POWERPC_603E_v41,               603E),
                   8353:     /* PowerPC 603e (aka PID7)                                               */
                   8354:     POWERPC_DEF("603e7",         CPU_POWERPC_603E7,                  603E),
                   8355:     /* PowerPC 603e7t                                                        */
                   8356:     POWERPC_DEF("603e7t",        CPU_POWERPC_603E7t,                 603E),
                   8357:     /* PowerPC 603e7v                                                        */
                   8358:     POWERPC_DEF("603e7v",        CPU_POWERPC_603E7v,                 603E),
                   8359:     /* Code name for PowerPC 603ev                                           */
                   8360:     POWERPC_DEF("Vaillant",      CPU_POWERPC_603E7v,                 603E),
                   8361:     /* PowerPC 603e7v1                                                       */
                   8362:     POWERPC_DEF("603e7v1",       CPU_POWERPC_603E7v1,                603E),
                   8363:     /* PowerPC 603e7v2                                                       */
                   8364:     POWERPC_DEF("603e7v2",       CPU_POWERPC_603E7v2,                603E),
                   8365:     /* PowerPC 603p (aka PID7v)                                              */
                   8366:     POWERPC_DEF("603p",          CPU_POWERPC_603P,                   603E),
                   8367:     /* PowerPC 603r (aka PID7t)                                              */
                   8368:     POWERPC_DEF("603r",          CPU_POWERPC_603R,                   603E),
                   8369:     /* Code name for PowerPC 603r                                            */
                   8370:     POWERPC_DEF("Goldeneye",     CPU_POWERPC_603R,                   603E),
                   8371:     /* PowerPC 604                                                           */
                   8372:     POWERPC_DEF("604",           CPU_POWERPC_604,                    604),
                   8373:     /* PowerPC 604e (aka PID9)                                               */
                   8374:     POWERPC_DEF("604e",          CPU_POWERPC_604E,                   604E),
                   8375:     /* Code name for PowerPC 604e                                            */
                   8376:     POWERPC_DEF("Sirocco",       CPU_POWERPC_604E,                   604E),
                   8377:     /* PowerPC 604e v1.0                                                     */
                   8378:     POWERPC_DEF("604e_v1.0",     CPU_POWERPC_604E_v10,               604E),
                   8379:     /* PowerPC 604e v2.2                                                     */
                   8380:     POWERPC_DEF("604e_v2.2",     CPU_POWERPC_604E_v22,               604E),
                   8381:     /* PowerPC 604e v2.4                                                     */
                   8382:     POWERPC_DEF("604e_v2.4",     CPU_POWERPC_604E_v24,               604E),
                   8383:     /* PowerPC 604r (aka PIDA)                                               */
                   8384:     POWERPC_DEF("604r",          CPU_POWERPC_604R,                   604E),
                   8385:     /* Code name for PowerPC 604r                                            */
                   8386:     POWERPC_DEF("Mach5",         CPU_POWERPC_604R,                   604E),
                   8387: #if defined(TODO)
                   8388:     /* PowerPC 604ev                                                         */
                   8389:     POWERPC_DEF("604ev",         CPU_POWERPC_604EV,                  604E),
                   8390: #endif
                   8391:     /* PowerPC 7xx family                                                    */
                   8392:     /* Generic PowerPC 740 (G3)                                              */
                   8393:     POWERPC_DEF("740",           CPU_POWERPC_7x0,                    740),
                   8394:     /* Code name for PowerPC 740                                             */
                   8395:     POWERPC_DEF("Arthur",        CPU_POWERPC_7x0,                    740),
                   8396:     /* Generic PowerPC 750 (G3)                                              */
                   8397:     POWERPC_DEF("750",           CPU_POWERPC_7x0,                    750),
                   8398:     /* Code name for PowerPC 750                                             */
                   8399:     POWERPC_DEF("Typhoon",       CPU_POWERPC_7x0,                    750),
                   8400:     /* PowerPC 740/750 is also known as G3                                   */
                   8401:     POWERPC_DEF("G3",            CPU_POWERPC_7x0,                    750),
                   8402:     /* PowerPC 740 v1.0 (G3)                                                 */
                   8403:     POWERPC_DEF("740_v1.0",      CPU_POWERPC_7x0_v10,                740),
                   8404:     /* PowerPC 750 v1.0 (G3)                                                 */
                   8405:     POWERPC_DEF("750_v1.0",      CPU_POWERPC_7x0_v10,                750),
                   8406:     /* PowerPC 740 v2.0 (G3)                                                 */
                   8407:     POWERPC_DEF("740_v2.0",      CPU_POWERPC_7x0_v20,                740),
                   8408:     /* PowerPC 750 v2.0 (G3)                                                 */
                   8409:     POWERPC_DEF("750_v2.0",      CPU_POWERPC_7x0_v20,                750),
                   8410:     /* PowerPC 740 v2.1 (G3)                                                 */
                   8411:     POWERPC_DEF("740_v2.1",      CPU_POWERPC_7x0_v21,                740),
                   8412:     /* PowerPC 750 v2.1 (G3)                                                 */
                   8413:     POWERPC_DEF("750_v2.1",      CPU_POWERPC_7x0_v21,                750),
                   8414:     /* PowerPC 740 v2.2 (G3)                                                 */
                   8415:     POWERPC_DEF("740_v2.2",      CPU_POWERPC_7x0_v22,                740),
                   8416:     /* PowerPC 750 v2.2 (G3)                                                 */
                   8417:     POWERPC_DEF("750_v2.2",      CPU_POWERPC_7x0_v22,                750),
                   8418:     /* PowerPC 740 v3.0 (G3)                                                 */
                   8419:     POWERPC_DEF("740_v3.0",      CPU_POWERPC_7x0_v30,                740),
                   8420:     /* PowerPC 750 v3.0 (G3)                                                 */
                   8421:     POWERPC_DEF("750_v3.0",      CPU_POWERPC_7x0_v30,                750),
                   8422:     /* PowerPC 740 v3.1 (G3)                                                 */
                   8423:     POWERPC_DEF("740_v3.1",      CPU_POWERPC_7x0_v31,                740),
                   8424:     /* PowerPC 750 v3.1 (G3)                                                 */
                   8425:     POWERPC_DEF("750_v3.1",      CPU_POWERPC_7x0_v31,                750),
                   8426:     /* PowerPC 740E (G3)                                                     */
                   8427:     POWERPC_DEF("740e",          CPU_POWERPC_740E,                   740),
                   8428:     /* PowerPC 750E (G3)                                                     */
                   8429:     POWERPC_DEF("750e",          CPU_POWERPC_750E,                   750),
                   8430:     /* PowerPC 740P (G3)                                                     */
                   8431:     POWERPC_DEF("740p",          CPU_POWERPC_7x0P,                   740),
                   8432:     /* PowerPC 750P (G3)                                                     */
                   8433:     POWERPC_DEF("750p",          CPU_POWERPC_7x0P,                   750),
                   8434:     /* Code name for PowerPC 740P/750P (G3)                                  */
                   8435:     POWERPC_DEF("Conan/Doyle",   CPU_POWERPC_7x0P,                   750),
                   8436:     /* PowerPC 750CL (G3 embedded)                                           */
                   8437:     POWERPC_DEF("750cl",         CPU_POWERPC_750CL,                  750cl),
                   8438:     /* PowerPC 750CL v1.0                                                    */
                   8439:     POWERPC_DEF("750cl_v1.0",    CPU_POWERPC_750CL_v10,              750cl),
                   8440:     /* PowerPC 750CL v2.0                                                    */
                   8441:     POWERPC_DEF("750cl_v2.0",    CPU_POWERPC_750CL_v20,              750cl),
                   8442:     /* PowerPC 750CX (G3 embedded)                                           */
                   8443:     POWERPC_DEF("750cx",         CPU_POWERPC_750CX,                  750cx),
                   8444:     /* PowerPC 750CX v1.0 (G3 embedded)                                      */
                   8445:     POWERPC_DEF("750cx_v1.0",    CPU_POWERPC_750CX_v10,              750cx),
                   8446:     /* PowerPC 750CX v2.1 (G3 embedded)                                      */
                   8447:     POWERPC_DEF("750cx_v2.0",    CPU_POWERPC_750CX_v20,              750cx),
                   8448:     /* PowerPC 750CX v2.1 (G3 embedded)                                      */
                   8449:     POWERPC_DEF("750cx_v2.1",    CPU_POWERPC_750CX_v21,              750cx),
                   8450:     /* PowerPC 750CX v2.2 (G3 embedded)                                      */
                   8451:     POWERPC_DEF("750cx_v2.2",    CPU_POWERPC_750CX_v22,              750cx),
                   8452:     /* PowerPC 750CXe (G3 embedded)                                          */
                   8453:     POWERPC_DEF("750cxe",        CPU_POWERPC_750CXE,                 750cx),
                   8454:     /* PowerPC 750CXe v2.1 (G3 embedded)                                     */
                   8455:     POWERPC_DEF("750cxe_v2.1",   CPU_POWERPC_750CXE_v21,             750cx),
                   8456:     /* PowerPC 750CXe v2.2 (G3 embedded)                                     */
                   8457:     POWERPC_DEF("750cxe_v2.2",   CPU_POWERPC_750CXE_v22,             750cx),
                   8458:     /* PowerPC 750CXe v2.3 (G3 embedded)                                     */
                   8459:     POWERPC_DEF("750cxe_v2.3",   CPU_POWERPC_750CXE_v23,             750cx),
                   8460:     /* PowerPC 750CXe v2.4 (G3 embedded)                                     */
                   8461:     POWERPC_DEF("750cxe_v2.4",   CPU_POWERPC_750CXE_v24,             750cx),
                   8462:     /* PowerPC 750CXe v2.4b (G3 embedded)                                    */
                   8463:     POWERPC_DEF("750cxe_v2.4b",  CPU_POWERPC_750CXE_v24b,            750cx),
                   8464:     /* PowerPC 750CXe v3.0 (G3 embedded)                                     */
                   8465:     POWERPC_DEF("750cxe_v3.0",   CPU_POWERPC_750CXE_v30,             750cx),
                   8466:     /* PowerPC 750CXe v3.1 (G3 embedded)                                     */
                   8467:     POWERPC_DEF("750cxe_v3.1",   CPU_POWERPC_750CXE_v31,             750cx),
                   8468:     /* PowerPC 750CXe v3.1b (G3 embedded)                                    */
                   8469:     POWERPC_DEF("750cxe_v3.1b",  CPU_POWERPC_750CXE_v31b,            750cx),
                   8470:     /* PowerPC 750CXr (G3 embedded)                                          */
                   8471:     POWERPC_DEF("750cxr",        CPU_POWERPC_750CXR,                 750cx),
                   8472:     /* PowerPC 750FL (G3 embedded)                                           */
                   8473:     POWERPC_DEF("750fl",         CPU_POWERPC_750FL,                  750fx),
                   8474:     /* PowerPC 750FX (G3 embedded)                                           */
                   8475:     POWERPC_DEF("750fx",         CPU_POWERPC_750FX,                  750fx),
                   8476:     /* PowerPC 750FX v1.0 (G3 embedded)                                      */
                   8477:     POWERPC_DEF("750fx_v1.0",    CPU_POWERPC_750FX_v10,              750fx),
                   8478:     /* PowerPC 750FX v2.0 (G3 embedded)                                      */
                   8479:     POWERPC_DEF("750fx_v2.0",    CPU_POWERPC_750FX_v20,              750fx),
                   8480:     /* PowerPC 750FX v2.1 (G3 embedded)                                      */
                   8481:     POWERPC_DEF("750fx_v2.1",    CPU_POWERPC_750FX_v21,              750fx),
                   8482:     /* PowerPC 750FX v2.2 (G3 embedded)                                      */
                   8483:     POWERPC_DEF("750fx_v2.2",    CPU_POWERPC_750FX_v22,              750fx),
                   8484:     /* PowerPC 750FX v2.3 (G3 embedded)                                      */
                   8485:     POWERPC_DEF("750fx_v2.3",    CPU_POWERPC_750FX_v23,              750fx),
                   8486:     /* PowerPC 750GL (G3 embedded)                                           */
                   8487:     POWERPC_DEF("750gl",         CPU_POWERPC_750GL,                  750gx),
                   8488:     /* PowerPC 750GX (G3 embedded)                                           */
                   8489:     POWERPC_DEF("750gx",         CPU_POWERPC_750GX,                  750gx),
                   8490:     /* PowerPC 750GX v1.0 (G3 embedded)                                      */
                   8491:     POWERPC_DEF("750gx_v1.0",    CPU_POWERPC_750GX_v10,              750gx),
                   8492:     /* PowerPC 750GX v1.1 (G3 embedded)                                      */
                   8493:     POWERPC_DEF("750gx_v1.1",    CPU_POWERPC_750GX_v11,              750gx),
                   8494:     /* PowerPC 750GX v1.2 (G3 embedded)                                      */
                   8495:     POWERPC_DEF("750gx_v1.2",    CPU_POWERPC_750GX_v12,              750gx),
                   8496:     /* PowerPC 750L (G3 embedded)                                            */
                   8497:     POWERPC_DEF("750l",          CPU_POWERPC_750L,                   750),
                   8498:     /* Code name for PowerPC 750L (G3 embedded)                              */
                   8499:     POWERPC_DEF("LoneStar",      CPU_POWERPC_750L,                   750),
                   8500:     /* PowerPC 750L v2.0 (G3 embedded)                                       */
                   8501:     POWERPC_DEF("750l_v2.0",     CPU_POWERPC_750L_v20,               750),
                   8502:     /* PowerPC 750L v2.1 (G3 embedded)                                       */
                   8503:     POWERPC_DEF("750l_v2.1",     CPU_POWERPC_750L_v21,               750),
                   8504:     /* PowerPC 750L v2.2 (G3 embedded)                                       */
                   8505:     POWERPC_DEF("750l_v2.2",     CPU_POWERPC_750L_v22,               750),
                   8506:     /* PowerPC 750L v3.0 (G3 embedded)                                       */
                   8507:     POWERPC_DEF("750l_v3.0",     CPU_POWERPC_750L_v30,               750),
                   8508:     /* PowerPC 750L v3.2 (G3 embedded)                                       */
                   8509:     POWERPC_DEF("750l_v3.2",     CPU_POWERPC_750L_v32,               750),
                   8510:     /* Generic PowerPC 745                                                   */
                   8511:     POWERPC_DEF("745",           CPU_POWERPC_7x5,                    745),
                   8512:     /* Generic PowerPC 755                                                   */
                   8513:     POWERPC_DEF("755",           CPU_POWERPC_7x5,                    755),
                   8514:     /* Code name for PowerPC 745/755                                         */
                   8515:     POWERPC_DEF("Goldfinger",    CPU_POWERPC_7x5,                    755),
                   8516:     /* PowerPC 745 v1.0                                                      */
                   8517:     POWERPC_DEF("745_v1.0",      CPU_POWERPC_7x5_v10,                745),
                   8518:     /* PowerPC 755 v1.0                                                      */
                   8519:     POWERPC_DEF("755_v1.0",      CPU_POWERPC_7x5_v10,                755),
                   8520:     /* PowerPC 745 v1.1                                                      */
                   8521:     POWERPC_DEF("745_v1.1",      CPU_POWERPC_7x5_v11,                745),
                   8522:     /* PowerPC 755 v1.1                                                      */
                   8523:     POWERPC_DEF("755_v1.1",      CPU_POWERPC_7x5_v11,                755),
                   8524:     /* PowerPC 745 v2.0                                                      */
                   8525:     POWERPC_DEF("745_v2.0",      CPU_POWERPC_7x5_v20,                745),
                   8526:     /* PowerPC 755 v2.0                                                      */
                   8527:     POWERPC_DEF("755_v2.0",      CPU_POWERPC_7x5_v20,                755),
                   8528:     /* PowerPC 745 v2.1                                                      */
                   8529:     POWERPC_DEF("745_v2.1",      CPU_POWERPC_7x5_v21,                745),
                   8530:     /* PowerPC 755 v2.1                                                      */
                   8531:     POWERPC_DEF("755_v2.1",      CPU_POWERPC_7x5_v21,                755),
                   8532:     /* PowerPC 745 v2.2                                                      */
                   8533:     POWERPC_DEF("745_v2.2",      CPU_POWERPC_7x5_v22,                745),
                   8534:     /* PowerPC 755 v2.2                                                      */
                   8535:     POWERPC_DEF("755_v2.2",      CPU_POWERPC_7x5_v22,                755),
                   8536:     /* PowerPC 745 v2.3                                                      */
                   8537:     POWERPC_DEF("745_v2.3",      CPU_POWERPC_7x5_v23,                745),
                   8538:     /* PowerPC 755 v2.3                                                      */
                   8539:     POWERPC_DEF("755_v2.3",      CPU_POWERPC_7x5_v23,                755),
                   8540:     /* PowerPC 745 v2.4                                                      */
                   8541:     POWERPC_DEF("745_v2.4",      CPU_POWERPC_7x5_v24,                745),
                   8542:     /* PowerPC 755 v2.4                                                      */
                   8543:     POWERPC_DEF("755_v2.4",      CPU_POWERPC_7x5_v24,                755),
                   8544:     /* PowerPC 745 v2.5                                                      */
                   8545:     POWERPC_DEF("745_v2.5",      CPU_POWERPC_7x5_v25,                745),
                   8546:     /* PowerPC 755 v2.5                                                      */
                   8547:     POWERPC_DEF("755_v2.5",      CPU_POWERPC_7x5_v25,                755),
                   8548:     /* PowerPC 745 v2.6                                                      */
                   8549:     POWERPC_DEF("745_v2.6",      CPU_POWERPC_7x5_v26,                745),
                   8550:     /* PowerPC 755 v2.6                                                      */
                   8551:     POWERPC_DEF("755_v2.6",      CPU_POWERPC_7x5_v26,                755),
                   8552:     /* PowerPC 745 v2.7                                                      */
                   8553:     POWERPC_DEF("745_v2.7",      CPU_POWERPC_7x5_v27,                745),
                   8554:     /* PowerPC 755 v2.7                                                      */
                   8555:     POWERPC_DEF("755_v2.7",      CPU_POWERPC_7x5_v27,                755),
                   8556:     /* PowerPC 745 v2.8                                                      */
                   8557:     POWERPC_DEF("745_v2.8",      CPU_POWERPC_7x5_v28,                745),
                   8558:     /* PowerPC 755 v2.8                                                      */
                   8559:     POWERPC_DEF("755_v2.8",      CPU_POWERPC_7x5_v28,                755),
                   8560: #if defined (TODO)
                   8561:     /* PowerPC 745P (G3)                                                     */
                   8562:     POWERPC_DEF("745p",          CPU_POWERPC_7x5P,                   745),
                   8563:     /* PowerPC 755P (G3)                                                     */
                   8564:     POWERPC_DEF("755p",          CPU_POWERPC_7x5P,                   755),
                   8565: #endif
                   8566:     /* PowerPC 74xx family                                                   */
                   8567:     /* PowerPC 7400 (G4)                                                     */
                   8568:     POWERPC_DEF("7400",          CPU_POWERPC_7400,                   7400),
                   8569:     /* Code name for PowerPC 7400                                            */
                   8570:     POWERPC_DEF("Max",           CPU_POWERPC_7400,                   7400),
                   8571:     /* PowerPC 74xx is also well known as G4                                 */
                   8572:     POWERPC_DEF("G4",            CPU_POWERPC_7400,                   7400),
                   8573:     /* PowerPC 7400 v1.0 (G4)                                                */
                   8574:     POWERPC_DEF("7400_v1.0",     CPU_POWERPC_7400_v10,               7400),
                   8575:     /* PowerPC 7400 v1.1 (G4)                                                */
                   8576:     POWERPC_DEF("7400_v1.1",     CPU_POWERPC_7400_v11,               7400),
                   8577:     /* PowerPC 7400 v2.0 (G4)                                                */
                   8578:     POWERPC_DEF("7400_v2.0",     CPU_POWERPC_7400_v20,               7400),
                   8579:     /* PowerPC 7400 v2.1 (G4)                                                */
                   8580:     POWERPC_DEF("7400_v2.1",     CPU_POWERPC_7400_v21,               7400),
                   8581:     /* PowerPC 7400 v2.2 (G4)                                                */
                   8582:     POWERPC_DEF("7400_v2.2",     CPU_POWERPC_7400_v22,               7400),
                   8583:     /* PowerPC 7400 v2.6 (G4)                                                */
                   8584:     POWERPC_DEF("7400_v2.6",     CPU_POWERPC_7400_v26,               7400),
                   8585:     /* PowerPC 7400 v2.7 (G4)                                                */
                   8586:     POWERPC_DEF("7400_v2.7",     CPU_POWERPC_7400_v27,               7400),
                   8587:     /* PowerPC 7400 v2.8 (G4)                                                */
                   8588:     POWERPC_DEF("7400_v2.8",     CPU_POWERPC_7400_v28,               7400),
                   8589:     /* PowerPC 7400 v2.9 (G4)                                                */
                   8590:     POWERPC_DEF("7400_v2.9",     CPU_POWERPC_7400_v29,               7400),
                   8591:     /* PowerPC 7410 (G4)                                                     */
                   8592:     POWERPC_DEF("7410",          CPU_POWERPC_7410,                   7410),
                   8593:     /* Code name for PowerPC 7410                                            */
                   8594:     POWERPC_DEF("Nitro",         CPU_POWERPC_7410,                   7410),
                   8595:     /* PowerPC 7410 v1.0 (G4)                                                */
                   8596:     POWERPC_DEF("7410_v1.0",     CPU_POWERPC_7410_v10,               7410),
                   8597:     /* PowerPC 7410 v1.1 (G4)                                                */
                   8598:     POWERPC_DEF("7410_v1.1",     CPU_POWERPC_7410_v11,               7410),
                   8599:     /* PowerPC 7410 v1.2 (G4)                                                */
                   8600:     POWERPC_DEF("7410_v1.2",     CPU_POWERPC_7410_v12,               7410),
                   8601:     /* PowerPC 7410 v1.3 (G4)                                                */
                   8602:     POWERPC_DEF("7410_v1.3",     CPU_POWERPC_7410_v13,               7410),
                   8603:     /* PowerPC 7410 v1.4 (G4)                                                */
                   8604:     POWERPC_DEF("7410_v1.4",     CPU_POWERPC_7410_v14,               7410),
                   8605:     /* PowerPC 7448 (G4)                                                     */
                   8606:     POWERPC_DEF("7448",          CPU_POWERPC_7448,                   7400),
                   8607:     /* PowerPC 7448 v1.0 (G4)                                                */
                   8608:     POWERPC_DEF("7448_v1.0",     CPU_POWERPC_7448_v10,               7400),
                   8609:     /* PowerPC 7448 v1.1 (G4)                                                */
                   8610:     POWERPC_DEF("7448_v1.1",     CPU_POWERPC_7448_v11,               7400),
                   8611:     /* PowerPC 7448 v2.0 (G4)                                                */
                   8612:     POWERPC_DEF("7448_v2.0",     CPU_POWERPC_7448_v20,               7400),
                   8613:     /* PowerPC 7448 v2.1 (G4)                                                */
                   8614:     POWERPC_DEF("7448_v2.1",     CPU_POWERPC_7448_v21,               7400),
                   8615:     /* PowerPC 7450 (G4)                                                     */
                   8616:     POWERPC_DEF("7450",          CPU_POWERPC_7450,                   7450),
                   8617:     /* Code name for PowerPC 7450                                            */
                   8618:     POWERPC_DEF("Vger",          CPU_POWERPC_7450,                   7450),
                   8619:     /* PowerPC 7450 v1.0 (G4)                                                */
                   8620:     POWERPC_DEF("7450_v1.0",     CPU_POWERPC_7450_v10,               7450),
                   8621:     /* PowerPC 7450 v1.1 (G4)                                                */
                   8622:     POWERPC_DEF("7450_v1.1",     CPU_POWERPC_7450_v11,               7450),
                   8623:     /* PowerPC 7450 v1.2 (G4)                                                */
                   8624:     POWERPC_DEF("7450_v1.2",     CPU_POWERPC_7450_v12,               7450),
                   8625:     /* PowerPC 7450 v2.0 (G4)                                                */
                   8626:     POWERPC_DEF(&qu