Annotation of qemu/target-ppc/translate_init.c, revision 1.1.1.8

1.1       root        1: /*
                      2:  *  PowerPC CPU initialization for qemu.
1.1.1.4   root        3:  *
                      4:  *  Copyright (c) 2003-2007 Jocelyn Mayer
1.1       root        5:  *
                      6:  * This library is free software; you can redistribute it and/or
                      7:  * modify it under the terms of the GNU Lesser General Public
                      8:  * License as published by the Free Software Foundation; either
                      9:  * version 2 of the License, or (at your option) any later version.
                     10:  *
                     11:  * This library is distributed in the hope that it will be useful,
                     12:  * but WITHOUT ANY WARRANTY; without even the implied warranty of
                     13:  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
                     14:  * Lesser General Public License for more details.
                     15:  *
                     16:  * You should have received a copy of the GNU Lesser General Public
1.1.1.6   root       17:  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
1.1       root       18:  */
                     19: 
                     20: /* A lot of PowerPC definition have been included here.
                     21:  * Most of them are not usable for now but have been kept
                     22:  * inside "#if defined(TODO) ... #endif" statements to make tests easier.
                     23:  */
                     24: 
1.1.1.4   root       25: #include "dis-asm.h"
1.1.1.5   root       26: #include "gdbstub.h"
1.1.1.4   root       27: 
1.1       root       28: //#define PPC_DUMP_CPU
                     29: //#define PPC_DEBUG_SPR
1.1.1.4   root       30: //#define PPC_DUMP_SPR_ACCESSES
                     31: #if defined(CONFIG_USER_ONLY)
                     32: #define TODO_USER_ONLY 1
                     33: #endif
1.1       root       34: 
                     35: struct ppc_def_t {
1.1.1.5   root       36:     const char *name;
1.1       root       37:     uint32_t pvr;
1.1.1.4   root       38:     uint32_t svr;
                     39:     uint64_t insns_flags;
1.1       root       40:     uint64_t msr_mask;
1.1.1.4   root       41:     powerpc_mmu_t   mmu_model;
                     42:     powerpc_excp_t  excp_model;
                     43:     powerpc_input_t bus_model;
                     44:     uint32_t flags;
                     45:     int bfd_mach;
                     46:     void (*init_proc)(CPUPPCState *env);
                     47:     int  (*check_pow)(CPUPPCState *env);
1.1       root       48: };
                     49: 
1.1.1.4   root       50: /* For user-mode emulation, we don't emulate any IRQ controller */
                     51: #if defined(CONFIG_USER_ONLY)
                     52: #define PPC_IRQ_INIT_FN(name)                                                 \
                     53: static inline void glue(glue(ppc, name),_irq_init) (CPUPPCState *env)         \
                     54: {                                                                             \
                     55: }
                     56: #else
                     57: #define PPC_IRQ_INIT_FN(name)                                                 \
                     58: void glue(glue(ppc, name),_irq_init) (CPUPPCState *env);
                     59: #endif
                     60: 
                     61: PPC_IRQ_INIT_FN(40x);
                     62: PPC_IRQ_INIT_FN(6xx);
                     63: PPC_IRQ_INIT_FN(970);
1.1.1.5   root       64: PPC_IRQ_INIT_FN(e500);
1.1.1.4   root       65: 
1.1       root       66: /* Generic callbacks:
                     67:  * do nothing but store/retrieve spr value
                     68:  */
1.1.1.5   root       69: static void spr_read_generic (void *opaque, int gprn, int sprn)
1.1       root       70: {
1.1.1.5   root       71:     gen_load_spr(cpu_gpr[gprn], sprn);
                     72: #ifdef PPC_DUMP_SPR_ACCESSES
                     73:     {
                     74:         TCGv t0 = tcg_const_i32(sprn);
                     75:         gen_helper_load_dump_spr(t0);
                     76:         tcg_temp_free_i32(t0);
                     77:     }
                     78: #endif
1.1       root       79: }
                     80: 
1.1.1.5   root       81: static void spr_write_generic (void *opaque, int sprn, int gprn)
1.1       root       82: {
1.1.1.5   root       83:     gen_store_spr(sprn, cpu_gpr[gprn]);
                     84: #ifdef PPC_DUMP_SPR_ACCESSES
                     85:     {
                     86:         TCGv t0 = tcg_const_i32(sprn);
                     87:         gen_helper_store_dump_spr(t0);
                     88:         tcg_temp_free_i32(t0);
                     89:     }
1.1.1.4   root       90: #endif
1.1.1.5   root       91: }
1.1.1.4   root       92: 
                     93: #if !defined(CONFIG_USER_ONLY)
1.1.1.5   root       94: static void spr_write_clear (void *opaque, int sprn, int gprn)
1.1.1.4   root       95: {
1.1.1.5   root       96:     TCGv t0 = tcg_temp_new();
                     97:     TCGv t1 = tcg_temp_new();
                     98:     gen_load_spr(t0, sprn);
                     99:     tcg_gen_neg_tl(t1, cpu_gpr[gprn]);
                    100:     tcg_gen_and_tl(t0, t0, t1);
                    101:     gen_store_spr(sprn, t0);
                    102:     tcg_temp_free(t0);
                    103:     tcg_temp_free(t1);
1.1.1.4   root      104: }
                    105: #endif
1.1       root      106: 
1.1.1.4   root      107: /* SPR common to all PowerPC */
1.1       root      108: /* XER */
1.1.1.5   root      109: static void spr_read_xer (void *opaque, int gprn, int sprn)
1.1       root      110: {
1.1.1.5   root      111:     tcg_gen_mov_tl(cpu_gpr[gprn], cpu_xer);
1.1       root      112: }
                    113: 
1.1.1.5   root      114: static void spr_write_xer (void *opaque, int sprn, int gprn)
1.1       root      115: {
1.1.1.5   root      116:     tcg_gen_mov_tl(cpu_xer, cpu_gpr[gprn]);
1.1       root      117: }
                    118: 
                    119: /* LR */
1.1.1.5   root      120: static void spr_read_lr (void *opaque, int gprn, int sprn)
1.1       root      121: {
1.1.1.5   root      122:     tcg_gen_mov_tl(cpu_gpr[gprn], cpu_lr);
1.1       root      123: }
                    124: 
1.1.1.5   root      125: static void spr_write_lr (void *opaque, int sprn, int gprn)
1.1       root      126: {
1.1.1.5   root      127:     tcg_gen_mov_tl(cpu_lr, cpu_gpr[gprn]);
1.1       root      128: }
                    129: 
                    130: /* CTR */
1.1.1.5   root      131: static void spr_read_ctr (void *opaque, int gprn, int sprn)
1.1       root      132: {
1.1.1.5   root      133:     tcg_gen_mov_tl(cpu_gpr[gprn], cpu_ctr);
1.1       root      134: }
                    135: 
1.1.1.5   root      136: static void spr_write_ctr (void *opaque, int sprn, int gprn)
1.1       root      137: {
1.1.1.5   root      138:     tcg_gen_mov_tl(cpu_ctr, cpu_gpr[gprn]);
1.1       root      139: }
                    140: 
                    141: /* User read access to SPR */
                    142: /* USPRx */
                    143: /* UMMCRx */
                    144: /* UPMCx */
                    145: /* USIA */
                    146: /* UDECR */
1.1.1.5   root      147: static void spr_read_ureg (void *opaque, int gprn, int sprn)
1.1       root      148: {
1.1.1.5   root      149:     gen_load_spr(cpu_gpr[gprn], sprn + 0x10);
1.1       root      150: }
                    151: 
1.1.1.4   root      152: /* SPR common to all non-embedded PowerPC */
1.1       root      153: /* DECR */
1.1.1.4   root      154: #if !defined(CONFIG_USER_ONLY)
1.1.1.5   root      155: static void spr_read_decr (void *opaque, int gprn, int sprn)
1.1       root      156: {
1.1.1.5   root      157:     gen_helper_load_decr(cpu_gpr[gprn]);
1.1       root      158: }
                    159: 
1.1.1.5   root      160: static void spr_write_decr (void *opaque, int sprn, int gprn)
1.1       root      161: {
1.1.1.5   root      162:     gen_helper_store_decr(cpu_gpr[gprn]);
1.1       root      163: }
1.1.1.4   root      164: #endif
1.1       root      165: 
1.1.1.4   root      166: /* SPR common to all non-embedded PowerPC, except 601 */
1.1       root      167: /* Time base */
1.1.1.5   root      168: static void spr_read_tbl (void *opaque, int gprn, int sprn)
1.1       root      169: {
1.1.1.5   root      170:     gen_helper_load_tbl(cpu_gpr[gprn]);
1.1       root      171: }
                    172: 
1.1.1.5   root      173: static void spr_read_tbu (void *opaque, int gprn, int sprn)
1.1       root      174: {
1.1.1.5   root      175:     gen_helper_load_tbu(cpu_gpr[gprn]);
1.1       root      176: }
                    177: 
1.1.1.4   root      178: __attribute__ (( unused ))
1.1.1.5   root      179: static void spr_read_atbl (void *opaque, int gprn, int sprn)
1.1       root      180: {
1.1.1.5   root      181:     gen_helper_load_atbl(cpu_gpr[gprn]);
1.1.1.4   root      182: }
                    183: 
                    184: __attribute__ (( unused ))
1.1.1.5   root      185: static void spr_read_atbu (void *opaque, int gprn, int sprn)
1.1.1.4   root      186: {
1.1.1.5   root      187:     gen_helper_load_atbu(cpu_gpr[gprn]);
1.1.1.4   root      188: }
                    189: 
                    190: #if !defined(CONFIG_USER_ONLY)
1.1.1.5   root      191: static void spr_write_tbl (void *opaque, int sprn, int gprn)
1.1.1.4   root      192: {
1.1.1.5   root      193:     gen_helper_store_tbl(cpu_gpr[gprn]);
1.1       root      194: }
                    195: 
1.1.1.5   root      196: static void spr_write_tbu (void *opaque, int sprn, int gprn)
1.1       root      197: {
1.1.1.5   root      198:     gen_helper_store_tbu(cpu_gpr[gprn]);
1.1       root      199: }
                    200: 
1.1.1.4   root      201: __attribute__ (( unused ))
1.1.1.5   root      202: static void spr_write_atbl (void *opaque, int sprn, int gprn)
1.1.1.4   root      203: {
1.1.1.5   root      204:     gen_helper_store_atbl(cpu_gpr[gprn]);
1.1.1.4   root      205: }
                    206: 
                    207: __attribute__ (( unused ))
1.1.1.5   root      208: static void spr_write_atbu (void *opaque, int sprn, int gprn)
1.1.1.4   root      209: {
1.1.1.5   root      210:     gen_helper_store_atbu(cpu_gpr[gprn]);
1.1.1.4   root      211: }
                    212: #endif
                    213: 
                    214: #if !defined(CONFIG_USER_ONLY)
1.1       root      215: /* IBAT0U...IBAT0U */
                    216: /* IBAT0L...IBAT7L */
1.1.1.5   root      217: static void spr_read_ibat (void *opaque, int gprn, int sprn)
1.1       root      218: {
1.1.1.5   root      219:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, IBAT[sprn & 1][(sprn - SPR_IBAT0U) / 2]));
1.1       root      220: }
                    221: 
1.1.1.5   root      222: static void spr_read_ibat_h (void *opaque, int gprn, int sprn)
1.1       root      223: {
1.1.1.5   root      224:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, IBAT[sprn & 1][(sprn - SPR_IBAT4U) / 2]));
1.1       root      225: }
                    226: 
1.1.1.5   root      227: static void spr_write_ibatu (void *opaque, int sprn, int gprn)
1.1       root      228: {
1.1.1.5   root      229:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_IBAT0U) / 2);
                    230:     gen_helper_store_ibatu(t0, cpu_gpr[gprn]);
                    231:     tcg_temp_free_i32(t0);
1.1       root      232: }
                    233: 
1.1.1.5   root      234: static void spr_write_ibatu_h (void *opaque, int sprn, int gprn)
1.1       root      235: {
1.1.1.7   root      236:     TCGv_i32 t0 = tcg_const_i32(((sprn - SPR_IBAT4U) / 2) + 4);
1.1.1.5   root      237:     gen_helper_store_ibatu(t0, cpu_gpr[gprn]);
                    238:     tcg_temp_free_i32(t0);
1.1       root      239: }
                    240: 
1.1.1.5   root      241: static void spr_write_ibatl (void *opaque, int sprn, int gprn)
1.1       root      242: {
1.1.1.5   root      243:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_IBAT0L) / 2);
                    244:     gen_helper_store_ibatl(t0, cpu_gpr[gprn]);
                    245:     tcg_temp_free_i32(t0);
1.1       root      246: }
                    247: 
1.1.1.5   root      248: static void spr_write_ibatl_h (void *opaque, int sprn, int gprn)
1.1       root      249: {
1.1.1.7   root      250:     TCGv_i32 t0 = tcg_const_i32(((sprn - SPR_IBAT4L) / 2) + 4);
1.1.1.5   root      251:     gen_helper_store_ibatl(t0, cpu_gpr[gprn]);
                    252:     tcg_temp_free_i32(t0);
1.1       root      253: }
                    254: 
                    255: /* DBAT0U...DBAT7U */
                    256: /* DBAT0L...DBAT7L */
1.1.1.5   root      257: static void spr_read_dbat (void *opaque, int gprn, int sprn)
1.1       root      258: {
1.1.1.5   root      259:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, DBAT[sprn & 1][(sprn - SPR_DBAT0U) / 2]));
1.1       root      260: }
                    261: 
1.1.1.5   root      262: static void spr_read_dbat_h (void *opaque, int gprn, int sprn)
1.1       root      263: {
1.1.1.5   root      264:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, DBAT[sprn & 1][((sprn - SPR_DBAT4U) / 2) + 4]));
1.1       root      265: }
                    266: 
1.1.1.5   root      267: static void spr_write_dbatu (void *opaque, int sprn, int gprn)
1.1       root      268: {
1.1.1.5   root      269:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_DBAT0U) / 2);
                    270:     gen_helper_store_dbatu(t0, cpu_gpr[gprn]);
                    271:     tcg_temp_free_i32(t0);
1.1       root      272: }
                    273: 
1.1.1.5   root      274: static void spr_write_dbatu_h (void *opaque, int sprn, int gprn)
1.1       root      275: {
1.1.1.5   root      276:     TCGv_i32 t0 = tcg_const_i32(((sprn - SPR_DBAT4U) / 2) + 4);
                    277:     gen_helper_store_dbatu(t0, cpu_gpr[gprn]);
                    278:     tcg_temp_free_i32(t0);
1.1       root      279: }
                    280: 
1.1.1.5   root      281: static void spr_write_dbatl (void *opaque, int sprn, int gprn)
1.1       root      282: {
1.1.1.5   root      283:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_DBAT0L) / 2);
                    284:     gen_helper_store_dbatl(t0, cpu_gpr[gprn]);
                    285:     tcg_temp_free_i32(t0);
1.1       root      286: }
                    287: 
1.1.1.5   root      288: static void spr_write_dbatl_h (void *opaque, int sprn, int gprn)
1.1       root      289: {
1.1.1.5   root      290:     TCGv_i32 t0 = tcg_const_i32(((sprn - SPR_DBAT4L) / 2) + 4);
                    291:     gen_helper_store_dbatl(t0, cpu_gpr[gprn]);
                    292:     tcg_temp_free_i32(t0);
1.1       root      293: }
                    294: 
                    295: /* SDR1 */
1.1.1.5   root      296: static void spr_read_sdr1 (void *opaque, int gprn, int sprn)
1.1       root      297: {
1.1.1.5   root      298:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, sdr1));
1.1       root      299: }
                    300: 
1.1.1.5   root      301: static void spr_write_sdr1 (void *opaque, int sprn, int gprn)
1.1       root      302: {
1.1.1.5   root      303:     gen_helper_store_sdr1(cpu_gpr[gprn]);
1.1.1.4   root      304: }
                    305: 
                    306: /* 64 bits PowerPC specific SPRs */
                    307: /* ASR */
                    308: #if defined(TARGET_PPC64)
1.1.1.5   root      309: static void spr_read_hior (void *opaque, int gprn, int sprn)
                    310: {
                    311:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, excp_prefix));
                    312: }
                    313: 
                    314: static void spr_write_hior (void *opaque, int sprn, int gprn)
1.1.1.4   root      315: {
1.1.1.5   root      316:     TCGv t0 = tcg_temp_new();
                    317:     tcg_gen_andi_tl(t0, cpu_gpr[gprn], 0x3FFFFF00000ULL);
                    318:     tcg_gen_st_tl(t0, cpu_env, offsetof(CPUState, excp_prefix));
                    319:     tcg_temp_free(t0);
1.1.1.4   root      320: }
                    321: 
1.1.1.5   root      322: static void spr_read_asr (void *opaque, int gprn, int sprn)
1.1.1.4   root      323: {
1.1.1.5   root      324:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, asr));
                    325: }
                    326: 
                    327: static void spr_write_asr (void *opaque, int sprn, int gprn)
                    328: {
                    329:     gen_helper_store_asr(cpu_gpr[gprn]);
1.1.1.4   root      330: }
                    331: #endif
                    332: #endif
                    333: 
                    334: /* PowerPC 601 specific registers */
                    335: /* RTC */
1.1.1.5   root      336: static void spr_read_601_rtcl (void *opaque, int gprn, int sprn)
1.1.1.4   root      337: {
1.1.1.5   root      338:     gen_helper_load_601_rtcl(cpu_gpr[gprn]);
1.1.1.4   root      339: }
                    340: 
1.1.1.5   root      341: static void spr_read_601_rtcu (void *opaque, int gprn, int sprn)
1.1.1.4   root      342: {
1.1.1.5   root      343:     gen_helper_load_601_rtcu(cpu_gpr[gprn]);
1.1.1.4   root      344: }
                    345: 
                    346: #if !defined(CONFIG_USER_ONLY)
1.1.1.5   root      347: static void spr_write_601_rtcu (void *opaque, int sprn, int gprn)
1.1.1.4   root      348: {
1.1.1.5   root      349:     gen_helper_store_601_rtcu(cpu_gpr[gprn]);
1.1.1.4   root      350: }
                    351: 
1.1.1.5   root      352: static void spr_write_601_rtcl (void *opaque, int sprn, int gprn)
1.1.1.4   root      353: {
1.1.1.5   root      354:     gen_helper_store_601_rtcl(cpu_gpr[gprn]);
1.1.1.4   root      355: }
                    356: 
1.1.1.5   root      357: static void spr_write_hid0_601 (void *opaque, int sprn, int gprn)
1.1.1.4   root      358: {
1.1       root      359:     DisasContext *ctx = opaque;
                    360: 
1.1.1.5   root      361:     gen_helper_store_hid0_601(cpu_gpr[gprn]);
1.1.1.4   root      362:     /* Must stop the translation as endianness may have changed */
1.1.1.5   root      363:     gen_stop_exception(ctx);
1.1.1.4   root      364: }
                    365: #endif
                    366: 
                    367: /* Unified bats */
                    368: #if !defined(CONFIG_USER_ONLY)
1.1.1.5   root      369: static void spr_read_601_ubat (void *opaque, int gprn, int sprn)
1.1.1.4   root      370: {
1.1.1.5   root      371:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, IBAT[sprn & 1][(sprn - SPR_IBAT0U) / 2]));
1.1.1.4   root      372: }
                    373: 
1.1.1.5   root      374: static void spr_write_601_ubatu (void *opaque, int sprn, int gprn)
1.1.1.4   root      375: {
1.1.1.5   root      376:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_IBAT0U) / 2);
                    377:     gen_helper_store_601_batl(t0, cpu_gpr[gprn]);
                    378:     tcg_temp_free_i32(t0);
1.1.1.4   root      379: }
                    380: 
1.1.1.5   root      381: static void spr_write_601_ubatl (void *opaque, int sprn, int gprn)
1.1.1.4   root      382: {
1.1.1.5   root      383:     TCGv_i32 t0 = tcg_const_i32((sprn - SPR_IBAT0U) / 2);
                    384:     gen_helper_store_601_batu(t0, cpu_gpr[gprn]);
                    385:     tcg_temp_free_i32(t0);
1.1.1.4   root      386: }
                    387: #endif
                    388: 
                    389: /* PowerPC 40x specific registers */
                    390: #if !defined(CONFIG_USER_ONLY)
1.1.1.5   root      391: static void spr_read_40x_pit (void *opaque, int gprn, int sprn)
1.1.1.4   root      392: {
1.1.1.5   root      393:     gen_helper_load_40x_pit(cpu_gpr[gprn]);
1.1.1.4   root      394: }
                    395: 
1.1.1.5   root      396: static void spr_write_40x_pit (void *opaque, int sprn, int gprn)
1.1.1.4   root      397: {
1.1.1.5   root      398:     gen_helper_store_40x_pit(cpu_gpr[gprn]);
1.1.1.4   root      399: }
                    400: 
1.1.1.5   root      401: static void spr_write_40x_dbcr0 (void *opaque, int sprn, int gprn)
1.1.1.4   root      402: {
                    403:     DisasContext *ctx = opaque;
                    404: 
1.1.1.5   root      405:     gen_helper_store_40x_dbcr0(cpu_gpr[gprn]);
1.1.1.4   root      406:     /* We must stop translation as we may have rebooted */
1.1.1.5   root      407:     gen_stop_exception(ctx);
1.1.1.4   root      408: }
                    409: 
1.1.1.5   root      410: static void spr_write_40x_sler (void *opaque, int sprn, int gprn)
1.1.1.4   root      411: {
1.1.1.5   root      412:     gen_helper_store_40x_sler(cpu_gpr[gprn]);
1.1.1.4   root      413: }
                    414: 
1.1.1.5   root      415: static void spr_write_booke_tcr (void *opaque, int sprn, int gprn)
1.1.1.4   root      416: {
1.1.1.5   root      417:     gen_helper_store_booke_tcr(cpu_gpr[gprn]);
1.1.1.4   root      418: }
                    419: 
1.1.1.5   root      420: static void spr_write_booke_tsr (void *opaque, int sprn, int gprn)
1.1.1.4   root      421: {
1.1.1.5   root      422:     gen_helper_store_booke_tsr(cpu_gpr[gprn]);
1.1.1.4   root      423: }
                    424: #endif
                    425: 
                    426: /* PowerPC 403 specific registers */
                    427: /* PBL1 / PBU1 / PBL2 / PBU2 */
                    428: #if !defined(CONFIG_USER_ONLY)
1.1.1.5   root      429: static void spr_read_403_pbr (void *opaque, int gprn, int sprn)
1.1.1.4   root      430: {
1.1.1.5   root      431:     tcg_gen_ld_tl(cpu_gpr[gprn], cpu_env, offsetof(CPUState, pb[sprn - SPR_403_PBL1]));
1.1.1.4   root      432: }
                    433: 
1.1.1.5   root      434: static void spr_write_403_pbr (void *opaque, int sprn, int gprn)
1.1.1.4   root      435: {
1.1.1.5   root      436:     TCGv_i32 t0 = tcg_const_i32(sprn - SPR_403_PBL1);
                    437:     gen_helper_store_403_pbr(t0, cpu_gpr[gprn]);
                    438:     tcg_temp_free_i32(t0);
1.1       root      439: }
                    440: 
1.1.1.5   root      441: static void spr_write_pir (void *opaque, int sprn, int gprn)
1.1       root      442: {
1.1.1.5   root      443:     TCGv t0 = tcg_temp_new();
                    444:     tcg_gen_andi_tl(t0, cpu_gpr[gprn], 0xF);
                    445:     gen_store_spr(SPR_PIR, t0);
                    446:     tcg_temp_free(t0);
1.1       root      447: }
1.1.1.4   root      448: #endif
                    449: 
1.1.1.6   root      450: /* SPE specific registers */
                    451: static void spr_read_spefscr (void *opaque, int gprn, int sprn)
                    452: {
                    453:     TCGv_i32 t0 = tcg_temp_new_i32();
                    454:     tcg_gen_ld_i32(t0, cpu_env, offsetof(CPUState, spe_fscr));
                    455:     tcg_gen_extu_i32_tl(cpu_gpr[gprn], t0);
                    456:     tcg_temp_free_i32(t0);
                    457: }
                    458: 
                    459: static void spr_write_spefscr (void *opaque, int sprn, int gprn)
                    460: {
                    461:     TCGv_i32 t0 = tcg_temp_new_i32();
                    462:     tcg_gen_trunc_tl_i32(t0, cpu_gpr[gprn]);
                    463:     tcg_gen_st_i32(t0, cpu_env, offsetof(CPUState, spe_fscr));
                    464:     tcg_temp_free_i32(t0);
                    465: }
                    466: 
1.1.1.4   root      467: #if !defined(CONFIG_USER_ONLY)
                    468: /* Callback used to write the exception vector base */
1.1.1.5   root      469: static void spr_write_excp_prefix (void *opaque, int sprn, int gprn)
1.1.1.4   root      470: {
1.1.1.5   root      471:     TCGv t0 = tcg_temp_new();
                    472:     tcg_gen_ld_tl(t0, cpu_env, offsetof(CPUState, ivpr_mask));
                    473:     tcg_gen_and_tl(t0, t0, cpu_gpr[gprn]);
                    474:     tcg_gen_st_tl(t0, cpu_env, offsetof(CPUState, excp_prefix));
                    475:     gen_store_spr(sprn, t0);
1.1.1.6   root      476:     tcg_temp_free(t0);
1.1.1.4   root      477: }
                    478: 
1.1.1.5   root      479: static void spr_write_excp_vector (void *opaque, int sprn, int gprn)
1.1.1.4   root      480: {
                    481:     DisasContext *ctx = opaque;
                    482: 
                    483:     if (sprn >= SPR_BOOKE_IVOR0 && sprn <= SPR_BOOKE_IVOR15) {
1.1.1.5   root      484:         TCGv t0 = tcg_temp_new();
                    485:         tcg_gen_ld_tl(t0, cpu_env, offsetof(CPUState, ivor_mask));
                    486:         tcg_gen_and_tl(t0, t0, cpu_gpr[gprn]);
                    487:         tcg_gen_st_tl(t0, cpu_env, offsetof(CPUState, excp_vectors[sprn - SPR_BOOKE_IVOR0]));
                    488:         gen_store_spr(sprn, t0);
                    489:         tcg_temp_free(t0);
1.1.1.4   root      490:     } else if (sprn >= SPR_BOOKE_IVOR32 && sprn <= SPR_BOOKE_IVOR37) {
1.1.1.5   root      491:         TCGv t0 = tcg_temp_new();
                    492:         tcg_gen_ld_tl(t0, cpu_env, offsetof(CPUState, ivor_mask));
                    493:         tcg_gen_and_tl(t0, t0, cpu_gpr[gprn]);
                    494:         tcg_gen_st_tl(t0, cpu_env, offsetof(CPUState, excp_vectors[sprn - SPR_BOOKE_IVOR32 + 32]));
                    495:         gen_store_spr(sprn, t0);
                    496:         tcg_temp_free(t0);
1.1.1.4   root      497:     } else {
                    498:         printf("Trying to write an unknown exception vector %d %03x\n",
                    499:                sprn, sprn);
1.1.1.5   root      500:         gen_inval_exception(ctx, POWERPC_EXCP_PRIV_REG);
1.1.1.4   root      501:     }
                    502: }
                    503: #endif
1.1       root      504: 
1.1.1.5   root      505: static inline void vscr_init (CPUPPCState *env, uint32_t val)
                    506: {
                    507:     env->vscr = val;
                    508:     /* Altivec always uses round-to-nearest */
                    509:     set_float_rounding_mode(float_round_nearest_even, &env->vec_status);
                    510:     set_flush_to_zero(vscr_nj, &env->vec_status);
                    511: }
                    512: 
1.1.1.4   root      513: #if defined(CONFIG_USER_ONLY)
                    514: #define spr_register(env, num, name, uea_read, uea_write,                     \
                    515:                      oea_read, oea_write, initial_value)                      \
                    516: do {                                                                          \
                    517:      _spr_register(env, num, name, uea_read, uea_write, initial_value);       \
                    518: } while (0)
                    519: static inline void _spr_register (CPUPPCState *env, int num,
1.1.1.5   root      520:                                   const char *name,
                    521:                                   void (*uea_read)(void *opaque, int gprn, int sprn),
                    522:                                   void (*uea_write)(void *opaque, int sprn, int gprn),
1.1.1.4   root      523:                                   target_ulong initial_value)
                    524: #else
1.1       root      525: static inline void spr_register (CPUPPCState *env, int num,
1.1.1.5   root      526:                                  const char *name,
                    527:                                  void (*uea_read)(void *opaque, int gprn, int sprn),
                    528:                                  void (*uea_write)(void *opaque, int sprn, int gprn),
                    529:                                  void (*oea_read)(void *opaque, int gprn, int sprn),
                    530:                                  void (*oea_write)(void *opaque, int sprn, int gprn),
1.1       root      531:                                  target_ulong initial_value)
1.1.1.4   root      532: #endif
1.1       root      533: {
                    534:     ppc_spr_t *spr;
                    535: 
                    536:     spr = &env->spr_cb[num];
                    537:     if (spr->name != NULL ||env-> spr[num] != 0x00000000 ||
1.1.1.4   root      538: #if !defined(CONFIG_USER_ONLY)
                    539:         spr->oea_read != NULL || spr->oea_write != NULL ||
                    540: #endif
                    541:         spr->uea_read != NULL || spr->uea_write != NULL) {
1.1       root      542:         printf("Error: Trying to register SPR %d (%03x) twice !\n", num, num);
                    543:         exit(1);
                    544:     }
                    545: #if defined(PPC_DEBUG_SPR)
1.1.1.7   root      546:     printf("*** register spr %d (%03x) %s val " TARGET_FMT_lx "\n", num, num,
                    547:            name, initial_value);
1.1       root      548: #endif
                    549:     spr->name = name;
                    550:     spr->uea_read = uea_read;
                    551:     spr->uea_write = uea_write;
1.1.1.4   root      552: #if !defined(CONFIG_USER_ONLY)
1.1       root      553:     spr->oea_read = oea_read;
                    554:     spr->oea_write = oea_write;
1.1.1.4   root      555: #endif
1.1       root      556:     env->spr[num] = initial_value;
                    557: }
                    558: 
                    559: /* Generic PowerPC SPRs */
                    560: static void gen_spr_generic (CPUPPCState *env)
                    561: {
                    562:     /* Integer processing */
                    563:     spr_register(env, SPR_XER, "XER",
                    564:                  &spr_read_xer, &spr_write_xer,
                    565:                  &spr_read_xer, &spr_write_xer,
                    566:                  0x00000000);
                    567:     /* Branch contol */
                    568:     spr_register(env, SPR_LR, "LR",
                    569:                  &spr_read_lr, &spr_write_lr,
                    570:                  &spr_read_lr, &spr_write_lr,
                    571:                  0x00000000);
                    572:     spr_register(env, SPR_CTR, "CTR",
                    573:                  &spr_read_ctr, &spr_write_ctr,
                    574:                  &spr_read_ctr, &spr_write_ctr,
                    575:                  0x00000000);
                    576:     /* Interrupt processing */
                    577:     spr_register(env, SPR_SRR0, "SRR0",
                    578:                  SPR_NOACCESS, SPR_NOACCESS,
                    579:                  &spr_read_generic, &spr_write_generic,
                    580:                  0x00000000);
                    581:     spr_register(env, SPR_SRR1, "SRR1",
                    582:                  SPR_NOACCESS, SPR_NOACCESS,
                    583:                  &spr_read_generic, &spr_write_generic,
                    584:                  0x00000000);
                    585:     /* Processor control */
                    586:     spr_register(env, SPR_SPRG0, "SPRG0",
                    587:                  SPR_NOACCESS, SPR_NOACCESS,
                    588:                  &spr_read_generic, &spr_write_generic,
                    589:                  0x00000000);
                    590:     spr_register(env, SPR_SPRG1, "SPRG1",
                    591:                  SPR_NOACCESS, SPR_NOACCESS,
                    592:                  &spr_read_generic, &spr_write_generic,
                    593:                  0x00000000);
                    594:     spr_register(env, SPR_SPRG2, "SPRG2",
                    595:                  SPR_NOACCESS, SPR_NOACCESS,
                    596:                  &spr_read_generic, &spr_write_generic,
                    597:                  0x00000000);
                    598:     spr_register(env, SPR_SPRG3, "SPRG3",
                    599:                  SPR_NOACCESS, SPR_NOACCESS,
                    600:                  &spr_read_generic, &spr_write_generic,
                    601:                  0x00000000);
                    602: }
                    603: 
                    604: /* SPR common to all non-embedded PowerPC, including 601 */
                    605: static void gen_spr_ne_601 (CPUPPCState *env)
                    606: {
                    607:     /* Exception processing */
                    608:     spr_register(env, SPR_DSISR, "DSISR",
                    609:                  SPR_NOACCESS, SPR_NOACCESS,
                    610:                  &spr_read_generic, &spr_write_generic,
                    611:                  0x00000000);
                    612:     spr_register(env, SPR_DAR, "DAR",
                    613:                  SPR_NOACCESS, SPR_NOACCESS,
                    614:                  &spr_read_generic, &spr_write_generic,
                    615:                  0x00000000);
                    616:     /* Timer */
                    617:     spr_register(env, SPR_DECR, "DECR",
                    618:                  SPR_NOACCESS, SPR_NOACCESS,
                    619:                  &spr_read_decr, &spr_write_decr,
                    620:                  0x00000000);
                    621:     /* Memory management */
                    622:     spr_register(env, SPR_SDR1, "SDR1",
                    623:                  SPR_NOACCESS, SPR_NOACCESS,
                    624:                  &spr_read_sdr1, &spr_write_sdr1,
                    625:                  0x00000000);
                    626: }
                    627: 
                    628: /* BATs 0-3 */
                    629: static void gen_low_BATs (CPUPPCState *env)
                    630: {
1.1.1.4   root      631: #if !defined(CONFIG_USER_ONLY)
1.1       root      632:     spr_register(env, SPR_IBAT0U, "IBAT0U",
                    633:                  SPR_NOACCESS, SPR_NOACCESS,
                    634:                  &spr_read_ibat, &spr_write_ibatu,
                    635:                  0x00000000);
                    636:     spr_register(env, SPR_IBAT0L, "IBAT0L",
                    637:                  SPR_NOACCESS, SPR_NOACCESS,
                    638:                  &spr_read_ibat, &spr_write_ibatl,
                    639:                  0x00000000);
                    640:     spr_register(env, SPR_IBAT1U, "IBAT1U",
                    641:                  SPR_NOACCESS, SPR_NOACCESS,
                    642:                  &spr_read_ibat, &spr_write_ibatu,
                    643:                  0x00000000);
                    644:     spr_register(env, SPR_IBAT1L, "IBAT1L",
                    645:                  SPR_NOACCESS, SPR_NOACCESS,
                    646:                  &spr_read_ibat, &spr_write_ibatl,
                    647:                  0x00000000);
                    648:     spr_register(env, SPR_IBAT2U, "IBAT2U",
                    649:                  SPR_NOACCESS, SPR_NOACCESS,
                    650:                  &spr_read_ibat, &spr_write_ibatu,
                    651:                  0x00000000);
                    652:     spr_register(env, SPR_IBAT2L, "IBAT2L",
                    653:                  SPR_NOACCESS, SPR_NOACCESS,
                    654:                  &spr_read_ibat, &spr_write_ibatl,
                    655:                  0x00000000);
                    656:     spr_register(env, SPR_IBAT3U, "IBAT3U",
                    657:                  SPR_NOACCESS, SPR_NOACCESS,
                    658:                  &spr_read_ibat, &spr_write_ibatu,
                    659:                  0x00000000);
                    660:     spr_register(env, SPR_IBAT3L, "IBAT3L",
                    661:                  SPR_NOACCESS, SPR_NOACCESS,
                    662:                  &spr_read_ibat, &spr_write_ibatl,
                    663:                  0x00000000);
                    664:     spr_register(env, SPR_DBAT0U, "DBAT0U",
                    665:                  SPR_NOACCESS, SPR_NOACCESS,
                    666:                  &spr_read_dbat, &spr_write_dbatu,
                    667:                  0x00000000);
                    668:     spr_register(env, SPR_DBAT0L, "DBAT0L",
                    669:                  SPR_NOACCESS, SPR_NOACCESS,
                    670:                  &spr_read_dbat, &spr_write_dbatl,
                    671:                  0x00000000);
                    672:     spr_register(env, SPR_DBAT1U, "DBAT1U",
                    673:                  SPR_NOACCESS, SPR_NOACCESS,
                    674:                  &spr_read_dbat, &spr_write_dbatu,
                    675:                  0x00000000);
                    676:     spr_register(env, SPR_DBAT1L, "DBAT1L",
                    677:                  SPR_NOACCESS, SPR_NOACCESS,
                    678:                  &spr_read_dbat, &spr_write_dbatl,
                    679:                  0x00000000);
                    680:     spr_register(env, SPR_DBAT2U, "DBAT2U",
                    681:                  SPR_NOACCESS, SPR_NOACCESS,
                    682:                  &spr_read_dbat, &spr_write_dbatu,
                    683:                  0x00000000);
                    684:     spr_register(env, SPR_DBAT2L, "DBAT2L",
                    685:                  SPR_NOACCESS, SPR_NOACCESS,
                    686:                  &spr_read_dbat, &spr_write_dbatl,
                    687:                  0x00000000);
                    688:     spr_register(env, SPR_DBAT3U, "DBAT3U",
                    689:                  SPR_NOACCESS, SPR_NOACCESS,
                    690:                  &spr_read_dbat, &spr_write_dbatu,
                    691:                  0x00000000);
                    692:     spr_register(env, SPR_DBAT3L, "DBAT3L",
                    693:                  SPR_NOACCESS, SPR_NOACCESS,
                    694:                  &spr_read_dbat, &spr_write_dbatl,
                    695:                  0x00000000);
1.1.1.4   root      696:     env->nb_BATs += 4;
                    697: #endif
1.1       root      698: }
                    699: 
                    700: /* BATs 4-7 */
                    701: static void gen_high_BATs (CPUPPCState *env)
                    702: {
1.1.1.4   root      703: #if !defined(CONFIG_USER_ONLY)
1.1       root      704:     spr_register(env, SPR_IBAT4U, "IBAT4U",
                    705:                  SPR_NOACCESS, SPR_NOACCESS,
                    706:                  &spr_read_ibat_h, &spr_write_ibatu_h,
                    707:                  0x00000000);
                    708:     spr_register(env, SPR_IBAT4L, "IBAT4L",
                    709:                  SPR_NOACCESS, SPR_NOACCESS,
                    710:                  &spr_read_ibat_h, &spr_write_ibatl_h,
                    711:                  0x00000000);
                    712:     spr_register(env, SPR_IBAT5U, "IBAT5U",
                    713:                  SPR_NOACCESS, SPR_NOACCESS,
                    714:                  &spr_read_ibat_h, &spr_write_ibatu_h,
                    715:                  0x00000000);
                    716:     spr_register(env, SPR_IBAT5L, "IBAT5L",
                    717:                  SPR_NOACCESS, SPR_NOACCESS,
                    718:                  &spr_read_ibat_h, &spr_write_ibatl_h,
                    719:                  0x00000000);
                    720:     spr_register(env, SPR_IBAT6U, "IBAT6U",
                    721:                  SPR_NOACCESS, SPR_NOACCESS,
                    722:                  &spr_read_ibat_h, &spr_write_ibatu_h,
                    723:                  0x00000000);
                    724:     spr_register(env, SPR_IBAT6L, "IBAT6L",
                    725:                  SPR_NOACCESS, SPR_NOACCESS,
                    726:                  &spr_read_ibat_h, &spr_write_ibatl_h,
                    727:                  0x00000000);
                    728:     spr_register(env, SPR_IBAT7U, "IBAT7U",
                    729:                  SPR_NOACCESS, SPR_NOACCESS,
                    730:                  &spr_read_ibat_h, &spr_write_ibatu_h,
                    731:                  0x00000000);
                    732:     spr_register(env, SPR_IBAT7L, "IBAT7L",
                    733:                  SPR_NOACCESS, SPR_NOACCESS,
                    734:                  &spr_read_ibat_h, &spr_write_ibatl_h,
                    735:                  0x00000000);
                    736:     spr_register(env, SPR_DBAT4U, "DBAT4U",
                    737:                  SPR_NOACCESS, SPR_NOACCESS,
                    738:                  &spr_read_dbat_h, &spr_write_dbatu_h,
                    739:                  0x00000000);
                    740:     spr_register(env, SPR_DBAT4L, "DBAT4L",
                    741:                  SPR_NOACCESS, SPR_NOACCESS,
                    742:                  &spr_read_dbat_h, &spr_write_dbatl_h,
                    743:                  0x00000000);
                    744:     spr_register(env, SPR_DBAT5U, "DBAT5U",
                    745:                  SPR_NOACCESS, SPR_NOACCESS,
                    746:                  &spr_read_dbat_h, &spr_write_dbatu_h,
                    747:                  0x00000000);
                    748:     spr_register(env, SPR_DBAT5L, "DBAT5L",
                    749:                  SPR_NOACCESS, SPR_NOACCESS,
                    750:                  &spr_read_dbat_h, &spr_write_dbatl_h,
                    751:                  0x00000000);
                    752:     spr_register(env, SPR_DBAT6U, "DBAT6U",
                    753:                  SPR_NOACCESS, SPR_NOACCESS,
                    754:                  &spr_read_dbat_h, &spr_write_dbatu_h,
                    755:                  0x00000000);
                    756:     spr_register(env, SPR_DBAT6L, "DBAT6L",
                    757:                  SPR_NOACCESS, SPR_NOACCESS,
                    758:                  &spr_read_dbat_h, &spr_write_dbatl_h,
                    759:                  0x00000000);
                    760:     spr_register(env, SPR_DBAT7U, "DBAT7U",
                    761:                  SPR_NOACCESS, SPR_NOACCESS,
                    762:                  &spr_read_dbat_h, &spr_write_dbatu_h,
                    763:                  0x00000000);
                    764:     spr_register(env, SPR_DBAT7L, "DBAT7L",
                    765:                  SPR_NOACCESS, SPR_NOACCESS,
                    766:                  &spr_read_dbat_h, &spr_write_dbatl_h,
                    767:                  0x00000000);
1.1.1.4   root      768:     env->nb_BATs += 4;
                    769: #endif
1.1       root      770: }
                    771: 
                    772: /* Generic PowerPC time base */
                    773: static void gen_tbl (CPUPPCState *env)
                    774: {
                    775:     spr_register(env, SPR_VTBL,  "TBL",
                    776:                  &spr_read_tbl, SPR_NOACCESS,
                    777:                  &spr_read_tbl, SPR_NOACCESS,
                    778:                  0x00000000);
                    779:     spr_register(env, SPR_TBL,   "TBL",
1.1.1.8 ! root      780:                  &spr_read_tbl, SPR_NOACCESS,
        !           781:                  &spr_read_tbl, &spr_write_tbl,
1.1       root      782:                  0x00000000);
                    783:     spr_register(env, SPR_VTBU,  "TBU",
                    784:                  &spr_read_tbu, SPR_NOACCESS,
                    785:                  &spr_read_tbu, SPR_NOACCESS,
                    786:                  0x00000000);
                    787:     spr_register(env, SPR_TBU,   "TBU",
1.1.1.8 ! root      788:                  &spr_read_tbu, SPR_NOACCESS,
        !           789:                  &spr_read_tbu, &spr_write_tbu,
1.1       root      790:                  0x00000000);
                    791: }
                    792: 
1.1.1.4   root      793: /* Softare table search registers */
                    794: static void gen_6xx_7xx_soft_tlb (CPUPPCState *env, int nb_tlbs, int nb_ways)
                    795: {
                    796: #if !defined(CONFIG_USER_ONLY)
                    797:     env->nb_tlb = nb_tlbs;
                    798:     env->nb_ways = nb_ways;
                    799:     env->id_tlbs = 1;
                    800:     spr_register(env, SPR_DMISS, "DMISS",
                    801:                  SPR_NOACCESS, SPR_NOACCESS,
                    802:                  &spr_read_generic, SPR_NOACCESS,
                    803:                  0x00000000);
                    804:     spr_register(env, SPR_DCMP, "DCMP",
                    805:                  SPR_NOACCESS, SPR_NOACCESS,
                    806:                  &spr_read_generic, SPR_NOACCESS,
                    807:                  0x00000000);
                    808:     spr_register(env, SPR_HASH1, "HASH1",
                    809:                  SPR_NOACCESS, SPR_NOACCESS,
                    810:                  &spr_read_generic, SPR_NOACCESS,
                    811:                  0x00000000);
                    812:     spr_register(env, SPR_HASH2, "HASH2",
                    813:                  SPR_NOACCESS, SPR_NOACCESS,
                    814:                  &spr_read_generic, SPR_NOACCESS,
                    815:                  0x00000000);
                    816:     spr_register(env, SPR_IMISS, "IMISS",
                    817:                  SPR_NOACCESS, SPR_NOACCESS,
                    818:                  &spr_read_generic, SPR_NOACCESS,
                    819:                  0x00000000);
                    820:     spr_register(env, SPR_ICMP, "ICMP",
                    821:                  SPR_NOACCESS, SPR_NOACCESS,
                    822:                  &spr_read_generic, SPR_NOACCESS,
                    823:                  0x00000000);
                    824:     spr_register(env, SPR_RPA, "RPA",
                    825:                  SPR_NOACCESS, SPR_NOACCESS,
                    826:                  &spr_read_generic, &spr_write_generic,
                    827:                  0x00000000);
                    828: #endif
                    829: }
                    830: 
                    831: /* SPR common to MPC755 and G2 */
                    832: static void gen_spr_G2_755 (CPUPPCState *env)
                    833: {
                    834:     /* SGPRs */
                    835:     spr_register(env, SPR_SPRG4, "SPRG4",
                    836:                  SPR_NOACCESS, SPR_NOACCESS,
                    837:                  &spr_read_generic, &spr_write_generic,
                    838:                  0x00000000);
                    839:     spr_register(env, SPR_SPRG5, "SPRG5",
                    840:                  SPR_NOACCESS, SPR_NOACCESS,
                    841:                  &spr_read_generic, &spr_write_generic,
                    842:                  0x00000000);
                    843:     spr_register(env, SPR_SPRG6, "SPRG6",
                    844:                  SPR_NOACCESS, SPR_NOACCESS,
                    845:                  &spr_read_generic, &spr_write_generic,
                    846:                  0x00000000);
                    847:     spr_register(env, SPR_SPRG7, "SPRG7",
                    848:                  SPR_NOACCESS, SPR_NOACCESS,
                    849:                  &spr_read_generic, &spr_write_generic,
                    850:                  0x00000000);
                    851: }
                    852: 
1.1       root      853: /* SPR common to all 7xx PowerPC implementations */
                    854: static void gen_spr_7xx (CPUPPCState *env)
                    855: {
                    856:     /* Breakpoints */
                    857:     /* XXX : not implemented */
                    858:     spr_register(env, SPR_DABR, "DABR",
                    859:                  SPR_NOACCESS, SPR_NOACCESS,
                    860:                  &spr_read_generic, &spr_write_generic,
                    861:                  0x00000000);
                    862:     /* XXX : not implemented */
                    863:     spr_register(env, SPR_IABR, "IABR",
                    864:                  SPR_NOACCESS, SPR_NOACCESS,
                    865:                  &spr_read_generic, &spr_write_generic,
                    866:                  0x00000000);
                    867:     /* Cache management */
                    868:     /* XXX : not implemented */
                    869:     spr_register(env, SPR_ICTC, "ICTC",
                    870:                  SPR_NOACCESS, SPR_NOACCESS,
                    871:                  &spr_read_generic, &spr_write_generic,
                    872:                  0x00000000);
                    873:     /* Performance monitors */
                    874:     /* XXX : not implemented */
                    875:     spr_register(env, SPR_MMCR0, "MMCR0",
                    876:                  SPR_NOACCESS, SPR_NOACCESS,
                    877:                  &spr_read_generic, &spr_write_generic,
                    878:                  0x00000000);
                    879:     /* XXX : not implemented */
                    880:     spr_register(env, SPR_MMCR1, "MMCR1",
                    881:                  SPR_NOACCESS, SPR_NOACCESS,
                    882:                  &spr_read_generic, &spr_write_generic,
                    883:                  0x00000000);
                    884:     /* XXX : not implemented */
                    885:     spr_register(env, SPR_PMC1, "PMC1",
                    886:                  SPR_NOACCESS, SPR_NOACCESS,
                    887:                  &spr_read_generic, &spr_write_generic,
                    888:                  0x00000000);
                    889:     /* XXX : not implemented */
                    890:     spr_register(env, SPR_PMC2, "PMC2",
                    891:                  SPR_NOACCESS, SPR_NOACCESS,
                    892:                  &spr_read_generic, &spr_write_generic,
                    893:                  0x00000000);
                    894:     /* XXX : not implemented */
                    895:     spr_register(env, SPR_PMC3, "PMC3",
                    896:                  SPR_NOACCESS, SPR_NOACCESS,
                    897:                  &spr_read_generic, &spr_write_generic,
                    898:                  0x00000000);
                    899:     /* XXX : not implemented */
                    900:     spr_register(env, SPR_PMC4, "PMC4",
                    901:                  SPR_NOACCESS, SPR_NOACCESS,
                    902:                  &spr_read_generic, &spr_write_generic,
                    903:                  0x00000000);
                    904:     /* XXX : not implemented */
1.1.1.4   root      905:     spr_register(env, SPR_SIAR, "SIAR",
1.1       root      906:                  SPR_NOACCESS, SPR_NOACCESS,
                    907:                  &spr_read_generic, SPR_NOACCESS,
                    908:                  0x00000000);
1.1.1.4   root      909:     /* XXX : not implemented */
1.1       root      910:     spr_register(env, SPR_UMMCR0, "UMMCR0",
                    911:                  &spr_read_ureg, SPR_NOACCESS,
                    912:                  &spr_read_ureg, SPR_NOACCESS,
                    913:                  0x00000000);
1.1.1.4   root      914:     /* XXX : not implemented */
1.1       root      915:     spr_register(env, SPR_UMMCR1, "UMMCR1",
                    916:                  &spr_read_ureg, SPR_NOACCESS,
                    917:                  &spr_read_ureg, SPR_NOACCESS,
                    918:                  0x00000000);
1.1.1.4   root      919:     /* XXX : not implemented */
1.1       root      920:     spr_register(env, SPR_UPMC1, "UPMC1",
                    921:                  &spr_read_ureg, SPR_NOACCESS,
                    922:                  &spr_read_ureg, SPR_NOACCESS,
                    923:                  0x00000000);
1.1.1.4   root      924:     /* XXX : not implemented */
1.1       root      925:     spr_register(env, SPR_UPMC2, "UPMC2",
                    926:                  &spr_read_ureg, SPR_NOACCESS,
                    927:                  &spr_read_ureg, SPR_NOACCESS,
                    928:                  0x00000000);
1.1.1.4   root      929:     /* XXX : not implemented */
1.1       root      930:     spr_register(env, SPR_UPMC3, "UPMC3",
                    931:                  &spr_read_ureg, SPR_NOACCESS,
                    932:                  &spr_read_ureg, SPR_NOACCESS,
                    933:                  0x00000000);
1.1.1.4   root      934:     /* XXX : not implemented */
1.1       root      935:     spr_register(env, SPR_UPMC4, "UPMC4",
                    936:                  &spr_read_ureg, SPR_NOACCESS,
                    937:                  &spr_read_ureg, SPR_NOACCESS,
                    938:                  0x00000000);
1.1.1.4   root      939:     /* XXX : not implemented */
                    940:     spr_register(env, SPR_USIAR, "USIAR",
1.1       root      941:                  &spr_read_ureg, SPR_NOACCESS,
                    942:                  &spr_read_ureg, SPR_NOACCESS,
                    943:                  0x00000000);
1.1.1.4   root      944:     /* External access control */
1.1       root      945:     /* XXX : not implemented */
1.1.1.4   root      946:     spr_register(env, SPR_EAR, "EAR",
1.1       root      947:                  SPR_NOACCESS, SPR_NOACCESS,
                    948:                  &spr_read_generic, &spr_write_generic,
                    949:                  0x00000000);
1.1.1.4   root      950: }
                    951: 
                    952: static void gen_spr_thrm (CPUPPCState *env)
                    953: {
                    954:     /* Thermal management */
1.1       root      955:     /* XXX : not implemented */
1.1.1.4   root      956:     spr_register(env, SPR_THRM1, "THRM1",
1.1       root      957:                  SPR_NOACCESS, SPR_NOACCESS,
                    958:                  &spr_read_generic, &spr_write_generic,
                    959:                  0x00000000);
                    960:     /* XXX : not implemented */
1.1.1.4   root      961:     spr_register(env, SPR_THRM2, "THRM2",
1.1       root      962:                  SPR_NOACCESS, SPR_NOACCESS,
                    963:                  &spr_read_generic, &spr_write_generic,
                    964:                  0x00000000);
                    965:     /* XXX : not implemented */
1.1.1.4   root      966:     spr_register(env, SPR_THRM3, "THRM3",
1.1       root      967:                  SPR_NOACCESS, SPR_NOACCESS,
                    968:                  &spr_read_generic, &spr_write_generic,
                    969:                  0x00000000);
                    970: }
                    971: 
                    972: /* SPR specific to PowerPC 604 implementation */
                    973: static void gen_spr_604 (CPUPPCState *env)
                    974: {
                    975:     /* Processor identification */
                    976:     spr_register(env, SPR_PIR, "PIR",
                    977:                  SPR_NOACCESS, SPR_NOACCESS,
                    978:                  &spr_read_generic, &spr_write_pir,
                    979:                  0x00000000);
                    980:     /* Breakpoints */
                    981:     /* XXX : not implemented */
                    982:     spr_register(env, SPR_IABR, "IABR",
                    983:                  SPR_NOACCESS, SPR_NOACCESS,
                    984:                  &spr_read_generic, &spr_write_generic,
                    985:                  0x00000000);
                    986:     /* XXX : not implemented */
                    987:     spr_register(env, SPR_DABR, "DABR",
                    988:                  SPR_NOACCESS, SPR_NOACCESS,
                    989:                  &spr_read_generic, &spr_write_generic,
                    990:                  0x00000000);
                    991:     /* Performance counters */
                    992:     /* XXX : not implemented */
                    993:     spr_register(env, SPR_MMCR0, "MMCR0",
                    994:                  SPR_NOACCESS, SPR_NOACCESS,
                    995:                  &spr_read_generic, &spr_write_generic,
                    996:                  0x00000000);
                    997:     /* XXX : not implemented */
                    998:     spr_register(env, SPR_PMC1, "PMC1",
                    999:                  SPR_NOACCESS, SPR_NOACCESS,
                   1000:                  &spr_read_generic, &spr_write_generic,
                   1001:                  0x00000000);
                   1002:     /* XXX : not implemented */
                   1003:     spr_register(env, SPR_PMC2, "PMC2",
                   1004:                  SPR_NOACCESS, SPR_NOACCESS,
                   1005:                  &spr_read_generic, &spr_write_generic,
                   1006:                  0x00000000);
                   1007:     /* XXX : not implemented */
1.1.1.4   root     1008:     spr_register(env, SPR_SIAR, "SIAR",
1.1       root     1009:                  SPR_NOACCESS, SPR_NOACCESS,
                   1010:                  &spr_read_generic, SPR_NOACCESS,
                   1011:                  0x00000000);
                   1012:     /* XXX : not implemented */
                   1013:     spr_register(env, SPR_SDA, "SDA",
                   1014:                  SPR_NOACCESS, SPR_NOACCESS,
                   1015:                  &spr_read_generic, SPR_NOACCESS,
                   1016:                  0x00000000);
                   1017:     /* External access control */
                   1018:     /* XXX : not implemented */
                   1019:     spr_register(env, SPR_EAR, "EAR",
                   1020:                  SPR_NOACCESS, SPR_NOACCESS,
                   1021:                  &spr_read_generic, &spr_write_generic,
                   1022:                  0x00000000);
                   1023: }
                   1024: 
1.1.1.4   root     1025: /* SPR specific to PowerPC 603 implementation */
                   1026: static void gen_spr_603 (CPUPPCState *env)
1.1       root     1027: {
1.1.1.4   root     1028:     /* External access control */
                   1029:     /* XXX : not implemented */
                   1030:     spr_register(env, SPR_EAR, "EAR",
1.1       root     1031:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.4   root     1032:                  &spr_read_generic, &spr_write_generic,
                   1033:                  0x00000000);
                   1034: }
1.1       root     1035: 
1.1.1.4   root     1036: /* SPR specific to PowerPC G2 implementation */
                   1037: static void gen_spr_G2 (CPUPPCState *env)
                   1038: {
                   1039:     /* Memory base address */
                   1040:     /* MBAR */
                   1041:     /* XXX : not implemented */
                   1042:     spr_register(env, SPR_MBAR, "MBAR",
1.1       root     1043:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.4   root     1044:                  &spr_read_generic, &spr_write_generic,
                   1045:                  0x00000000);
                   1046:     /* Exception processing */
                   1047:     spr_register(env, SPR_BOOKE_CSRR0, "CSRR0",
                   1048:                  SPR_NOACCESS, SPR_NOACCESS,
                   1049:                  &spr_read_generic, &spr_write_generic,
                   1050:                  0x00000000);
                   1051:     spr_register(env, SPR_BOOKE_CSRR1, "CSRR1",
                   1052:                  SPR_NOACCESS, SPR_NOACCESS,
                   1053:                  &spr_read_generic, &spr_write_generic,
                   1054:                  0x00000000);
                   1055:     /* Breakpoints */
                   1056:     /* XXX : not implemented */
                   1057:     spr_register(env, SPR_DABR, "DABR",
                   1058:                  SPR_NOACCESS, SPR_NOACCESS,
                   1059:                  &spr_read_generic, &spr_write_generic,
                   1060:                  0x00000000);
                   1061:     /* XXX : not implemented */
                   1062:     spr_register(env, SPR_DABR2, "DABR2",
                   1063:                  SPR_NOACCESS, SPR_NOACCESS,
                   1064:                  &spr_read_generic, &spr_write_generic,
                   1065:                  0x00000000);
                   1066:     /* XXX : not implemented */
                   1067:     spr_register(env, SPR_IABR, "IABR",
                   1068:                  SPR_NOACCESS, SPR_NOACCESS,
                   1069:                  &spr_read_generic, &spr_write_generic,
                   1070:                  0x00000000);
                   1071:     /* XXX : not implemented */
                   1072:     spr_register(env, SPR_IABR2, "IABR2",
                   1073:                  SPR_NOACCESS, SPR_NOACCESS,
                   1074:                  &spr_read_generic, &spr_write_generic,
                   1075:                  0x00000000);
                   1076:     /* XXX : not implemented */
                   1077:     spr_register(env, SPR_IBCR, "IBCR",
                   1078:                  SPR_NOACCESS, SPR_NOACCESS,
                   1079:                  &spr_read_generic, &spr_write_generic,
                   1080:                  0x00000000);
                   1081:     /* XXX : not implemented */
                   1082:     spr_register(env, SPR_DBCR, "DBCR",
                   1083:                  SPR_NOACCESS, SPR_NOACCESS,
                   1084:                  &spr_read_generic, &spr_write_generic,
                   1085:                  0x00000000);
1.1       root     1086: }
                   1087: 
1.1.1.4   root     1088: /* SPR specific to PowerPC 602 implementation */
                   1089: static void gen_spr_602 (CPUPPCState *env)
1.1       root     1090: {
1.1.1.4   root     1091:     /* ESA registers */
                   1092:     /* XXX : not implemented */
                   1093:     spr_register(env, SPR_SER, "SER",
                   1094:                  SPR_NOACCESS, SPR_NOACCESS,
                   1095:                  &spr_read_generic, &spr_write_generic,
                   1096:                  0x00000000);
                   1097:     /* XXX : not implemented */
                   1098:     spr_register(env, SPR_SEBR, "SEBR",
                   1099:                  SPR_NOACCESS, SPR_NOACCESS,
                   1100:                  &spr_read_generic, &spr_write_generic,
                   1101:                  0x00000000);
                   1102:     /* XXX : not implemented */
                   1103:     spr_register(env, SPR_ESASRR, "ESASRR",
                   1104:                  SPR_NOACCESS, SPR_NOACCESS,
                   1105:                  &spr_read_generic, &spr_write_generic,
                   1106:                  0x00000000);
                   1107:     /* Floating point status */
                   1108:     /* XXX : not implemented */
                   1109:     spr_register(env, SPR_SP, "SP",
                   1110:                  SPR_NOACCESS, SPR_NOACCESS,
                   1111:                  &spr_read_generic, &spr_write_generic,
                   1112:                  0x00000000);
                   1113:     /* XXX : not implemented */
                   1114:     spr_register(env, SPR_LT, "LT",
                   1115:                  SPR_NOACCESS, SPR_NOACCESS,
                   1116:                  &spr_read_generic, &spr_write_generic,
                   1117:                  0x00000000);
                   1118:     /* Watchdog timer */
                   1119:     /* XXX : not implemented */
                   1120:     spr_register(env, SPR_TCR, "TCR",
                   1121:                  SPR_NOACCESS, SPR_NOACCESS,
                   1122:                  &spr_read_generic, &spr_write_generic,
                   1123:                  0x00000000);
                   1124:     /* Interrupt base */
                   1125:     spr_register(env, SPR_IBR, "IBR",
                   1126:                  SPR_NOACCESS, SPR_NOACCESS,
                   1127:                  &spr_read_generic, &spr_write_generic,
                   1128:                  0x00000000);
                   1129:     /* XXX : not implemented */
                   1130:     spr_register(env, SPR_IABR, "IABR",
                   1131:                  SPR_NOACCESS, SPR_NOACCESS,
                   1132:                  &spr_read_generic, &spr_write_generic,
                   1133:                  0x00000000);
1.1       root     1134: }
                   1135: 
1.1.1.4   root     1136: /* SPR specific to PowerPC 601 implementation */
                   1137: static void gen_spr_601 (CPUPPCState *env)
1.1       root     1138: {
1.1.1.4   root     1139:     /* Multiplication/division register */
                   1140:     /* MQ */
                   1141:     spr_register(env, SPR_MQ, "MQ",
                   1142:                  &spr_read_generic, &spr_write_generic,
                   1143:                  &spr_read_generic, &spr_write_generic,
                   1144:                  0x00000000);
                   1145:     /* RTC registers */
                   1146:     spr_register(env, SPR_601_RTCU, "RTCU",
                   1147:                  SPR_NOACCESS, SPR_NOACCESS,
                   1148:                  SPR_NOACCESS, &spr_write_601_rtcu,
                   1149:                  0x00000000);
                   1150:     spr_register(env, SPR_601_VRTCU, "RTCU",
                   1151:                  &spr_read_601_rtcu, SPR_NOACCESS,
                   1152:                  &spr_read_601_rtcu, SPR_NOACCESS,
                   1153:                  0x00000000);
                   1154:     spr_register(env, SPR_601_RTCL, "RTCL",
                   1155:                  SPR_NOACCESS, SPR_NOACCESS,
                   1156:                  SPR_NOACCESS, &spr_write_601_rtcl,
                   1157:                  0x00000000);
                   1158:     spr_register(env, SPR_601_VRTCL, "RTCL",
                   1159:                  &spr_read_601_rtcl, SPR_NOACCESS,
                   1160:                  &spr_read_601_rtcl, SPR_NOACCESS,
                   1161:                  0x00000000);
                   1162:     /* Timer */
                   1163: #if 0 /* ? */
                   1164:     spr_register(env, SPR_601_UDECR, "UDECR",
                   1165:                  &spr_read_decr, SPR_NOACCESS,
                   1166:                  &spr_read_decr, SPR_NOACCESS,
                   1167:                  0x00000000);
                   1168: #endif
                   1169:     /* External access control */
                   1170:     /* XXX : not implemented */
                   1171:     spr_register(env, SPR_EAR, "EAR",
                   1172:                  SPR_NOACCESS, SPR_NOACCESS,
                   1173:                  &spr_read_generic, &spr_write_generic,
                   1174:                  0x00000000);
                   1175:     /* Memory management */
                   1176: #if !defined(CONFIG_USER_ONLY)
                   1177:     spr_register(env, SPR_IBAT0U, "IBAT0U",
                   1178:                  SPR_NOACCESS, SPR_NOACCESS,
                   1179:                  &spr_read_601_ubat, &spr_write_601_ubatu,
                   1180:                  0x00000000);
                   1181:     spr_register(env, SPR_IBAT0L, "IBAT0L",
                   1182:                  SPR_NOACCESS, SPR_NOACCESS,
                   1183:                  &spr_read_601_ubat, &spr_write_601_ubatl,
                   1184:                  0x00000000);
                   1185:     spr_register(env, SPR_IBAT1U, "IBAT1U",
                   1186:                  SPR_NOACCESS, SPR_NOACCESS,
                   1187:                  &spr_read_601_ubat, &spr_write_601_ubatu,
                   1188:                  0x00000000);
                   1189:     spr_register(env, SPR_IBAT1L, "IBAT1L",
                   1190:                  SPR_NOACCESS, SPR_NOACCESS,
                   1191:                  &spr_read_601_ubat, &spr_write_601_ubatl,
                   1192:                  0x00000000);
                   1193:     spr_register(env, SPR_IBAT2U, "IBAT2U",
                   1194:                  SPR_NOACCESS, SPR_NOACCESS,
                   1195:                  &spr_read_601_ubat, &spr_write_601_ubatu,
                   1196:                  0x00000000);
                   1197:     spr_register(env, SPR_IBAT2L, "IBAT2L",
                   1198:                  SPR_NOACCESS, SPR_NOACCESS,
                   1199:                  &spr_read_601_ubat, &spr_write_601_ubatl,
                   1200:                  0x00000000);
                   1201:     spr_register(env, SPR_IBAT3U, "IBAT3U",
                   1202:                  SPR_NOACCESS, SPR_NOACCESS,
                   1203:                  &spr_read_601_ubat, &spr_write_601_ubatu,
                   1204:                  0x00000000);
                   1205:     spr_register(env, SPR_IBAT3L, "IBAT3L",
                   1206:                  SPR_NOACCESS, SPR_NOACCESS,
                   1207:                  &spr_read_601_ubat, &spr_write_601_ubatl,
                   1208:                  0x00000000);
                   1209:     env->nb_BATs = 4;
                   1210: #endif
1.1       root     1211: }
                   1212: 
1.1.1.4   root     1213: static void gen_spr_74xx (CPUPPCState *env)
1.1       root     1214: {
1.1.1.4   root     1215:     /* Processor identification */
                   1216:     spr_register(env, SPR_PIR, "PIR",
                   1217:                  SPR_NOACCESS, SPR_NOACCESS,
                   1218:                  &spr_read_generic, &spr_write_pir,
                   1219:                  0x00000000);
                   1220:     /* XXX : not implemented */
                   1221:     spr_register(env, SPR_MMCR2, "MMCR2",
                   1222:                  SPR_NOACCESS, SPR_NOACCESS,
                   1223:                  &spr_read_generic, &spr_write_generic,
                   1224:                  0x00000000);
                   1225:     /* XXX : not implemented */
                   1226:     spr_register(env, SPR_UMMCR2, "UMMCR2",
                   1227:                  &spr_read_ureg, SPR_NOACCESS,
                   1228:                  &spr_read_ureg, SPR_NOACCESS,
                   1229:                  0x00000000);
                   1230:     /* XXX: not implemented */
                   1231:     spr_register(env, SPR_BAMR, "BAMR",
                   1232:                  SPR_NOACCESS, SPR_NOACCESS,
                   1233:                  &spr_read_generic, &spr_write_generic,
                   1234:                  0x00000000);
                   1235:     /* XXX : not implemented */
                   1236:     spr_register(env, SPR_MSSCR0, "MSSCR0",
                   1237:                  SPR_NOACCESS, SPR_NOACCESS,
                   1238:                  &spr_read_generic, &spr_write_generic,
                   1239:                  0x00000000);
                   1240:     /* Hardware implementation registers */
                   1241:     /* XXX : not implemented */
                   1242:     spr_register(env, SPR_HID0, "HID0",
                   1243:                  SPR_NOACCESS, SPR_NOACCESS,
                   1244:                  &spr_read_generic, &spr_write_generic,
                   1245:                  0x00000000);
                   1246:     /* XXX : not implemented */
                   1247:     spr_register(env, SPR_HID1, "HID1",
                   1248:                  SPR_NOACCESS, SPR_NOACCESS,
                   1249:                  &spr_read_generic, &spr_write_generic,
                   1250:                  0x00000000);
                   1251:     /* Altivec */
                   1252:     spr_register(env, SPR_VRSAVE, "VRSAVE",
                   1253:                  &spr_read_generic, &spr_write_generic,
                   1254:                  &spr_read_generic, &spr_write_generic,
                   1255:                  0x00000000);
                   1256:     /* XXX : not implemented */
                   1257:     spr_register(env, SPR_L2CR, "L2CR",
                   1258:                  SPR_NOACCESS, SPR_NOACCESS,
                   1259:                  &spr_read_generic, &spr_write_generic,
                   1260:                  0x00000000);
1.1.1.5   root     1261:     /* Not strictly an SPR */
                   1262:     vscr_init(env, 0x00010000);
1.1       root     1263: }
                   1264: 
1.1.1.4   root     1265: static void gen_l3_ctrl (CPUPPCState *env)
1.1       root     1266: {
1.1.1.4   root     1267:     /* L3CR */
                   1268:     /* XXX : not implemented */
                   1269:     spr_register(env, SPR_L3CR, "L3CR",
                   1270:                  SPR_NOACCESS, SPR_NOACCESS,
                   1271:                  &spr_read_generic, &spr_write_generic,
                   1272:                  0x00000000);
                   1273:     /* L3ITCR0 */
                   1274:     /* XXX : not implemented */
                   1275:     spr_register(env, SPR_L3ITCR0, "L3ITCR0",
                   1276:                  SPR_NOACCESS, SPR_NOACCESS,
                   1277:                  &spr_read_generic, &spr_write_generic,
                   1278:                  0x00000000);
                   1279:     /* L3PM */
                   1280:     /* XXX : not implemented */
                   1281:     spr_register(env, SPR_L3PM, "L3PM",
                   1282:                  SPR_NOACCESS, SPR_NOACCESS,
                   1283:                  &spr_read_generic, &spr_write_generic,
                   1284:                  0x00000000);
1.1       root     1285: }
                   1286: 
1.1.1.4   root     1287: static void gen_74xx_soft_tlb (CPUPPCState *env, int nb_tlbs, int nb_ways)
1.1       root     1288: {
1.1.1.4   root     1289: #if !defined(CONFIG_USER_ONLY)
                   1290:     env->nb_tlb = nb_tlbs;
                   1291:     env->nb_ways = nb_ways;
                   1292:     env->id_tlbs = 1;
                   1293:     /* XXX : not implemented */
                   1294:     spr_register(env, SPR_PTEHI, "PTEHI",
                   1295:                  SPR_NOACCESS, SPR_NOACCESS,
                   1296:                  &spr_read_generic, &spr_write_generic,
                   1297:                  0x00000000);
                   1298:     /* XXX : not implemented */
                   1299:     spr_register(env, SPR_PTELO, "PTELO",
                   1300:                  SPR_NOACCESS, SPR_NOACCESS,
                   1301:                  &spr_read_generic, &spr_write_generic,
                   1302:                  0x00000000);
                   1303:     /* XXX : not implemented */
                   1304:     spr_register(env, SPR_TLBMISS, "TLBMISS",
                   1305:                  SPR_NOACCESS, SPR_NOACCESS,
                   1306:                  &spr_read_generic, &spr_write_generic,
                   1307:                  0x00000000);
                   1308: #endif
                   1309: }
1.1       root     1310: 
1.1.1.4   root     1311: static void gen_spr_usprgh (CPUPPCState *env)
1.1       root     1312: {
1.1.1.4   root     1313:     spr_register(env, SPR_USPRG4, "USPRG4",
                   1314:                  &spr_read_ureg, SPR_NOACCESS,
                   1315:                  &spr_read_ureg, SPR_NOACCESS,
                   1316:                  0x00000000);
                   1317:     spr_register(env, SPR_USPRG5, "USPRG5",
                   1318:                  &spr_read_ureg, SPR_NOACCESS,
                   1319:                  &spr_read_ureg, SPR_NOACCESS,
                   1320:                  0x00000000);
                   1321:     spr_register(env, SPR_USPRG6, "USPRG6",
                   1322:                  &spr_read_ureg, SPR_NOACCESS,
                   1323:                  &spr_read_ureg, SPR_NOACCESS,
                   1324:                  0x00000000);
                   1325:     spr_register(env, SPR_USPRG7, "USPRG7",
                   1326:                  &spr_read_ureg, SPR_NOACCESS,
                   1327:                  &spr_read_ureg, SPR_NOACCESS,
                   1328:                  0x00000000);
1.1       root     1329: }
                   1330: 
1.1.1.4   root     1331: /* PowerPC BookE SPR */
                   1332: static void gen_spr_BookE (CPUPPCState *env, uint64_t ivor_mask)
1.1       root     1333: {
1.1.1.5   root     1334:     const char *ivor_names[64] = {
1.1.1.4   root     1335:         "IVOR0",  "IVOR1",  "IVOR2",  "IVOR3",
                   1336:         "IVOR4",  "IVOR5",  "IVOR6",  "IVOR7",
                   1337:         "IVOR8",  "IVOR9",  "IVOR10", "IVOR11",
                   1338:         "IVOR12", "IVOR13", "IVOR14", "IVOR15",
                   1339:         "IVOR16", "IVOR17", "IVOR18", "IVOR19",
                   1340:         "IVOR20", "IVOR21", "IVOR22", "IVOR23",
                   1341:         "IVOR24", "IVOR25", "IVOR26", "IVOR27",
                   1342:         "IVOR28", "IVOR29", "IVOR30", "IVOR31",
                   1343:         "IVOR32", "IVOR33", "IVOR34", "IVOR35",
                   1344:         "IVOR36", "IVOR37", "IVOR38", "IVOR39",
                   1345:         "IVOR40", "IVOR41", "IVOR42", "IVOR43",
                   1346:         "IVOR44", "IVOR45", "IVOR46", "IVOR47",
                   1347:         "IVOR48", "IVOR49", "IVOR50", "IVOR51",
                   1348:         "IVOR52", "IVOR53", "IVOR54", "IVOR55",
                   1349:         "IVOR56", "IVOR57", "IVOR58", "IVOR59",
                   1350:         "IVOR60", "IVOR61", "IVOR62", "IVOR63",
                   1351:     };
                   1352: #define SPR_BOOKE_IVORxx (-1)
                   1353:     int ivor_sprn[64] = {
                   1354:         SPR_BOOKE_IVOR0,  SPR_BOOKE_IVOR1,  SPR_BOOKE_IVOR2,  SPR_BOOKE_IVOR3,
                   1355:         SPR_BOOKE_IVOR4,  SPR_BOOKE_IVOR5,  SPR_BOOKE_IVOR6,  SPR_BOOKE_IVOR7,
                   1356:         SPR_BOOKE_IVOR8,  SPR_BOOKE_IVOR9,  SPR_BOOKE_IVOR10, SPR_BOOKE_IVOR11,
                   1357:         SPR_BOOKE_IVOR12, SPR_BOOKE_IVOR13, SPR_BOOKE_IVOR14, SPR_BOOKE_IVOR15,
                   1358:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1359:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1360:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1361:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1362:         SPR_BOOKE_IVOR32, SPR_BOOKE_IVOR33, SPR_BOOKE_IVOR34, SPR_BOOKE_IVOR35,
                   1363:         SPR_BOOKE_IVOR36, SPR_BOOKE_IVOR37, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1364:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1365:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1366:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1367:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1368:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1369:         SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx, SPR_BOOKE_IVORxx,
                   1370:     };
                   1371:     int i;
1.1       root     1372: 
1.1.1.4   root     1373:     /* Interrupt processing */
                   1374:     spr_register(env, SPR_BOOKE_CSRR0, "CSRR0",
                   1375:                  SPR_NOACCESS, SPR_NOACCESS,
                   1376:                  &spr_read_generic, &spr_write_generic,
                   1377:                  0x00000000);
                   1378:     spr_register(env, SPR_BOOKE_CSRR1, "CSRR1",
                   1379:                  SPR_NOACCESS, SPR_NOACCESS,
                   1380:                  &spr_read_generic, &spr_write_generic,
                   1381:                  0x00000000);
                   1382:     /* Debug */
                   1383:     /* XXX : not implemented */
                   1384:     spr_register(env, SPR_BOOKE_IAC1, "IAC1",
                   1385:                  SPR_NOACCESS, SPR_NOACCESS,
                   1386:                  &spr_read_generic, &spr_write_generic,
                   1387:                  0x00000000);
                   1388:     /* XXX : not implemented */
                   1389:     spr_register(env, SPR_BOOKE_IAC2, "IAC2",
                   1390:                  SPR_NOACCESS, SPR_NOACCESS,
                   1391:                  &spr_read_generic, &spr_write_generic,
                   1392:                  0x00000000);
                   1393:     /* XXX : not implemented */
                   1394:     spr_register(env, SPR_BOOKE_DAC1, "DAC1",
                   1395:                  SPR_NOACCESS, SPR_NOACCESS,
                   1396:                  &spr_read_generic, &spr_write_generic,
                   1397:                  0x00000000);
                   1398:     /* XXX : not implemented */
                   1399:     spr_register(env, SPR_BOOKE_DAC2, "DAC2",
                   1400:                  SPR_NOACCESS, SPR_NOACCESS,
                   1401:                  &spr_read_generic, &spr_write_generic,
                   1402:                  0x00000000);
                   1403:     /* XXX : not implemented */
                   1404:     spr_register(env, SPR_BOOKE_DBCR0, "DBCR0",
                   1405:                  SPR_NOACCESS, SPR_NOACCESS,
                   1406:                  &spr_read_generic, &spr_write_generic,
                   1407:                  0x00000000);
                   1408:     /* XXX : not implemented */
                   1409:     spr_register(env, SPR_BOOKE_DBCR1, "DBCR1",
                   1410:                  SPR_NOACCESS, SPR_NOACCESS,
                   1411:                  &spr_read_generic, &spr_write_generic,
                   1412:                  0x00000000);
                   1413:     /* XXX : not implemented */
                   1414:     spr_register(env, SPR_BOOKE_DBCR2, "DBCR2",
                   1415:                  SPR_NOACCESS, SPR_NOACCESS,
                   1416:                  &spr_read_generic, &spr_write_generic,
                   1417:                  0x00000000);
                   1418:     /* XXX : not implemented */
                   1419:     spr_register(env, SPR_BOOKE_DBSR, "DBSR",
                   1420:                  SPR_NOACCESS, SPR_NOACCESS,
                   1421:                  &spr_read_generic, &spr_write_clear,
                   1422:                  0x00000000);
                   1423:     spr_register(env, SPR_BOOKE_DEAR, "DEAR",
                   1424:                  SPR_NOACCESS, SPR_NOACCESS,
                   1425:                  &spr_read_generic, &spr_write_generic,
                   1426:                  0x00000000);
                   1427:     spr_register(env, SPR_BOOKE_ESR, "ESR",
                   1428:                  SPR_NOACCESS, SPR_NOACCESS,
                   1429:                  &spr_read_generic, &spr_write_generic,
                   1430:                  0x00000000);
                   1431:     spr_register(env, SPR_BOOKE_IVPR, "IVPR",
                   1432:                  SPR_NOACCESS, SPR_NOACCESS,
                   1433:                  &spr_read_generic, &spr_write_excp_prefix,
                   1434:                  0x00000000);
                   1435:     /* Exception vectors */
                   1436:     for (i = 0; i < 64; i++) {
                   1437:         if (ivor_mask & (1ULL << i)) {
                   1438:             if (ivor_sprn[i] == SPR_BOOKE_IVORxx) {
                   1439:                 fprintf(stderr, "ERROR: IVOR %d SPR is not defined\n", i);
                   1440:                 exit(1);
                   1441:             }
                   1442:             spr_register(env, ivor_sprn[i], ivor_names[i],
                   1443:                          SPR_NOACCESS, SPR_NOACCESS,
                   1444:                          &spr_read_generic, &spr_write_excp_vector,
                   1445:                          0x00000000);
1.1       root     1446:         }
                   1447:     }
1.1.1.4   root     1448:     spr_register(env, SPR_BOOKE_PID, "PID",
                   1449:                  SPR_NOACCESS, SPR_NOACCESS,
                   1450:                  &spr_read_generic, &spr_write_generic,
                   1451:                  0x00000000);
                   1452:     spr_register(env, SPR_BOOKE_TCR, "TCR",
                   1453:                  SPR_NOACCESS, SPR_NOACCESS,
                   1454:                  &spr_read_generic, &spr_write_booke_tcr,
                   1455:                  0x00000000);
                   1456:     spr_register(env, SPR_BOOKE_TSR, "TSR",
                   1457:                  SPR_NOACCESS, SPR_NOACCESS,
                   1458:                  &spr_read_generic, &spr_write_booke_tsr,
                   1459:                  0x00000000);
                   1460:     /* Timer */
                   1461:     spr_register(env, SPR_DECR, "DECR",
                   1462:                  SPR_NOACCESS, SPR_NOACCESS,
                   1463:                  &spr_read_decr, &spr_write_decr,
                   1464:                  0x00000000);
                   1465:     spr_register(env, SPR_BOOKE_DECAR, "DECAR",
                   1466:                  SPR_NOACCESS, SPR_NOACCESS,
                   1467:                  SPR_NOACCESS, &spr_write_generic,
                   1468:                  0x00000000);
                   1469:     /* SPRGs */
                   1470:     spr_register(env, SPR_USPRG0, "USPRG0",
                   1471:                  &spr_read_generic, &spr_write_generic,
                   1472:                  &spr_read_generic, &spr_write_generic,
                   1473:                  0x00000000);
                   1474:     spr_register(env, SPR_SPRG4, "SPRG4",
                   1475:                  SPR_NOACCESS, SPR_NOACCESS,
                   1476:                  &spr_read_generic, &spr_write_generic,
                   1477:                  0x00000000);
                   1478:     spr_register(env, SPR_SPRG5, "SPRG5",
                   1479:                  SPR_NOACCESS, SPR_NOACCESS,
                   1480:                  &spr_read_generic, &spr_write_generic,
                   1481:                  0x00000000);
                   1482:     spr_register(env, SPR_SPRG6, "SPRG6",
                   1483:                  SPR_NOACCESS, SPR_NOACCESS,
                   1484:                  &spr_read_generic, &spr_write_generic,
                   1485:                  0x00000000);
                   1486:     spr_register(env, SPR_SPRG7, "SPRG7",
                   1487:                  SPR_NOACCESS, SPR_NOACCESS,
                   1488:                  &spr_read_generic, &spr_write_generic,
                   1489:                  0x00000000);
1.1       root     1490: }
                   1491: 
1.1.1.4   root     1492: /* FSL storage control registers */
                   1493: static void gen_spr_BookE_FSL (CPUPPCState *env, uint32_t mas_mask)
1.1       root     1494: {
1.1.1.4   root     1495: #if !defined(CONFIG_USER_ONLY)
1.1.1.5   root     1496:     const char *mas_names[8] = {
1.1.1.4   root     1497:         "MAS0", "MAS1", "MAS2", "MAS3", "MAS4", "MAS5", "MAS6", "MAS7",
                   1498:     };
                   1499:     int mas_sprn[8] = {
                   1500:         SPR_BOOKE_MAS0, SPR_BOOKE_MAS1, SPR_BOOKE_MAS2, SPR_BOOKE_MAS3,
                   1501:         SPR_BOOKE_MAS4, SPR_BOOKE_MAS5, SPR_BOOKE_MAS6, SPR_BOOKE_MAS7,
                   1502:     };
                   1503:     int i;
1.1       root     1504: 
1.1.1.4   root     1505:     /* TLB assist registers */
                   1506:     /* XXX : not implemented */
                   1507:     for (i = 0; i < 8; i++) {
                   1508:         if (mas_mask & (1 << i)) {
                   1509:             spr_register(env, mas_sprn[i], mas_names[i],
                   1510:                          SPR_NOACCESS, SPR_NOACCESS,
                   1511:                          &spr_read_generic, &spr_write_generic,
                   1512:                          0x00000000);
                   1513:         }
                   1514:     }
                   1515:     if (env->nb_pids > 1) {
                   1516:         /* XXX : not implemented */
                   1517:         spr_register(env, SPR_BOOKE_PID1, "PID1",
                   1518:                      SPR_NOACCESS, SPR_NOACCESS,
                   1519:                      &spr_read_generic, &spr_write_generic,
                   1520:                      0x00000000);
                   1521:     }
                   1522:     if (env->nb_pids > 2) {
                   1523:         /* XXX : not implemented */
                   1524:         spr_register(env, SPR_BOOKE_PID2, "PID2",
                   1525:                      SPR_NOACCESS, SPR_NOACCESS,
                   1526:                      &spr_read_generic, &spr_write_generic,
                   1527:                      0x00000000);
                   1528:     }
                   1529:     /* XXX : not implemented */
                   1530:     spr_register(env, SPR_MMUCFG, "MMUCFG",
                   1531:                  SPR_NOACCESS, SPR_NOACCESS,
                   1532:                  &spr_read_generic, SPR_NOACCESS,
                   1533:                  0x00000000); /* TOFIX */
                   1534:     /* XXX : not implemented */
                   1535:     spr_register(env, SPR_MMUCSR0, "MMUCSR0",
                   1536:                  SPR_NOACCESS, SPR_NOACCESS,
                   1537:                  &spr_read_generic, &spr_write_generic,
                   1538:                  0x00000000); /* TOFIX */
                   1539:     switch (env->nb_ways) {
                   1540:     case 4:
                   1541:         /* XXX : not implemented */
                   1542:         spr_register(env, SPR_BOOKE_TLB3CFG, "TLB3CFG",
                   1543:                      SPR_NOACCESS, SPR_NOACCESS,
                   1544:                      &spr_read_generic, SPR_NOACCESS,
                   1545:                      0x00000000); /* TOFIX */
                   1546:         /* Fallthru */
                   1547:     case 3:
                   1548:         /* XXX : not implemented */
                   1549:         spr_register(env, SPR_BOOKE_TLB2CFG, "TLB2CFG",
                   1550:                      SPR_NOACCESS, SPR_NOACCESS,
                   1551:                      &spr_read_generic, SPR_NOACCESS,
                   1552:                      0x00000000); /* TOFIX */
                   1553:         /* Fallthru */
                   1554:     case 2:
                   1555:         /* XXX : not implemented */
                   1556:         spr_register(env, SPR_BOOKE_TLB1CFG, "TLB1CFG",
                   1557:                      SPR_NOACCESS, SPR_NOACCESS,
                   1558:                      &spr_read_generic, SPR_NOACCESS,
                   1559:                      0x00000000); /* TOFIX */
                   1560:         /* Fallthru */
                   1561:     case 1:
                   1562:         /* XXX : not implemented */
                   1563:         spr_register(env, SPR_BOOKE_TLB0CFG, "TLB0CFG",
                   1564:                      SPR_NOACCESS, SPR_NOACCESS,
                   1565:                      &spr_read_generic, SPR_NOACCESS,
                   1566:                      0x00000000); /* TOFIX */
                   1567:         /* Fallthru */
                   1568:     case 0:
                   1569:     default:
                   1570:         break;
                   1571:     }
                   1572: #endif
1.1       root     1573: }
                   1574: 
1.1.1.4   root     1575: /* SPR specific to PowerPC 440 implementation */
                   1576: static void gen_spr_440 (CPUPPCState *env)
1.1       root     1577: {
1.1.1.4   root     1578:     /* Cache control */
                   1579:     /* XXX : not implemented */
                   1580:     spr_register(env, SPR_440_DNV0, "DNV0",
                   1581:                  SPR_NOACCESS, SPR_NOACCESS,
                   1582:                  &spr_read_generic, &spr_write_generic,
                   1583:                  0x00000000);
                   1584:     /* XXX : not implemented */
                   1585:     spr_register(env, SPR_440_DNV1, "DNV1",
                   1586:                  SPR_NOACCESS, SPR_NOACCESS,
                   1587:                  &spr_read_generic, &spr_write_generic,
                   1588:                  0x00000000);
                   1589:     /* XXX : not implemented */
                   1590:     spr_register(env, SPR_440_DNV2, "DNV2",
                   1591:                  SPR_NOACCESS, SPR_NOACCESS,
                   1592:                  &spr_read_generic, &spr_write_generic,
                   1593:                  0x00000000);
                   1594:     /* XXX : not implemented */
                   1595:     spr_register(env, SPR_440_DNV3, "DNV3",
                   1596:                  SPR_NOACCESS, SPR_NOACCESS,
                   1597:                  &spr_read_generic, &spr_write_generic,
                   1598:                  0x00000000);
                   1599:     /* XXX : not implemented */
                   1600:     spr_register(env, SPR_440_DTV0, "DTV0",
                   1601:                  SPR_NOACCESS, SPR_NOACCESS,
                   1602:                  &spr_read_generic, &spr_write_generic,
                   1603:                  0x00000000);
                   1604:     /* XXX : not implemented */
                   1605:     spr_register(env, SPR_440_DTV1, "DTV1",
                   1606:                  SPR_NOACCESS, SPR_NOACCESS,
                   1607:                  &spr_read_generic, &spr_write_generic,
                   1608:                  0x00000000);
                   1609:     /* XXX : not implemented */
                   1610:     spr_register(env, SPR_440_DTV2, "DTV2",
                   1611:                  SPR_NOACCESS, SPR_NOACCESS,
                   1612:                  &spr_read_generic, &spr_write_generic,
                   1613:                  0x00000000);
                   1614:     /* XXX : not implemented */
                   1615:     spr_register(env, SPR_440_DTV3, "DTV3",
                   1616:                  SPR_NOACCESS, SPR_NOACCESS,
                   1617:                  &spr_read_generic, &spr_write_generic,
                   1618:                  0x00000000);
                   1619:     /* XXX : not implemented */
                   1620:     spr_register(env, SPR_440_DVLIM, "DVLIM",
                   1621:                  SPR_NOACCESS, SPR_NOACCESS,
                   1622:                  &spr_read_generic, &spr_write_generic,
                   1623:                  0x00000000);
                   1624:     /* XXX : not implemented */
                   1625:     spr_register(env, SPR_440_INV0, "INV0",
                   1626:                  SPR_NOACCESS, SPR_NOACCESS,
                   1627:                  &spr_read_generic, &spr_write_generic,
                   1628:                  0x00000000);
                   1629:     /* XXX : not implemented */
                   1630:     spr_register(env, SPR_440_INV1, "INV1",
                   1631:                  SPR_NOACCESS, SPR_NOACCESS,
                   1632:                  &spr_read_generic, &spr_write_generic,
                   1633:                  0x00000000);
                   1634:     /* XXX : not implemented */
                   1635:     spr_register(env, SPR_440_INV2, "INV2",
                   1636:                  SPR_NOACCESS, SPR_NOACCESS,
                   1637:                  &spr_read_generic, &spr_write_generic,
                   1638:                  0x00000000);
                   1639:     /* XXX : not implemented */
                   1640:     spr_register(env, SPR_440_INV3, "INV3",
                   1641:                  SPR_NOACCESS, SPR_NOACCESS,
                   1642:                  &spr_read_generic, &spr_write_generic,
                   1643:                  0x00000000);
                   1644:     /* XXX : not implemented */
                   1645:     spr_register(env, SPR_440_ITV0, "ITV0",
                   1646:                  SPR_NOACCESS, SPR_NOACCESS,
                   1647:                  &spr_read_generic, &spr_write_generic,
                   1648:                  0x00000000);
                   1649:     /* XXX : not implemented */
                   1650:     spr_register(env, SPR_440_ITV1, "ITV1",
                   1651:                  SPR_NOACCESS, SPR_NOACCESS,
                   1652:                  &spr_read_generic, &spr_write_generic,
                   1653:                  0x00000000);
                   1654:     /* XXX : not implemented */
                   1655:     spr_register(env, SPR_440_ITV2, "ITV2",
                   1656:                  SPR_NOACCESS, SPR_NOACCESS,
                   1657:                  &spr_read_generic, &spr_write_generic,
                   1658:                  0x00000000);
                   1659:     /* XXX : not implemented */
                   1660:     spr_register(env, SPR_440_ITV3, "ITV3",
                   1661:                  SPR_NOACCESS, SPR_NOACCESS,
                   1662:                  &spr_read_generic, &spr_write_generic,
                   1663:                  0x00000000);
                   1664:     /* XXX : not implemented */
                   1665:     spr_register(env, SPR_440_IVLIM, "IVLIM",
                   1666:                  SPR_NOACCESS, SPR_NOACCESS,
                   1667:                  &spr_read_generic, &spr_write_generic,
                   1668:                  0x00000000);
                   1669:     /* Cache debug */
                   1670:     /* XXX : not implemented */
                   1671:     spr_register(env, SPR_BOOKE_DCDBTRH, "DCDBTRH",
                   1672:                  SPR_NOACCESS, SPR_NOACCESS,
                   1673:                  &spr_read_generic, SPR_NOACCESS,
                   1674:                  0x00000000);
                   1675:     /* XXX : not implemented */
                   1676:     spr_register(env, SPR_BOOKE_DCDBTRL, "DCDBTRL",
                   1677:                  SPR_NOACCESS, SPR_NOACCESS,
                   1678:                  &spr_read_generic, SPR_NOACCESS,
                   1679:                  0x00000000);
                   1680:     /* XXX : not implemented */
                   1681:     spr_register(env, SPR_BOOKE_ICDBDR, "ICDBDR",
                   1682:                  SPR_NOACCESS, SPR_NOACCESS,
                   1683:                  &spr_read_generic, SPR_NOACCESS,
                   1684:                  0x00000000);
                   1685:     /* XXX : not implemented */
                   1686:     spr_register(env, SPR_BOOKE_ICDBTRH, "ICDBTRH",
                   1687:                  SPR_NOACCESS, SPR_NOACCESS,
                   1688:                  &spr_read_generic, SPR_NOACCESS,
                   1689:                  0x00000000);
                   1690:     /* XXX : not implemented */
                   1691:     spr_register(env, SPR_BOOKE_ICDBTRL, "ICDBTRL",
                   1692:                  SPR_NOACCESS, SPR_NOACCESS,
                   1693:                  &spr_read_generic, SPR_NOACCESS,
                   1694:                  0x00000000);
                   1695:     /* XXX : not implemented */
                   1696:     spr_register(env, SPR_440_DBDR, "DBDR",
                   1697:                  SPR_NOACCESS, SPR_NOACCESS,
                   1698:                  &spr_read_generic, &spr_write_generic,
                   1699:                  0x00000000);
                   1700:     /* Processor control */
                   1701:     spr_register(env, SPR_4xx_CCR0, "CCR0",
                   1702:                  SPR_NOACCESS, SPR_NOACCESS,
                   1703:                  &spr_read_generic, &spr_write_generic,
                   1704:                  0x00000000);
                   1705:     spr_register(env, SPR_440_RSTCFG, "RSTCFG",
                   1706:                  SPR_NOACCESS, SPR_NOACCESS,
                   1707:                  &spr_read_generic, SPR_NOACCESS,
                   1708:                  0x00000000);
                   1709:     /* Storage control */
                   1710:     spr_register(env, SPR_440_MMUCR, "MMUCR",
                   1711:                  SPR_NOACCESS, SPR_NOACCESS,
                   1712:                  &spr_read_generic, &spr_write_generic,
                   1713:                  0x00000000);
                   1714: }
                   1715: 
                   1716: /* SPR shared between PowerPC 40x implementations */
                   1717: static void gen_spr_40x (CPUPPCState *env)
                   1718: {
                   1719:     /* Cache */
                   1720:     /* not emulated, as Qemu do not emulate caches */
                   1721:     spr_register(env, SPR_40x_DCCR, "DCCR",
                   1722:                  SPR_NOACCESS, SPR_NOACCESS,
                   1723:                  &spr_read_generic, &spr_write_generic,
                   1724:                  0x00000000);
                   1725:     /* not emulated, as Qemu do not emulate caches */
                   1726:     spr_register(env, SPR_40x_ICCR, "ICCR",
                   1727:                  SPR_NOACCESS, SPR_NOACCESS,
                   1728:                  &spr_read_generic, &spr_write_generic,
                   1729:                  0x00000000);
                   1730:     /* not emulated, as Qemu do not emulate caches */
                   1731:     spr_register(env, SPR_BOOKE_ICDBDR, "ICDBDR",
                   1732:                  SPR_NOACCESS, SPR_NOACCESS,
                   1733:                  &spr_read_generic, SPR_NOACCESS,
                   1734:                  0x00000000);
                   1735:     /* Exception */
                   1736:     spr_register(env, SPR_40x_DEAR, "DEAR",
                   1737:                  SPR_NOACCESS, SPR_NOACCESS,
                   1738:                  &spr_read_generic, &spr_write_generic,
                   1739:                  0x00000000);
                   1740:     spr_register(env, SPR_40x_ESR, "ESR",
                   1741:                  SPR_NOACCESS, SPR_NOACCESS,
                   1742:                  &spr_read_generic, &spr_write_generic,
                   1743:                  0x00000000);
                   1744:     spr_register(env, SPR_40x_EVPR, "EVPR",
                   1745:                  SPR_NOACCESS, SPR_NOACCESS,
                   1746:                  &spr_read_generic, &spr_write_excp_prefix,
                   1747:                  0x00000000);
                   1748:     spr_register(env, SPR_40x_SRR2, "SRR2",
                   1749:                  &spr_read_generic, &spr_write_generic,
                   1750:                  &spr_read_generic, &spr_write_generic,
                   1751:                  0x00000000);
                   1752:     spr_register(env, SPR_40x_SRR3, "SRR3",
                   1753:                  &spr_read_generic, &spr_write_generic,
                   1754:                  &spr_read_generic, &spr_write_generic,
                   1755:                  0x00000000);
                   1756:     /* Timers */
                   1757:     spr_register(env, SPR_40x_PIT, "PIT",
                   1758:                  SPR_NOACCESS, SPR_NOACCESS,
                   1759:                  &spr_read_40x_pit, &spr_write_40x_pit,
                   1760:                  0x00000000);
                   1761:     spr_register(env, SPR_40x_TCR, "TCR",
                   1762:                  SPR_NOACCESS, SPR_NOACCESS,
                   1763:                  &spr_read_generic, &spr_write_booke_tcr,
                   1764:                  0x00000000);
                   1765:     spr_register(env, SPR_40x_TSR, "TSR",
                   1766:                  SPR_NOACCESS, SPR_NOACCESS,
                   1767:                  &spr_read_generic, &spr_write_booke_tsr,
                   1768:                  0x00000000);
                   1769: }
                   1770: 
                   1771: /* SPR specific to PowerPC 405 implementation */
                   1772: static void gen_spr_405 (CPUPPCState *env)
                   1773: {
                   1774:     /* MMU */
                   1775:     spr_register(env, SPR_40x_PID, "PID",
                   1776:                  SPR_NOACCESS, SPR_NOACCESS,
                   1777:                  &spr_read_generic, &spr_write_generic,
                   1778:                  0x00000000);
                   1779:     spr_register(env, SPR_4xx_CCR0, "CCR0",
                   1780:                  SPR_NOACCESS, SPR_NOACCESS,
                   1781:                  &spr_read_generic, &spr_write_generic,
                   1782:                  0x00700000);
                   1783:     /* Debug interface */
                   1784:     /* XXX : not implemented */
                   1785:     spr_register(env, SPR_40x_DBCR0, "DBCR0",
                   1786:                  SPR_NOACCESS, SPR_NOACCESS,
                   1787:                  &spr_read_generic, &spr_write_40x_dbcr0,
                   1788:                  0x00000000);
                   1789:     /* XXX : not implemented */
                   1790:     spr_register(env, SPR_405_DBCR1, "DBCR1",
                   1791:                  SPR_NOACCESS, SPR_NOACCESS,
                   1792:                  &spr_read_generic, &spr_write_generic,
                   1793:                  0x00000000);
                   1794:     /* XXX : not implemented */
                   1795:     spr_register(env, SPR_40x_DBSR, "DBSR",
                   1796:                  SPR_NOACCESS, SPR_NOACCESS,
                   1797:                  &spr_read_generic, &spr_write_clear,
                   1798:                  /* Last reset was system reset */
                   1799:                  0x00000300);
                   1800:     /* XXX : not implemented */
                   1801:     spr_register(env, SPR_40x_DAC1, "DAC1",
                   1802:                  SPR_NOACCESS, SPR_NOACCESS,
                   1803:                  &spr_read_generic, &spr_write_generic,
                   1804:                  0x00000000);
                   1805:     spr_register(env, SPR_40x_DAC2, "DAC2",
                   1806:                  SPR_NOACCESS, SPR_NOACCESS,
                   1807:                  &spr_read_generic, &spr_write_generic,
                   1808:                  0x00000000);
                   1809:     /* XXX : not implemented */
                   1810:     spr_register(env, SPR_405_DVC1, "DVC1",
                   1811:                  SPR_NOACCESS, SPR_NOACCESS,
                   1812:                  &spr_read_generic, &spr_write_generic,
                   1813:                  0x00000000);
                   1814:     /* XXX : not implemented */
                   1815:     spr_register(env, SPR_405_DVC2, "DVC2",
                   1816:                  SPR_NOACCESS, SPR_NOACCESS,
                   1817:                  &spr_read_generic, &spr_write_generic,
                   1818:                  0x00000000);
                   1819:     /* XXX : not implemented */
                   1820:     spr_register(env, SPR_40x_IAC1, "IAC1",
                   1821:                  SPR_NOACCESS, SPR_NOACCESS,
                   1822:                  &spr_read_generic, &spr_write_generic,
                   1823:                  0x00000000);
                   1824:     spr_register(env, SPR_40x_IAC2, "IAC2",
                   1825:                  SPR_NOACCESS, SPR_NOACCESS,
                   1826:                  &spr_read_generic, &spr_write_generic,
                   1827:                  0x00000000);
                   1828:     /* XXX : not implemented */
                   1829:     spr_register(env, SPR_405_IAC3, "IAC3",
                   1830:                  SPR_NOACCESS, SPR_NOACCESS,
                   1831:                  &spr_read_generic, &spr_write_generic,
                   1832:                  0x00000000);
                   1833:     /* XXX : not implemented */
                   1834:     spr_register(env, SPR_405_IAC4, "IAC4",
                   1835:                  SPR_NOACCESS, SPR_NOACCESS,
                   1836:                  &spr_read_generic, &spr_write_generic,
                   1837:                  0x00000000);
                   1838:     /* Storage control */
                   1839:     /* XXX: TODO: not implemented */
                   1840:     spr_register(env, SPR_405_SLER, "SLER",
                   1841:                  SPR_NOACCESS, SPR_NOACCESS,
                   1842:                  &spr_read_generic, &spr_write_40x_sler,
                   1843:                  0x00000000);
                   1844:     spr_register(env, SPR_40x_ZPR, "ZPR",
                   1845:                  SPR_NOACCESS, SPR_NOACCESS,
                   1846:                  &spr_read_generic, &spr_write_generic,
                   1847:                  0x00000000);
                   1848:     /* XXX : not implemented */
                   1849:     spr_register(env, SPR_405_SU0R, "SU0R",
                   1850:                  SPR_NOACCESS, SPR_NOACCESS,
                   1851:                  &spr_read_generic, &spr_write_generic,
                   1852:                  0x00000000);
                   1853:     /* SPRG */
                   1854:     spr_register(env, SPR_USPRG0, "USPRG0",
                   1855:                  &spr_read_ureg, SPR_NOACCESS,
                   1856:                  &spr_read_ureg, SPR_NOACCESS,
                   1857:                  0x00000000);
                   1858:     spr_register(env, SPR_SPRG4, "SPRG4",
                   1859:                  SPR_NOACCESS, SPR_NOACCESS,
                   1860:                  &spr_read_generic, &spr_write_generic,
                   1861:                  0x00000000);
                   1862:     spr_register(env, SPR_SPRG5, "SPRG5",
                   1863:                  SPR_NOACCESS, SPR_NOACCESS,
                   1864:                  spr_read_generic, &spr_write_generic,
                   1865:                  0x00000000);
                   1866:     spr_register(env, SPR_SPRG6, "SPRG6",
                   1867:                  SPR_NOACCESS, SPR_NOACCESS,
                   1868:                  spr_read_generic, &spr_write_generic,
                   1869:                  0x00000000);
                   1870:     spr_register(env, SPR_SPRG7, "SPRG7",
                   1871:                  SPR_NOACCESS, SPR_NOACCESS,
                   1872:                  spr_read_generic, &spr_write_generic,
                   1873:                  0x00000000);
                   1874:     gen_spr_usprgh(env);
                   1875: }
                   1876: 
                   1877: /* SPR shared between PowerPC 401 & 403 implementations */
                   1878: static void gen_spr_401_403 (CPUPPCState *env)
                   1879: {
                   1880:     /* Time base */
                   1881:     spr_register(env, SPR_403_VTBL,  "TBL",
                   1882:                  &spr_read_tbl, SPR_NOACCESS,
                   1883:                  &spr_read_tbl, SPR_NOACCESS,
                   1884:                  0x00000000);
                   1885:     spr_register(env, SPR_403_TBL,   "TBL",
                   1886:                  SPR_NOACCESS, SPR_NOACCESS,
                   1887:                  SPR_NOACCESS, &spr_write_tbl,
                   1888:                  0x00000000);
                   1889:     spr_register(env, SPR_403_VTBU,  "TBU",
                   1890:                  &spr_read_tbu, SPR_NOACCESS,
                   1891:                  &spr_read_tbu, SPR_NOACCESS,
                   1892:                  0x00000000);
                   1893:     spr_register(env, SPR_403_TBU,   "TBU",
                   1894:                  SPR_NOACCESS, SPR_NOACCESS,
                   1895:                  SPR_NOACCESS, &spr_write_tbu,
                   1896:                  0x00000000);
                   1897:     /* Debug */
                   1898:     /* not emulated, as Qemu do not emulate caches */
                   1899:     spr_register(env, SPR_403_CDBCR, "CDBCR",
                   1900:                  SPR_NOACCESS, SPR_NOACCESS,
                   1901:                  &spr_read_generic, &spr_write_generic,
                   1902:                  0x00000000);
                   1903: }
                   1904: 
                   1905: /* SPR specific to PowerPC 401 implementation */
                   1906: static void gen_spr_401 (CPUPPCState *env)
                   1907: {
                   1908:     /* Debug interface */
                   1909:     /* XXX : not implemented */
                   1910:     spr_register(env, SPR_40x_DBCR0, "DBCR",
                   1911:                  SPR_NOACCESS, SPR_NOACCESS,
                   1912:                  &spr_read_generic, &spr_write_40x_dbcr0,
                   1913:                  0x00000000);
                   1914:     /* XXX : not implemented */
                   1915:     spr_register(env, SPR_40x_DBSR, "DBSR",
                   1916:                  SPR_NOACCESS, SPR_NOACCESS,
                   1917:                  &spr_read_generic, &spr_write_clear,
                   1918:                  /* Last reset was system reset */
                   1919:                  0x00000300);
                   1920:     /* XXX : not implemented */
                   1921:     spr_register(env, SPR_40x_DAC1, "DAC",
                   1922:                  SPR_NOACCESS, SPR_NOACCESS,
                   1923:                  &spr_read_generic, &spr_write_generic,
                   1924:                  0x00000000);
                   1925:     /* XXX : not implemented */
                   1926:     spr_register(env, SPR_40x_IAC1, "IAC",
                   1927:                  SPR_NOACCESS, SPR_NOACCESS,
                   1928:                  &spr_read_generic, &spr_write_generic,
                   1929:                  0x00000000);
                   1930:     /* Storage control */
                   1931:     /* XXX: TODO: not implemented */
                   1932:     spr_register(env, SPR_405_SLER, "SLER",
                   1933:                  SPR_NOACCESS, SPR_NOACCESS,
                   1934:                  &spr_read_generic, &spr_write_40x_sler,
                   1935:                  0x00000000);
                   1936:     /* not emulated, as Qemu never does speculative access */
                   1937:     spr_register(env, SPR_40x_SGR, "SGR",
                   1938:                  SPR_NOACCESS, SPR_NOACCESS,
                   1939:                  &spr_read_generic, &spr_write_generic,
                   1940:                  0xFFFFFFFF);
                   1941:     /* not emulated, as Qemu do not emulate caches */
                   1942:     spr_register(env, SPR_40x_DCWR, "DCWR",
                   1943:                  SPR_NOACCESS, SPR_NOACCESS,
                   1944:                  &spr_read_generic, &spr_write_generic,
                   1945:                  0x00000000);
                   1946: }
                   1947: 
                   1948: static void gen_spr_401x2 (CPUPPCState *env)
                   1949: {
                   1950:     gen_spr_401(env);
                   1951:     spr_register(env, SPR_40x_PID, "PID",
                   1952:                  SPR_NOACCESS, SPR_NOACCESS,
                   1953:                  &spr_read_generic, &spr_write_generic,
                   1954:                  0x00000000);
                   1955:     spr_register(env, SPR_40x_ZPR, "ZPR",
                   1956:                  SPR_NOACCESS, SPR_NOACCESS,
                   1957:                  &spr_read_generic, &spr_write_generic,
                   1958:                  0x00000000);
                   1959: }
                   1960: 
                   1961: /* SPR specific to PowerPC 403 implementation */
                   1962: static void gen_spr_403 (CPUPPCState *env)
                   1963: {
                   1964:     /* Debug interface */
                   1965:     /* XXX : not implemented */
                   1966:     spr_register(env, SPR_40x_DBCR0, "DBCR0",
                   1967:                  SPR_NOACCESS, SPR_NOACCESS,
                   1968:                  &spr_read_generic, &spr_write_40x_dbcr0,
                   1969:                  0x00000000);
                   1970:     /* XXX : not implemented */
                   1971:     spr_register(env, SPR_40x_DBSR, "DBSR",
                   1972:                  SPR_NOACCESS, SPR_NOACCESS,
                   1973:                  &spr_read_generic, &spr_write_clear,
                   1974:                  /* Last reset was system reset */
                   1975:                  0x00000300);
                   1976:     /* XXX : not implemented */
                   1977:     spr_register(env, SPR_40x_DAC1, "DAC1",
                   1978:                  SPR_NOACCESS, SPR_NOACCESS,
                   1979:                  &spr_read_generic, &spr_write_generic,
                   1980:                  0x00000000);
                   1981:     /* XXX : not implemented */
                   1982:     spr_register(env, SPR_40x_DAC2, "DAC2",
                   1983:                  SPR_NOACCESS, SPR_NOACCESS,
                   1984:                  &spr_read_generic, &spr_write_generic,
                   1985:                  0x00000000);
                   1986:     /* XXX : not implemented */
                   1987:     spr_register(env, SPR_40x_IAC1, "IAC1",
                   1988:                  SPR_NOACCESS, SPR_NOACCESS,
                   1989:                  &spr_read_generic, &spr_write_generic,
                   1990:                  0x00000000);
                   1991:     /* XXX : not implemented */
                   1992:     spr_register(env, SPR_40x_IAC2, "IAC2",
                   1993:                  SPR_NOACCESS, SPR_NOACCESS,
                   1994:                  &spr_read_generic, &spr_write_generic,
                   1995:                  0x00000000);
                   1996: }
                   1997: 
                   1998: static void gen_spr_403_real (CPUPPCState *env)
                   1999: {
                   2000:     spr_register(env, SPR_403_PBL1,  "PBL1",
                   2001:                  SPR_NOACCESS, SPR_NOACCESS,
                   2002:                  &spr_read_403_pbr, &spr_write_403_pbr,
                   2003:                  0x00000000);
                   2004:     spr_register(env, SPR_403_PBU1,  "PBU1",
                   2005:                  SPR_NOACCESS, SPR_NOACCESS,
                   2006:                  &spr_read_403_pbr, &spr_write_403_pbr,
                   2007:                  0x00000000);
                   2008:     spr_register(env, SPR_403_PBL2,  "PBL2",
                   2009:                  SPR_NOACCESS, SPR_NOACCESS,
                   2010:                  &spr_read_403_pbr, &spr_write_403_pbr,
                   2011:                  0x00000000);
                   2012:     spr_register(env, SPR_403_PBU2,  "PBU2",
                   2013:                  SPR_NOACCESS, SPR_NOACCESS,
                   2014:                  &spr_read_403_pbr, &spr_write_403_pbr,
                   2015:                  0x00000000);
                   2016: }
                   2017: 
                   2018: static void gen_spr_403_mmu (CPUPPCState *env)
                   2019: {
                   2020:     /* MMU */
                   2021:     spr_register(env, SPR_40x_PID, "PID",
                   2022:                  SPR_NOACCESS, SPR_NOACCESS,
                   2023:                  &spr_read_generic, &spr_write_generic,
                   2024:                  0x00000000);
                   2025:     spr_register(env, SPR_40x_ZPR, "ZPR",
                   2026:                  SPR_NOACCESS, SPR_NOACCESS,
                   2027:                  &spr_read_generic, &spr_write_generic,
                   2028:                  0x00000000);
                   2029: }
                   2030: 
                   2031: /* SPR specific to PowerPC compression coprocessor extension */
                   2032: static void gen_spr_compress (CPUPPCState *env)
                   2033: {
                   2034:     /* XXX : not implemented */
                   2035:     spr_register(env, SPR_401_SKR, "SKR",
                   2036:                  SPR_NOACCESS, SPR_NOACCESS,
                   2037:                  &spr_read_generic, &spr_write_generic,
                   2038:                  0x00000000);
                   2039: }
                   2040: 
                   2041: #if defined (TARGET_PPC64)
                   2042: /* SPR specific to PowerPC 620 */
                   2043: static void gen_spr_620 (CPUPPCState *env)
                   2044: {
                   2045:     /* Processor identification */
                   2046:     spr_register(env, SPR_PIR, "PIR",
                   2047:                  SPR_NOACCESS, SPR_NOACCESS,
                   2048:                  &spr_read_generic, &spr_write_pir,
                   2049:                  0x00000000);
                   2050:     spr_register(env, SPR_ASR, "ASR",
                   2051:                  SPR_NOACCESS, SPR_NOACCESS,
                   2052:                  &spr_read_asr, &spr_write_asr,
                   2053:                  0x00000000);
                   2054:     /* Breakpoints */
                   2055:     /* XXX : not implemented */
                   2056:     spr_register(env, SPR_IABR, "IABR",
                   2057:                  SPR_NOACCESS, SPR_NOACCESS,
                   2058:                  &spr_read_generic, &spr_write_generic,
                   2059:                  0x00000000);
                   2060:     /* XXX : not implemented */
                   2061:     spr_register(env, SPR_DABR, "DABR",
                   2062:                  SPR_NOACCESS, SPR_NOACCESS,
                   2063:                  &spr_read_generic, &spr_write_generic,
                   2064:                  0x00000000);
                   2065:     /* XXX : not implemented */
                   2066:     spr_register(env, SPR_SIAR, "SIAR",
                   2067:                  SPR_NOACCESS, SPR_NOACCESS,
                   2068:                  &spr_read_generic, SPR_NOACCESS,
                   2069:                  0x00000000);
                   2070:     /* XXX : not implemented */
                   2071:     spr_register(env, SPR_SDA, "SDA",
                   2072:                  SPR_NOACCESS, SPR_NOACCESS,
                   2073:                  &spr_read_generic, SPR_NOACCESS,
                   2074:                  0x00000000);
                   2075:     /* XXX : not implemented */
                   2076:     spr_register(env, SPR_620_PMC1R, "PMC1",
                   2077:                  SPR_NOACCESS, SPR_NOACCESS,
                   2078:                  &spr_read_generic, SPR_NOACCESS,
                   2079:                  0x00000000);
                   2080:     spr_register(env, SPR_620_PMC1W, "PMC1",
                   2081:                  SPR_NOACCESS, SPR_NOACCESS,
                   2082:                   SPR_NOACCESS, &spr_write_generic,
                   2083:                  0x00000000);
                   2084:     /* XXX : not implemented */
                   2085:     spr_register(env, SPR_620_PMC2R, "PMC2",
                   2086:                  SPR_NOACCESS, SPR_NOACCESS,
                   2087:                  &spr_read_generic, SPR_NOACCESS,
                   2088:                  0x00000000);
                   2089:     spr_register(env, SPR_620_PMC2W, "PMC2",
                   2090:                  SPR_NOACCESS, SPR_NOACCESS,
                   2091:                   SPR_NOACCESS, &spr_write_generic,
                   2092:                  0x00000000);
                   2093:     /* XXX : not implemented */
                   2094:     spr_register(env, SPR_620_MMCR0R, "MMCR0",
                   2095:                  SPR_NOACCESS, SPR_NOACCESS,
                   2096:                  &spr_read_generic, SPR_NOACCESS,
                   2097:                  0x00000000);
                   2098:     spr_register(env, SPR_620_MMCR0W, "MMCR0",
                   2099:                  SPR_NOACCESS, SPR_NOACCESS,
                   2100:                   SPR_NOACCESS, &spr_write_generic,
                   2101:                  0x00000000);
                   2102:     /* External access control */
                   2103:     /* XXX : not implemented */
                   2104:     spr_register(env, SPR_EAR, "EAR",
                   2105:                  SPR_NOACCESS, SPR_NOACCESS,
                   2106:                  &spr_read_generic, &spr_write_generic,
                   2107:                  0x00000000);
                   2108: #if 0 // XXX: check this
                   2109:     /* XXX : not implemented */
                   2110:     spr_register(env, SPR_620_PMR0, "PMR0",
                   2111:                  SPR_NOACCESS, SPR_NOACCESS,
                   2112:                  &spr_read_generic, &spr_write_generic,
                   2113:                  0x00000000);
                   2114:     /* XXX : not implemented */
                   2115:     spr_register(env, SPR_620_PMR1, "PMR1",
                   2116:                  SPR_NOACCESS, SPR_NOACCESS,
                   2117:                  &spr_read_generic, &spr_write_generic,
                   2118:                  0x00000000);
                   2119:     /* XXX : not implemented */
                   2120:     spr_register(env, SPR_620_PMR2, "PMR2",
                   2121:                  SPR_NOACCESS, SPR_NOACCESS,
                   2122:                  &spr_read_generic, &spr_write_generic,
                   2123:                  0x00000000);
                   2124:     /* XXX : not implemented */
                   2125:     spr_register(env, SPR_620_PMR3, "PMR3",
                   2126:                  SPR_NOACCESS, SPR_NOACCESS,
                   2127:                  &spr_read_generic, &spr_write_generic,
                   2128:                  0x00000000);
                   2129:     /* XXX : not implemented */
                   2130:     spr_register(env, SPR_620_PMR4, "PMR4",
                   2131:                  SPR_NOACCESS, SPR_NOACCESS,
                   2132:                  &spr_read_generic, &spr_write_generic,
                   2133:                  0x00000000);
                   2134:     /* XXX : not implemented */
                   2135:     spr_register(env, SPR_620_PMR5, "PMR5",
                   2136:                  SPR_NOACCESS, SPR_NOACCESS,
                   2137:                  &spr_read_generic, &spr_write_generic,
                   2138:                  0x00000000);
                   2139:     /* XXX : not implemented */
                   2140:     spr_register(env, SPR_620_PMR6, "PMR6",
                   2141:                  SPR_NOACCESS, SPR_NOACCESS,
                   2142:                  &spr_read_generic, &spr_write_generic,
                   2143:                  0x00000000);
                   2144:     /* XXX : not implemented */
                   2145:     spr_register(env, SPR_620_PMR7, "PMR7",
                   2146:                  SPR_NOACCESS, SPR_NOACCESS,
                   2147:                  &spr_read_generic, &spr_write_generic,
                   2148:                  0x00000000);
                   2149:     /* XXX : not implemented */
                   2150:     spr_register(env, SPR_620_PMR8, "PMR8",
                   2151:                  SPR_NOACCESS, SPR_NOACCESS,
                   2152:                  &spr_read_generic, &spr_write_generic,
                   2153:                  0x00000000);
                   2154:     /* XXX : not implemented */
                   2155:     spr_register(env, SPR_620_PMR9, "PMR9",
                   2156:                  SPR_NOACCESS, SPR_NOACCESS,
                   2157:                  &spr_read_generic, &spr_write_generic,
                   2158:                  0x00000000);
                   2159:     /* XXX : not implemented */
                   2160:     spr_register(env, SPR_620_PMRA, "PMR10",
                   2161:                  SPR_NOACCESS, SPR_NOACCESS,
                   2162:                  &spr_read_generic, &spr_write_generic,
                   2163:                  0x00000000);
                   2164:     /* XXX : not implemented */
                   2165:     spr_register(env, SPR_620_PMRB, "PMR11",
                   2166:                  SPR_NOACCESS, SPR_NOACCESS,
                   2167:                  &spr_read_generic, &spr_write_generic,
                   2168:                  0x00000000);
                   2169:     /* XXX : not implemented */
                   2170:     spr_register(env, SPR_620_PMRC, "PMR12",
                   2171:                  SPR_NOACCESS, SPR_NOACCESS,
                   2172:                  &spr_read_generic, &spr_write_generic,
                   2173:                  0x00000000);
                   2174:     /* XXX : not implemented */
                   2175:     spr_register(env, SPR_620_PMRD, "PMR13",
                   2176:                  SPR_NOACCESS, SPR_NOACCESS,
                   2177:                  &spr_read_generic, &spr_write_generic,
                   2178:                  0x00000000);
                   2179:     /* XXX : not implemented */
                   2180:     spr_register(env, SPR_620_PMRE, "PMR14",
                   2181:                  SPR_NOACCESS, SPR_NOACCESS,
                   2182:                  &spr_read_generic, &spr_write_generic,
                   2183:                  0x00000000);
                   2184:     /* XXX : not implemented */
                   2185:     spr_register(env, SPR_620_PMRF, "PMR15",
                   2186:                  SPR_NOACCESS, SPR_NOACCESS,
                   2187:                  &spr_read_generic, &spr_write_generic,
                   2188:                  0x00000000);
                   2189: #endif
                   2190:     /* XXX : not implemented */
                   2191:     spr_register(env, SPR_620_BUSCSR, "BUSCSR",
                   2192:                  SPR_NOACCESS, SPR_NOACCESS,
                   2193:                  &spr_read_generic, &spr_write_generic,
                   2194:                  0x00000000);
                   2195:     /* XXX : not implemented */
                   2196:     spr_register(env, SPR_620_L2CR, "L2CR",
                   2197:                  SPR_NOACCESS, SPR_NOACCESS,
                   2198:                  &spr_read_generic, &spr_write_generic,
                   2199:                  0x00000000);
                   2200:     /* XXX : not implemented */
                   2201:     spr_register(env, SPR_620_L2SR, "L2SR",
                   2202:                  SPR_NOACCESS, SPR_NOACCESS,
                   2203:                  &spr_read_generic, &spr_write_generic,
                   2204:                  0x00000000);
                   2205: }
                   2206: #endif /* defined (TARGET_PPC64) */
                   2207: 
                   2208: static void gen_spr_5xx_8xx (CPUPPCState *env)
                   2209: {
                   2210:     /* Exception processing */
                   2211:     spr_register(env, SPR_DSISR, "DSISR",
                   2212:                  SPR_NOACCESS, SPR_NOACCESS,
                   2213:                  &spr_read_generic, &spr_write_generic,
                   2214:                  0x00000000);
                   2215:     spr_register(env, SPR_DAR, "DAR",
                   2216:                  SPR_NOACCESS, SPR_NOACCESS,
                   2217:                  &spr_read_generic, &spr_write_generic,
                   2218:                  0x00000000);
                   2219:     /* Timer */
                   2220:     spr_register(env, SPR_DECR, "DECR",
                   2221:                  SPR_NOACCESS, SPR_NOACCESS,
                   2222:                  &spr_read_decr, &spr_write_decr,
                   2223:                  0x00000000);
                   2224:     /* XXX : not implemented */
                   2225:     spr_register(env, SPR_MPC_EIE, "EIE",
                   2226:                  SPR_NOACCESS, SPR_NOACCESS,
                   2227:                  &spr_read_generic, &spr_write_generic,
                   2228:                  0x00000000);
                   2229:     /* XXX : not implemented */
                   2230:     spr_register(env, SPR_MPC_EID, "EID",
                   2231:                  SPR_NOACCESS, SPR_NOACCESS,
                   2232:                  &spr_read_generic, &spr_write_generic,
                   2233:                  0x00000000);
                   2234:     /* XXX : not implemented */
                   2235:     spr_register(env, SPR_MPC_NRI, "NRI",
                   2236:                  SPR_NOACCESS, SPR_NOACCESS,
                   2237:                  &spr_read_generic, &spr_write_generic,
                   2238:                  0x00000000);
                   2239:     /* XXX : not implemented */
                   2240:     spr_register(env, SPR_MPC_CMPA, "CMPA",
                   2241:                  SPR_NOACCESS, SPR_NOACCESS,
                   2242:                  &spr_read_generic, &spr_write_generic,
                   2243:                  0x00000000);
                   2244:     /* XXX : not implemented */
                   2245:     spr_register(env, SPR_MPC_CMPB, "CMPB",
                   2246:                  SPR_NOACCESS, SPR_NOACCESS,
                   2247:                  &spr_read_generic, &spr_write_generic,
                   2248:                  0x00000000);
                   2249:     /* XXX : not implemented */
                   2250:     spr_register(env, SPR_MPC_CMPC, "CMPC",
                   2251:                  SPR_NOACCESS, SPR_NOACCESS,
                   2252:                  &spr_read_generic, &spr_write_generic,
                   2253:                  0x00000000);
                   2254:     /* XXX : not implemented */
                   2255:     spr_register(env, SPR_MPC_CMPD, "CMPD",
                   2256:                  SPR_NOACCESS, SPR_NOACCESS,
                   2257:                  &spr_read_generic, &spr_write_generic,
                   2258:                  0x00000000);
                   2259:     /* XXX : not implemented */
                   2260:     spr_register(env, SPR_MPC_ECR, "ECR",
                   2261:                  SPR_NOACCESS, SPR_NOACCESS,
                   2262:                  &spr_read_generic, &spr_write_generic,
                   2263:                  0x00000000);
                   2264:     /* XXX : not implemented */
                   2265:     spr_register(env, SPR_MPC_DER, "DER",
                   2266:                  SPR_NOACCESS, SPR_NOACCESS,
                   2267:                  &spr_read_generic, &spr_write_generic,
                   2268:                  0x00000000);
                   2269:     /* XXX : not implemented */
                   2270:     spr_register(env, SPR_MPC_COUNTA, "COUNTA",
                   2271:                  SPR_NOACCESS, SPR_NOACCESS,
                   2272:                  &spr_read_generic, &spr_write_generic,
                   2273:                  0x00000000);
                   2274:     /* XXX : not implemented */
                   2275:     spr_register(env, SPR_MPC_COUNTB, "COUNTB",
                   2276:                  SPR_NOACCESS, SPR_NOACCESS,
                   2277:                  &spr_read_generic, &spr_write_generic,
                   2278:                  0x00000000);
                   2279:     /* XXX : not implemented */
                   2280:     spr_register(env, SPR_MPC_CMPE, "CMPE",
                   2281:                  SPR_NOACCESS, SPR_NOACCESS,
                   2282:                  &spr_read_generic, &spr_write_generic,
                   2283:                  0x00000000);
                   2284:     /* XXX : not implemented */
                   2285:     spr_register(env, SPR_MPC_CMPF, "CMPF",
                   2286:                  SPR_NOACCESS, SPR_NOACCESS,
                   2287:                  &spr_read_generic, &spr_write_generic,
                   2288:                  0x00000000);
                   2289:     /* XXX : not implemented */
                   2290:     spr_register(env, SPR_MPC_CMPG, "CMPG",
                   2291:                  SPR_NOACCESS, SPR_NOACCESS,
                   2292:                  &spr_read_generic, &spr_write_generic,
                   2293:                  0x00000000);
                   2294:     /* XXX : not implemented */
                   2295:     spr_register(env, SPR_MPC_CMPH, "CMPH",
                   2296:                  SPR_NOACCESS, SPR_NOACCESS,
                   2297:                  &spr_read_generic, &spr_write_generic,
                   2298:                  0x00000000);
                   2299:     /* XXX : not implemented */
                   2300:     spr_register(env, SPR_MPC_LCTRL1, "LCTRL1",
                   2301:                  SPR_NOACCESS, SPR_NOACCESS,
                   2302:                  &spr_read_generic, &spr_write_generic,
                   2303:                  0x00000000);
                   2304:     /* XXX : not implemented */
                   2305:     spr_register(env, SPR_MPC_LCTRL2, "LCTRL2",
                   2306:                  SPR_NOACCESS, SPR_NOACCESS,
                   2307:                  &spr_read_generic, &spr_write_generic,
                   2308:                  0x00000000);
                   2309:     /* XXX : not implemented */
                   2310:     spr_register(env, SPR_MPC_BAR, "BAR",
                   2311:                  SPR_NOACCESS, SPR_NOACCESS,
                   2312:                  &spr_read_generic, &spr_write_generic,
                   2313:                  0x00000000);
                   2314:     /* XXX : not implemented */
                   2315:     spr_register(env, SPR_MPC_DPDR, "DPDR",
                   2316:                  SPR_NOACCESS, SPR_NOACCESS,
                   2317:                  &spr_read_generic, &spr_write_generic,
                   2318:                  0x00000000);
                   2319:     /* XXX : not implemented */
                   2320:     spr_register(env, SPR_MPC_IMMR, "IMMR",
                   2321:                  SPR_NOACCESS, SPR_NOACCESS,
                   2322:                  &spr_read_generic, &spr_write_generic,
                   2323:                  0x00000000);
                   2324: }
                   2325: 
                   2326: static void gen_spr_5xx (CPUPPCState *env)
                   2327: {
                   2328:     /* XXX : not implemented */
                   2329:     spr_register(env, SPR_RCPU_MI_GRA, "MI_GRA",
                   2330:                  SPR_NOACCESS, SPR_NOACCESS,
                   2331:                  &spr_read_generic, &spr_write_generic,
                   2332:                  0x00000000);
                   2333:     /* XXX : not implemented */
                   2334:     spr_register(env, SPR_RCPU_L2U_GRA, "L2U_GRA",
                   2335:                  SPR_NOACCESS, SPR_NOACCESS,
                   2336:                  &spr_read_generic, &spr_write_generic,
                   2337:                  0x00000000);
                   2338:     /* XXX : not implemented */
                   2339:     spr_register(env, SPR_RPCU_BBCMCR, "L2U_BBCMCR",
                   2340:                  SPR_NOACCESS, SPR_NOACCESS,
                   2341:                  &spr_read_generic, &spr_write_generic,
                   2342:                  0x00000000);
                   2343:     /* XXX : not implemented */
                   2344:     spr_register(env, SPR_RCPU_L2U_MCR, "L2U_MCR",
                   2345:                  SPR_NOACCESS, SPR_NOACCESS,
                   2346:                  &spr_read_generic, &spr_write_generic,
                   2347:                  0x00000000);
                   2348:     /* XXX : not implemented */
                   2349:     spr_register(env, SPR_RCPU_MI_RBA0, "MI_RBA0",
                   2350:                  SPR_NOACCESS, SPR_NOACCESS,
                   2351:                  &spr_read_generic, &spr_write_generic,
                   2352:                  0x00000000);
                   2353:     /* XXX : not implemented */
                   2354:     spr_register(env, SPR_RCPU_MI_RBA1, "MI_RBA1",
                   2355:                  SPR_NOACCESS, SPR_NOACCESS,
                   2356:                  &spr_read_generic, &spr_write_generic,
                   2357:                  0x00000000);
                   2358:     /* XXX : not implemented */
                   2359:     spr_register(env, SPR_RCPU_MI_RBA2, "MI_RBA2",
                   2360:                  SPR_NOACCESS, SPR_NOACCESS,
                   2361:                  &spr_read_generic, &spr_write_generic,
                   2362:                  0x00000000);
                   2363:     /* XXX : not implemented */
                   2364:     spr_register(env, SPR_RCPU_MI_RBA3, "MI_RBA3",
                   2365:                  SPR_NOACCESS, SPR_NOACCESS,
                   2366:                  &spr_read_generic, &spr_write_generic,
                   2367:                  0x00000000);
                   2368:     /* XXX : not implemented */
                   2369:     spr_register(env, SPR_RCPU_L2U_RBA0, "L2U_RBA0",
                   2370:                  SPR_NOACCESS, SPR_NOACCESS,
                   2371:                  &spr_read_generic, &spr_write_generic,
                   2372:                  0x00000000);
                   2373:     /* XXX : not implemented */
                   2374:     spr_register(env, SPR_RCPU_L2U_RBA1, "L2U_RBA1",
                   2375:                  SPR_NOACCESS, SPR_NOACCESS,
                   2376:                  &spr_read_generic, &spr_write_generic,
                   2377:                  0x00000000);
                   2378:     /* XXX : not implemented */
                   2379:     spr_register(env, SPR_RCPU_L2U_RBA2, "L2U_RBA2",
                   2380:                  SPR_NOACCESS, SPR_NOACCESS,
                   2381:                  &spr_read_generic, &spr_write_generic,
                   2382:                  0x00000000);
                   2383:     /* XXX : not implemented */
                   2384:     spr_register(env, SPR_RCPU_L2U_RBA3, "L2U_RBA3",
                   2385:                  SPR_NOACCESS, SPR_NOACCESS,
                   2386:                  &spr_read_generic, &spr_write_generic,
                   2387:                  0x00000000);
                   2388:     /* XXX : not implemented */
                   2389:     spr_register(env, SPR_RCPU_MI_RA0, "MI_RA0",
                   2390:                  SPR_NOACCESS, SPR_NOACCESS,
                   2391:                  &spr_read_generic, &spr_write_generic,
                   2392:                  0x00000000);
                   2393:     /* XXX : not implemented */
                   2394:     spr_register(env, SPR_RCPU_MI_RA1, "MI_RA1",
                   2395:                  SPR_NOACCESS, SPR_NOACCESS,
                   2396:                  &spr_read_generic, &spr_write_generic,
                   2397:                  0x00000000);
                   2398:     /* XXX : not implemented */
                   2399:     spr_register(env, SPR_RCPU_MI_RA2, "MI_RA2",
                   2400:                  SPR_NOACCESS, SPR_NOACCESS,
                   2401:                  &spr_read_generic, &spr_write_generic,
                   2402:                  0x00000000);
                   2403:     /* XXX : not implemented */
                   2404:     spr_register(env, SPR_RCPU_MI_RA3, "MI_RA3",
                   2405:                  SPR_NOACCESS, SPR_NOACCESS,
                   2406:                  &spr_read_generic, &spr_write_generic,
                   2407:                  0x00000000);
                   2408:     /* XXX : not implemented */
                   2409:     spr_register(env, SPR_RCPU_L2U_RA0, "L2U_RA0",
                   2410:                  SPR_NOACCESS, SPR_NOACCESS,
                   2411:                  &spr_read_generic, &spr_write_generic,
                   2412:                  0x00000000);
                   2413:     /* XXX : not implemented */
                   2414:     spr_register(env, SPR_RCPU_L2U_RA1, "L2U_RA1",
                   2415:                  SPR_NOACCESS, SPR_NOACCESS,
                   2416:                  &spr_read_generic, &spr_write_generic,
                   2417:                  0x00000000);
                   2418:     /* XXX : not implemented */
                   2419:     spr_register(env, SPR_RCPU_L2U_RA2, "L2U_RA2",
                   2420:                  SPR_NOACCESS, SPR_NOACCESS,
                   2421:                  &spr_read_generic, &spr_write_generic,
                   2422:                  0x00000000);
                   2423:     /* XXX : not implemented */
                   2424:     spr_register(env, SPR_RCPU_L2U_RA3, "L2U_RA3",
                   2425:                  SPR_NOACCESS, SPR_NOACCESS,
                   2426:                  &spr_read_generic, &spr_write_generic,
                   2427:                  0x00000000);
                   2428:     /* XXX : not implemented */
                   2429:     spr_register(env, SPR_RCPU_FPECR, "FPECR",
                   2430:                  SPR_NOACCESS, SPR_NOACCESS,
                   2431:                  &spr_read_generic, &spr_write_generic,
                   2432:                  0x00000000);
                   2433: }
                   2434: 
                   2435: static void gen_spr_8xx (CPUPPCState *env)
                   2436: {
                   2437:     /* XXX : not implemented */
                   2438:     spr_register(env, SPR_MPC_IC_CST, "IC_CST",
                   2439:                  SPR_NOACCESS, SPR_NOACCESS,
                   2440:                  &spr_read_generic, &spr_write_generic,
                   2441:                  0x00000000);
                   2442:     /* XXX : not implemented */
                   2443:     spr_register(env, SPR_MPC_IC_ADR, "IC_ADR",
                   2444:                  SPR_NOACCESS, SPR_NOACCESS,
                   2445:                  &spr_read_generic, &spr_write_generic,
                   2446:                  0x00000000);
                   2447:     /* XXX : not implemented */
                   2448:     spr_register(env, SPR_MPC_IC_DAT, "IC_DAT",
                   2449:                  SPR_NOACCESS, SPR_NOACCESS,
                   2450:                  &spr_read_generic, &spr_write_generic,
                   2451:                  0x00000000);
                   2452:     /* XXX : not implemented */
                   2453:     spr_register(env, SPR_MPC_DC_CST, "DC_CST",
                   2454:                  SPR_NOACCESS, SPR_NOACCESS,
                   2455:                  &spr_read_generic, &spr_write_generic,
                   2456:                  0x00000000);
                   2457:     /* XXX : not implemented */
                   2458:     spr_register(env, SPR_MPC_DC_ADR, "DC_ADR",
                   2459:                  SPR_NOACCESS, SPR_NOACCESS,
                   2460:                  &spr_read_generic, &spr_write_generic,
                   2461:                  0x00000000);
                   2462:     /* XXX : not implemented */
                   2463:     spr_register(env, SPR_MPC_DC_DAT, "DC_DAT",
                   2464:                  SPR_NOACCESS, SPR_NOACCESS,
                   2465:                  &spr_read_generic, &spr_write_generic,
                   2466:                  0x00000000);
                   2467:     /* XXX : not implemented */
                   2468:     spr_register(env, SPR_MPC_MI_CTR, "MI_CTR",
                   2469:                  SPR_NOACCESS, SPR_NOACCESS,
                   2470:                  &spr_read_generic, &spr_write_generic,
                   2471:                  0x00000000);
                   2472:     /* XXX : not implemented */
                   2473:     spr_register(env, SPR_MPC_MI_AP, "MI_AP",
                   2474:                  SPR_NOACCESS, SPR_NOACCESS,
                   2475:                  &spr_read_generic, &spr_write_generic,
                   2476:                  0x00000000);
                   2477:     /* XXX : not implemented */
                   2478:     spr_register(env, SPR_MPC_MI_EPN, "MI_EPN",
                   2479:                  SPR_NOACCESS, SPR_NOACCESS,
                   2480:                  &spr_read_generic, &spr_write_generic,
                   2481:                  0x00000000);
                   2482:     /* XXX : not implemented */
                   2483:     spr_register(env, SPR_MPC_MI_TWC, "MI_TWC",
                   2484:                  SPR_NOACCESS, SPR_NOACCESS,
                   2485:                  &spr_read_generic, &spr_write_generic,
                   2486:                  0x00000000);
                   2487:     /* XXX : not implemented */
                   2488:     spr_register(env, SPR_MPC_MI_RPN, "MI_RPN",
                   2489:                  SPR_NOACCESS, SPR_NOACCESS,
                   2490:                  &spr_read_generic, &spr_write_generic,
                   2491:                  0x00000000);
                   2492:     /* XXX : not implemented */
                   2493:     spr_register(env, SPR_MPC_MI_DBCAM, "MI_DBCAM",
                   2494:                  SPR_NOACCESS, SPR_NOACCESS,
                   2495:                  &spr_read_generic, &spr_write_generic,
                   2496:                  0x00000000);
                   2497:     /* XXX : not implemented */
                   2498:     spr_register(env, SPR_MPC_MI_DBRAM0, "MI_DBRAM0",
                   2499:                  SPR_NOACCESS, SPR_NOACCESS,
                   2500:                  &spr_read_generic, &spr_write_generic,
                   2501:                  0x00000000);
                   2502:     /* XXX : not implemented */
                   2503:     spr_register(env, SPR_MPC_MI_DBRAM1, "MI_DBRAM1",
                   2504:                  SPR_NOACCESS, SPR_NOACCESS,
                   2505:                  &spr_read_generic, &spr_write_generic,
                   2506:                  0x00000000);
                   2507:     /* XXX : not implemented */
                   2508:     spr_register(env, SPR_MPC_MD_CTR, "MD_CTR",
                   2509:                  SPR_NOACCESS, SPR_NOACCESS,
                   2510:                  &spr_read_generic, &spr_write_generic,
                   2511:                  0x00000000);
                   2512:     /* XXX : not implemented */
                   2513:     spr_register(env, SPR_MPC_MD_CASID, "MD_CASID",
                   2514:                  SPR_NOACCESS, SPR_NOACCESS,
                   2515:                  &spr_read_generic, &spr_write_generic,
                   2516:                  0x00000000);
                   2517:     /* XXX : not implemented */
                   2518:     spr_register(env, SPR_MPC_MD_AP, "MD_AP",
                   2519:                  SPR_NOACCESS, SPR_NOACCESS,
                   2520:                  &spr_read_generic, &spr_write_generic,
                   2521:                  0x00000000);
                   2522:     /* XXX : not implemented */
                   2523:     spr_register(env, SPR_MPC_MD_EPN, "MD_EPN",
                   2524:                  SPR_NOACCESS, SPR_NOACCESS,
                   2525:                  &spr_read_generic, &spr_write_generic,
                   2526:                  0x00000000);
                   2527:     /* XXX : not implemented */
                   2528:     spr_register(env, SPR_MPC_MD_TWB, "MD_TWB",
                   2529:                  SPR_NOACCESS, SPR_NOACCESS,
                   2530:                  &spr_read_generic, &spr_write_generic,
                   2531:                  0x00000000);
                   2532:     /* XXX : not implemented */
                   2533:     spr_register(env, SPR_MPC_MD_TWC, "MD_TWC",
                   2534:                  SPR_NOACCESS, SPR_NOACCESS,
                   2535:                  &spr_read_generic, &spr_write_generic,
                   2536:                  0x00000000);
                   2537:     /* XXX : not implemented */
                   2538:     spr_register(env, SPR_MPC_MD_RPN, "MD_RPN",
                   2539:                  SPR_NOACCESS, SPR_NOACCESS,
                   2540:                  &spr_read_generic, &spr_write_generic,
                   2541:                  0x00000000);
                   2542:     /* XXX : not implemented */
                   2543:     spr_register(env, SPR_MPC_MD_TW, "MD_TW",
                   2544:                  SPR_NOACCESS, SPR_NOACCESS,
                   2545:                  &spr_read_generic, &spr_write_generic,
                   2546:                  0x00000000);
                   2547:     /* XXX : not implemented */
                   2548:     spr_register(env, SPR_MPC_MD_DBCAM, "MD_DBCAM",
                   2549:                  SPR_NOACCESS, SPR_NOACCESS,
                   2550:                  &spr_read_generic, &spr_write_generic,
                   2551:                  0x00000000);
                   2552:     /* XXX : not implemented */
                   2553:     spr_register(env, SPR_MPC_MD_DBRAM0, "MD_DBRAM0",
                   2554:                  SPR_NOACCESS, SPR_NOACCESS,
                   2555:                  &spr_read_generic, &spr_write_generic,
                   2556:                  0x00000000);
                   2557:     /* XXX : not implemented */
                   2558:     spr_register(env, SPR_MPC_MD_DBRAM1, "MD_DBRAM1",
                   2559:                  SPR_NOACCESS, SPR_NOACCESS,
                   2560:                  &spr_read_generic, &spr_write_generic,
                   2561:                  0x00000000);
                   2562: }
                   2563: 
                   2564: // XXX: TODO
                   2565: /*
                   2566:  * AMR     => SPR 29 (Power 2.04)
                   2567:  * CTRL    => SPR 136 (Power 2.04)
                   2568:  * CTRL    => SPR 152 (Power 2.04)
                   2569:  * SCOMC   => SPR 276 (64 bits ?)
                   2570:  * SCOMD   => SPR 277 (64 bits ?)
                   2571:  * TBU40   => SPR 286 (Power 2.04 hypv)
                   2572:  * HSPRG0  => SPR 304 (Power 2.04 hypv)
                   2573:  * HSPRG1  => SPR 305 (Power 2.04 hypv)
                   2574:  * HDSISR  => SPR 306 (Power 2.04 hypv)
                   2575:  * HDAR    => SPR 307 (Power 2.04 hypv)
                   2576:  * PURR    => SPR 309 (Power 2.04 hypv)
                   2577:  * HDEC    => SPR 310 (Power 2.04 hypv)
                   2578:  * HIOR    => SPR 311 (hypv)
                   2579:  * RMOR    => SPR 312 (970)
                   2580:  * HRMOR   => SPR 313 (Power 2.04 hypv)
                   2581:  * HSRR0   => SPR 314 (Power 2.04 hypv)
                   2582:  * HSRR1   => SPR 315 (Power 2.04 hypv)
                   2583:  * LPCR    => SPR 316 (970)
                   2584:  * LPIDR   => SPR 317 (970)
                   2585:  * EPR     => SPR 702 (Power 2.04 emb)
                   2586:  * perf    => 768-783 (Power 2.04)
                   2587:  * perf    => 784-799 (Power 2.04)
                   2588:  * PPR     => SPR 896 (Power 2.04)
                   2589:  * EPLC    => SPR 947 (Power 2.04 emb)
                   2590:  * EPSC    => SPR 948 (Power 2.04 emb)
                   2591:  * DABRX   => 1015    (Power 2.04 hypv)
                   2592:  * FPECR   => SPR 1022 (?)
                   2593:  * ... and more (thermal management, performance counters, ...)
                   2594:  */
                   2595: 
                   2596: /*****************************************************************************/
                   2597: /* Exception vectors models                                                  */
                   2598: static void init_excp_4xx_real (CPUPPCState *env)
                   2599: {
                   2600: #if !defined(CONFIG_USER_ONLY)
                   2601:     env->excp_vectors[POWERPC_EXCP_CRITICAL] = 0x00000100;
                   2602:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2603:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2604:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2605:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2606:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2607:     env->excp_vectors[POWERPC_EXCP_PIT]      = 0x00001000;
                   2608:     env->excp_vectors[POWERPC_EXCP_FIT]      = 0x00001010;
                   2609:     env->excp_vectors[POWERPC_EXCP_WDT]      = 0x00001020;
                   2610:     env->excp_vectors[POWERPC_EXCP_DEBUG]    = 0x00002000;
1.1.1.6   root     2611:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     2612:     env->ivor_mask = 0x0000FFF0UL;
                   2613:     env->ivpr_mask = 0xFFFF0000UL;
                   2614:     /* Hardware reset vector */
                   2615:     env->hreset_vector = 0xFFFFFFFCUL;
                   2616: #endif
                   2617: }
                   2618: 
                   2619: static void init_excp_4xx_softmmu (CPUPPCState *env)
                   2620: {
                   2621: #if !defined(CONFIG_USER_ONLY)
                   2622:     env->excp_vectors[POWERPC_EXCP_CRITICAL] = 0x00000100;
                   2623:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2624:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2625:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2626:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2627:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2628:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2629:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2630:     env->excp_vectors[POWERPC_EXCP_PIT]      = 0x00001000;
                   2631:     env->excp_vectors[POWERPC_EXCP_FIT]      = 0x00001010;
                   2632:     env->excp_vectors[POWERPC_EXCP_WDT]      = 0x00001020;
                   2633:     env->excp_vectors[POWERPC_EXCP_DTLB]     = 0x00001100;
                   2634:     env->excp_vectors[POWERPC_EXCP_ITLB]     = 0x00001200;
                   2635:     env->excp_vectors[POWERPC_EXCP_DEBUG]    = 0x00002000;
1.1.1.6   root     2636:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     2637:     env->ivor_mask = 0x0000FFF0UL;
                   2638:     env->ivpr_mask = 0xFFFF0000UL;
                   2639:     /* Hardware reset vector */
                   2640:     env->hreset_vector = 0xFFFFFFFCUL;
                   2641: #endif
                   2642: }
                   2643: 
                   2644: static void init_excp_MPC5xx (CPUPPCState *env)
                   2645: {
                   2646: #if !defined(CONFIG_USER_ONLY)
                   2647:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2648:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2649:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2650:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2651:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2652:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000900;
                   2653:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2654:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2655:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2656:     env->excp_vectors[POWERPC_EXCP_FPA]      = 0x00000E00;
                   2657:     env->excp_vectors[POWERPC_EXCP_EMUL]     = 0x00001000;
                   2658:     env->excp_vectors[POWERPC_EXCP_DABR]     = 0x00001C00;
                   2659:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001C00;
                   2660:     env->excp_vectors[POWERPC_EXCP_MEXTBR]   = 0x00001E00;
                   2661:     env->excp_vectors[POWERPC_EXCP_NMEXTBR]  = 0x00001F00;
1.1.1.6   root     2662:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     2663:     env->ivor_mask = 0x0000FFF0UL;
                   2664:     env->ivpr_mask = 0xFFFF0000UL;
                   2665:     /* Hardware reset vector */
                   2666:     env->hreset_vector = 0xFFFFFFFCUL;
                   2667: #endif
                   2668: }
                   2669: 
                   2670: static void init_excp_MPC8xx (CPUPPCState *env)
                   2671: {
                   2672: #if !defined(CONFIG_USER_ONLY)
                   2673:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2674:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2675:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2676:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2677:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2678:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2679:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2680:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000900;
                   2681:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2682:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2683:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2684:     env->excp_vectors[POWERPC_EXCP_FPA]      = 0x00000E00;
                   2685:     env->excp_vectors[POWERPC_EXCP_EMUL]     = 0x00001000;
                   2686:     env->excp_vectors[POWERPC_EXCP_ITLB]     = 0x00001100;
                   2687:     env->excp_vectors[POWERPC_EXCP_DTLB]     = 0x00001200;
                   2688:     env->excp_vectors[POWERPC_EXCP_ITLBE]    = 0x00001300;
                   2689:     env->excp_vectors[POWERPC_EXCP_DTLBE]    = 0x00001400;
                   2690:     env->excp_vectors[POWERPC_EXCP_DABR]     = 0x00001C00;
                   2691:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001C00;
                   2692:     env->excp_vectors[POWERPC_EXCP_MEXTBR]   = 0x00001E00;
                   2693:     env->excp_vectors[POWERPC_EXCP_NMEXTBR]  = 0x00001F00;
1.1.1.6   root     2694:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     2695:     env->ivor_mask = 0x0000FFF0UL;
                   2696:     env->ivpr_mask = 0xFFFF0000UL;
                   2697:     /* Hardware reset vector */
                   2698:     env->hreset_vector = 0xFFFFFFFCUL;
                   2699: #endif
                   2700: }
                   2701: 
                   2702: static void init_excp_G2 (CPUPPCState *env)
                   2703: {
                   2704: #if !defined(CONFIG_USER_ONLY)
                   2705:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2706:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2707:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2708:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2709:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2710:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2711:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2712:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2713:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2714:     env->excp_vectors[POWERPC_EXCP_CRITICAL] = 0x00000A00;
                   2715:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2716:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2717:     env->excp_vectors[POWERPC_EXCP_IFTLB]    = 0x00001000;
                   2718:     env->excp_vectors[POWERPC_EXCP_DLTLB]    = 0x00001100;
                   2719:     env->excp_vectors[POWERPC_EXCP_DSTLB]    = 0x00001200;
                   2720:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2721:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
1.1.1.6   root     2722:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     2723:     /* Hardware reset vector */
                   2724:     env->hreset_vector = 0xFFFFFFFCUL;
                   2725: #endif
                   2726: }
                   2727: 
                   2728: static void init_excp_e200 (CPUPPCState *env)
                   2729: {
                   2730: #if !defined(CONFIG_USER_ONLY)
                   2731:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000FFC;
                   2732:     env->excp_vectors[POWERPC_EXCP_CRITICAL] = 0x00000000;
                   2733:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000000;
                   2734:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000000;
                   2735:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000000;
                   2736:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000000;
                   2737:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000000;
                   2738:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000000;
                   2739:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000000;
                   2740:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000000;
                   2741:     env->excp_vectors[POWERPC_EXCP_APU]      = 0x00000000;
                   2742:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000000;
                   2743:     env->excp_vectors[POWERPC_EXCP_FIT]      = 0x00000000;
                   2744:     env->excp_vectors[POWERPC_EXCP_WDT]      = 0x00000000;
                   2745:     env->excp_vectors[POWERPC_EXCP_DTLB]     = 0x00000000;
                   2746:     env->excp_vectors[POWERPC_EXCP_ITLB]     = 0x00000000;
                   2747:     env->excp_vectors[POWERPC_EXCP_DEBUG]    = 0x00000000;
                   2748:     env->excp_vectors[POWERPC_EXCP_SPEU]     = 0x00000000;
                   2749:     env->excp_vectors[POWERPC_EXCP_EFPDI]    = 0x00000000;
                   2750:     env->excp_vectors[POWERPC_EXCP_EFPRI]    = 0x00000000;
1.1.1.6   root     2751:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     2752:     env->ivor_mask = 0x0000FFF7UL;
                   2753:     env->ivpr_mask = 0xFFFF0000UL;
                   2754:     /* Hardware reset vector */
                   2755:     env->hreset_vector = 0xFFFFFFFCUL;
                   2756: #endif
                   2757: }
                   2758: 
                   2759: static void init_excp_BookE (CPUPPCState *env)
                   2760: {
                   2761: #if !defined(CONFIG_USER_ONLY)
                   2762:     env->excp_vectors[POWERPC_EXCP_CRITICAL] = 0x00000000;
                   2763:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000000;
                   2764:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000000;
                   2765:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000000;
                   2766:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000000;
                   2767:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000000;
                   2768:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000000;
                   2769:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000000;
                   2770:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000000;
                   2771:     env->excp_vectors[POWERPC_EXCP_APU]      = 0x00000000;
                   2772:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000000;
                   2773:     env->excp_vectors[POWERPC_EXCP_FIT]      = 0x00000000;
                   2774:     env->excp_vectors[POWERPC_EXCP_WDT]      = 0x00000000;
                   2775:     env->excp_vectors[POWERPC_EXCP_DTLB]     = 0x00000000;
                   2776:     env->excp_vectors[POWERPC_EXCP_ITLB]     = 0x00000000;
                   2777:     env->excp_vectors[POWERPC_EXCP_DEBUG]    = 0x00000000;
1.1.1.6   root     2778:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     2779:     env->ivor_mask = 0x0000FFE0UL;
                   2780:     env->ivpr_mask = 0xFFFF0000UL;
                   2781:     /* Hardware reset vector */
                   2782:     env->hreset_vector = 0xFFFFFFFCUL;
                   2783: #endif
                   2784: }
                   2785: 
                   2786: static void init_excp_601 (CPUPPCState *env)
                   2787: {
                   2788: #if !defined(CONFIG_USER_ONLY)
                   2789:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2790:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2791:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2792:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2793:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2794:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2795:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2796:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2797:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2798:     env->excp_vectors[POWERPC_EXCP_IO]       = 0x00000A00;
                   2799:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2800:     env->excp_vectors[POWERPC_EXCP_RUNM]     = 0x00002000;
1.1.1.6   root     2801:     env->hreset_excp_prefix = 0xFFF00000UL;
1.1.1.4   root     2802:     /* Hardware reset vector */
                   2803:     env->hreset_vector = 0x00000100UL;
                   2804: #endif
                   2805: }
                   2806: 
                   2807: static void init_excp_602 (CPUPPCState *env)
                   2808: {
                   2809: #if !defined(CONFIG_USER_ONLY)
                   2810:     /* XXX: exception prefix has a special behavior on 602 */
                   2811:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2812:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2813:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2814:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2815:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2816:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2817:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2818:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2819:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2820:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2821:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2822:     env->excp_vectors[POWERPC_EXCP_IFTLB]    = 0x00001000;
                   2823:     env->excp_vectors[POWERPC_EXCP_DLTLB]    = 0x00001100;
                   2824:     env->excp_vectors[POWERPC_EXCP_DSTLB]    = 0x00001200;
                   2825:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2826:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   2827:     env->excp_vectors[POWERPC_EXCP_WDT]      = 0x00001500;
                   2828:     env->excp_vectors[POWERPC_EXCP_EMUL]     = 0x00001600;
1.1.1.6   root     2829:     env->hreset_excp_prefix = 0xFFF00000UL;
1.1.1.4   root     2830:     /* Hardware reset vector */
                   2831:     env->hreset_vector = 0xFFFFFFFCUL;
                   2832: #endif
                   2833: }
                   2834: 
                   2835: static void init_excp_603 (CPUPPCState *env)
                   2836: {
                   2837: #if !defined(CONFIG_USER_ONLY)
                   2838:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2839:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2840:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2841:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2842:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2843:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2844:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2845:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2846:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2847:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2848:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2849:     env->excp_vectors[POWERPC_EXCP_IFTLB]    = 0x00001000;
                   2850:     env->excp_vectors[POWERPC_EXCP_DLTLB]    = 0x00001100;
                   2851:     env->excp_vectors[POWERPC_EXCP_DSTLB]    = 0x00001200;
                   2852:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2853:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
1.1.1.6   root     2854:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     2855:     /* Hardware reset vector */
                   2856:     env->hreset_vector = 0xFFFFFFFCUL;
                   2857: #endif
                   2858: }
                   2859: 
                   2860: static void init_excp_604 (CPUPPCState *env)
                   2861: {
                   2862: #if !defined(CONFIG_USER_ONLY)
                   2863:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2864:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2865:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2866:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2867:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2868:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2869:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2870:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2871:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2872:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2873:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2874:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2875:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2876:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
1.1.1.6   root     2877:     env->hreset_excp_prefix = 0xFFF00000UL;
1.1.1.4   root     2878:     /* Hardware reset vector */
1.1.1.6   root     2879:     env->hreset_vector = 0x00000100UL;
1.1.1.4   root     2880: #endif
                   2881: }
                   2882: 
                   2883: #if defined(TARGET_PPC64)
                   2884: static void init_excp_620 (CPUPPCState *env)
                   2885: {
                   2886: #if !defined(CONFIG_USER_ONLY)
                   2887:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2888:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2889:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2890:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2891:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2892:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2893:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2894:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2895:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2896:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2897:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2898:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2899:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2900:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
1.1.1.6   root     2901:     env->hreset_excp_prefix = 0xFFF00000UL;
1.1.1.4   root     2902:     /* Hardware reset vector */
                   2903:     env->hreset_vector = 0x0000000000000100ULL;
                   2904: #endif
                   2905: }
                   2906: #endif /* defined(TARGET_PPC64) */
                   2907: 
                   2908: static void init_excp_7x0 (CPUPPCState *env)
                   2909: {
                   2910: #if !defined(CONFIG_USER_ONLY)
                   2911:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2912:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2913:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2914:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2915:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2916:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2917:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2918:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2919:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2920:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2921:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2922:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2923:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2924:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   2925:     env->excp_vectors[POWERPC_EXCP_THERM]    = 0x00001700;
1.1.1.6   root     2926:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     2927:     /* Hardware reset vector */
                   2928:     env->hreset_vector = 0xFFFFFFFCUL;
                   2929: #endif
                   2930: }
                   2931: 
                   2932: static void init_excp_750cl (CPUPPCState *env)
                   2933: {
                   2934: #if !defined(CONFIG_USER_ONLY)
                   2935:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2936:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2937:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2938:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2939:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2940:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2941:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2942:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2943:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2944:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2945:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2946:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2947:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2948:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
1.1.1.6   root     2949:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     2950:     /* Hardware reset vector */
                   2951:     env->hreset_vector = 0xFFFFFFFCUL;
                   2952: #endif
                   2953: }
                   2954: 
                   2955: static void init_excp_750cx (CPUPPCState *env)
                   2956: {
                   2957: #if !defined(CONFIG_USER_ONLY)
                   2958:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2959:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2960:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2961:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2962:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2963:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2964:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2965:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2966:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2967:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2968:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2969:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2970:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2971:     env->excp_vectors[POWERPC_EXCP_THERM]    = 0x00001700;
1.1.1.6   root     2972:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     2973:     /* Hardware reset vector */
                   2974:     env->hreset_vector = 0xFFFFFFFCUL;
                   2975: #endif
                   2976: }
                   2977: 
                   2978: /* XXX: Check if this is correct */
                   2979: static void init_excp_7x5 (CPUPPCState *env)
                   2980: {
                   2981: #if !defined(CONFIG_USER_ONLY)
                   2982:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   2983:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   2984:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   2985:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   2986:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   2987:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   2988:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   2989:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   2990:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   2991:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   2992:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   2993:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   2994:     env->excp_vectors[POWERPC_EXCP_IFTLB]    = 0x00001000;
                   2995:     env->excp_vectors[POWERPC_EXCP_DLTLB]    = 0x00001100;
                   2996:     env->excp_vectors[POWERPC_EXCP_DSTLB]    = 0x00001200;
                   2997:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   2998:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   2999:     env->excp_vectors[POWERPC_EXCP_THERM]    = 0x00001700;
1.1.1.6   root     3000:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     3001:     /* Hardware reset vector */
                   3002:     env->hreset_vector = 0xFFFFFFFCUL;
                   3003: #endif
                   3004: }
                   3005: 
                   3006: static void init_excp_7400 (CPUPPCState *env)
                   3007: {
                   3008: #if !defined(CONFIG_USER_ONLY)
                   3009:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   3010:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   3011:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   3012:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   3013:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   3014:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   3015:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   3016:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   3017:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   3018:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   3019:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   3020:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   3021:     env->excp_vectors[POWERPC_EXCP_VPU]      = 0x00000F20;
                   3022:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   3023:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   3024:     env->excp_vectors[POWERPC_EXCP_VPUA]     = 0x00001600;
                   3025:     env->excp_vectors[POWERPC_EXCP_THERM]    = 0x00001700;
1.1.1.6   root     3026:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     3027:     /* Hardware reset vector */
                   3028:     env->hreset_vector = 0xFFFFFFFCUL;
                   3029: #endif
                   3030: }
                   3031: 
                   3032: static void init_excp_7450 (CPUPPCState *env)
                   3033: {
                   3034: #if !defined(CONFIG_USER_ONLY)
                   3035:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   3036:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   3037:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   3038:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   3039:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   3040:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   3041:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   3042:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   3043:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   3044:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   3045:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   3046:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   3047:     env->excp_vectors[POWERPC_EXCP_VPU]      = 0x00000F20;
                   3048:     env->excp_vectors[POWERPC_EXCP_IFTLB]    = 0x00001000;
                   3049:     env->excp_vectors[POWERPC_EXCP_DLTLB]    = 0x00001100;
                   3050:     env->excp_vectors[POWERPC_EXCP_DSTLB]    = 0x00001200;
                   3051:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   3052:     env->excp_vectors[POWERPC_EXCP_SMI]      = 0x00001400;
                   3053:     env->excp_vectors[POWERPC_EXCP_VPUA]     = 0x00001600;
1.1.1.6   root     3054:     env->hreset_excp_prefix = 0x00000000UL;
1.1.1.4   root     3055:     /* Hardware reset vector */
                   3056:     env->hreset_vector = 0xFFFFFFFCUL;
                   3057: #endif
                   3058: }
                   3059: 
                   3060: #if defined (TARGET_PPC64)
                   3061: static void init_excp_970 (CPUPPCState *env)
                   3062: {
                   3063: #if !defined(CONFIG_USER_ONLY)
                   3064:     env->excp_vectors[POWERPC_EXCP_RESET]    = 0x00000100;
                   3065:     env->excp_vectors[POWERPC_EXCP_MCHECK]   = 0x00000200;
                   3066:     env->excp_vectors[POWERPC_EXCP_DSI]      = 0x00000300;
                   3067:     env->excp_vectors[POWERPC_EXCP_DSEG]     = 0x00000380;
                   3068:     env->excp_vectors[POWERPC_EXCP_ISI]      = 0x00000400;
                   3069:     env->excp_vectors[POWERPC_EXCP_ISEG]     = 0x00000480;
                   3070:     env->excp_vectors[POWERPC_EXCP_EXTERNAL] = 0x00000500;
                   3071:     env->excp_vectors[POWERPC_EXCP_ALIGN]    = 0x00000600;
                   3072:     env->excp_vectors[POWERPC_EXCP_PROGRAM]  = 0x00000700;
                   3073:     env->excp_vectors[POWERPC_EXCP_FPU]      = 0x00000800;
                   3074:     env->excp_vectors[POWERPC_EXCP_DECR]     = 0x00000900;
                   3075:     env->excp_vectors[POWERPC_EXCP_HDECR]    = 0x00000980;
                   3076:     env->excp_vectors[POWERPC_EXCP_SYSCALL]  = 0x00000C00;
                   3077:     env->excp_vectors[POWERPC_EXCP_TRACE]    = 0x00000D00;
                   3078:     env->excp_vectors[POWERPC_EXCP_PERFM]    = 0x00000F00;
                   3079:     env->excp_vectors[POWERPC_EXCP_VPU]      = 0x00000F20;
                   3080:     env->excp_vectors[POWERPC_EXCP_IABR]     = 0x00001300;
                   3081:     env->excp_vectors[POWERPC_EXCP_MAINT]    = 0x00001600;
                   3082:     env->excp_vectors[POWERPC_EXCP_VPUA]     = 0x00001700;
                   3083:     env->excp_vectors[POWERPC_EXCP_THERM]    = 0x00001800;
1.1.1.6   root     3084:     env->hreset_excp_prefix = 0x00000000FFF00000ULL;
1.1.1.4   root     3085:     /* Hardware reset vector */
                   3086:     env->hreset_vector = 0x0000000000000100ULL;
                   3087: #endif
                   3088: }
                   3089: #endif
                   3090: 
                   3091: /*****************************************************************************/
                   3092: /* Power management enable checks                                            */
                   3093: static int check_pow_none (CPUPPCState *env)
                   3094: {
                   3095:     return 0;
                   3096: }
                   3097: 
                   3098: static int check_pow_nocheck (CPUPPCState *env)
                   3099: {
                   3100:     return 1;
                   3101: }
                   3102: 
                   3103: static int check_pow_hid0 (CPUPPCState *env)
                   3104: {
                   3105:     if (env->spr[SPR_HID0] & 0x00E00000)
                   3106:         return 1;
                   3107: 
                   3108:     return 0;
                   3109: }
                   3110: 
                   3111: static int check_pow_hid0_74xx (CPUPPCState *env)
                   3112: {
                   3113:     if (env->spr[SPR_HID0] & 0x00600000)
                   3114:         return 1;
                   3115: 
                   3116:     return 0;
                   3117: }
                   3118: 
                   3119: /*****************************************************************************/
                   3120: /* PowerPC implementations definitions                                       */
                   3121: 
                   3122: /* PowerPC 401                                                               */
                   3123: #define POWERPC_INSNS_401    (PPC_INSNS_BASE | PPC_STRING |                   \
                   3124:                               PPC_WRTEE | PPC_DCR |                           \
                   3125:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3126:                               PPC_CACHE_DCBZ |                                \
                   3127:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3128:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3129: #define POWERPC_MSRM_401     (0x00000000000FD201ULL)
                   3130: #define POWERPC_MMU_401      (POWERPC_MMU_REAL)
                   3131: #define POWERPC_EXCP_401     (POWERPC_EXCP_40x)
                   3132: #define POWERPC_INPUT_401    (PPC_FLAGS_INPUT_401)
                   3133: #define POWERPC_BFDM_401     (bfd_mach_ppc_403)
                   3134: #define POWERPC_FLAG_401     (POWERPC_FLAG_CE | POWERPC_FLAG_DE |             \
                   3135:                               POWERPC_FLAG_BUS_CLK)
                   3136: #define check_pow_401        check_pow_nocheck
                   3137: 
                   3138: static void init_proc_401 (CPUPPCState *env)
                   3139: {
                   3140:     gen_spr_40x(env);
                   3141:     gen_spr_401_403(env);
                   3142:     gen_spr_401(env);
                   3143:     init_excp_4xx_real(env);
                   3144:     env->dcache_line_size = 32;
                   3145:     env->icache_line_size = 32;
                   3146:     /* Allocate hardware IRQ controller */
                   3147:     ppc40x_irq_init(env);
                   3148: }
                   3149: 
                   3150: /* PowerPC 401x2                                                             */
                   3151: #define POWERPC_INSNS_401x2  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   3152:                               PPC_DCR | PPC_WRTEE |                           \
                   3153:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3154:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3155:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3156:                               PPC_40x_TLB | PPC_MEM_TLBIA | PPC_MEM_TLBSYNC | \
                   3157:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3158: #define POWERPC_MSRM_401x2   (0x00000000001FD231ULL)
                   3159: #define POWERPC_MMU_401x2    (POWERPC_MMU_SOFT_4xx_Z)
                   3160: #define POWERPC_EXCP_401x2   (POWERPC_EXCP_40x)
                   3161: #define POWERPC_INPUT_401x2  (PPC_FLAGS_INPUT_401)
                   3162: #define POWERPC_BFDM_401x2   (bfd_mach_ppc_403)
                   3163: #define POWERPC_FLAG_401x2   (POWERPC_FLAG_CE | POWERPC_FLAG_DE |             \
                   3164:                               POWERPC_FLAG_BUS_CLK)
                   3165: #define check_pow_401x2      check_pow_nocheck
                   3166: 
                   3167: static void init_proc_401x2 (CPUPPCState *env)
                   3168: {
                   3169:     gen_spr_40x(env);
                   3170:     gen_spr_401_403(env);
                   3171:     gen_spr_401x2(env);
                   3172:     gen_spr_compress(env);
                   3173:     /* Memory management */
                   3174: #if !defined(CONFIG_USER_ONLY)
                   3175:     env->nb_tlb = 64;
                   3176:     env->nb_ways = 1;
                   3177:     env->id_tlbs = 0;
                   3178: #endif
                   3179:     init_excp_4xx_softmmu(env);
                   3180:     env->dcache_line_size = 32;
                   3181:     env->icache_line_size = 32;
                   3182:     /* Allocate hardware IRQ controller */
                   3183:     ppc40x_irq_init(env);
                   3184: }
                   3185: 
                   3186: /* PowerPC 401x3                                                             */
                   3187: #define POWERPC_INSNS_401x3  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   3188:                               PPC_DCR | PPC_WRTEE |                           \
                   3189:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3190:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3191:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3192:                               PPC_40x_TLB | PPC_MEM_TLBIA | PPC_MEM_TLBSYNC | \
                   3193:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3194: #define POWERPC_MSRM_401x3   (0x00000000001FD631ULL)
                   3195: #define POWERPC_MMU_401x3    (POWERPC_MMU_SOFT_4xx_Z)
                   3196: #define POWERPC_EXCP_401x3   (POWERPC_EXCP_40x)
                   3197: #define POWERPC_INPUT_401x3  (PPC_FLAGS_INPUT_401)
                   3198: #define POWERPC_BFDM_401x3   (bfd_mach_ppc_403)
                   3199: #define POWERPC_FLAG_401x3   (POWERPC_FLAG_CE | POWERPC_FLAG_DE |             \
                   3200:                               POWERPC_FLAG_BUS_CLK)
                   3201: #define check_pow_401x3      check_pow_nocheck
                   3202: 
                   3203: __attribute__ (( unused ))
                   3204: static void init_proc_401x3 (CPUPPCState *env)
                   3205: {
                   3206:     gen_spr_40x(env);
                   3207:     gen_spr_401_403(env);
                   3208:     gen_spr_401(env);
                   3209:     gen_spr_401x2(env);
                   3210:     gen_spr_compress(env);
                   3211:     init_excp_4xx_softmmu(env);
                   3212:     env->dcache_line_size = 32;
                   3213:     env->icache_line_size = 32;
                   3214:     /* Allocate hardware IRQ controller */
                   3215:     ppc40x_irq_init(env);
                   3216: }
                   3217: 
                   3218: /* IOP480                                                                    */
                   3219: #define POWERPC_INSNS_IOP480 (PPC_INSNS_BASE | PPC_STRING |                   \
                   3220:                               PPC_DCR | PPC_WRTEE |                           \
                   3221:                               PPC_CACHE | PPC_CACHE_ICBI |  PPC_40x_ICBT |    \
                   3222:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3223:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3224:                               PPC_40x_TLB | PPC_MEM_TLBIA | PPC_MEM_TLBSYNC | \
                   3225:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3226: #define POWERPC_MSRM_IOP480  (0x00000000001FD231ULL)
                   3227: #define POWERPC_MMU_IOP480   (POWERPC_MMU_SOFT_4xx_Z)
                   3228: #define POWERPC_EXCP_IOP480  (POWERPC_EXCP_40x)
                   3229: #define POWERPC_INPUT_IOP480 (PPC_FLAGS_INPUT_401)
                   3230: #define POWERPC_BFDM_IOP480  (bfd_mach_ppc_403)
                   3231: #define POWERPC_FLAG_IOP480  (POWERPC_FLAG_CE | POWERPC_FLAG_DE |             \
                   3232:                               POWERPC_FLAG_BUS_CLK)
                   3233: #define check_pow_IOP480     check_pow_nocheck
                   3234: 
                   3235: static void init_proc_IOP480 (CPUPPCState *env)
                   3236: {
                   3237:     gen_spr_40x(env);
                   3238:     gen_spr_401_403(env);
                   3239:     gen_spr_401x2(env);
                   3240:     gen_spr_compress(env);
                   3241:     /* Memory management */
                   3242: #if !defined(CONFIG_USER_ONLY)
                   3243:     env->nb_tlb = 64;
                   3244:     env->nb_ways = 1;
                   3245:     env->id_tlbs = 0;
                   3246: #endif
                   3247:     init_excp_4xx_softmmu(env);
                   3248:     env->dcache_line_size = 32;
                   3249:     env->icache_line_size = 32;
                   3250:     /* Allocate hardware IRQ controller */
                   3251:     ppc40x_irq_init(env);
                   3252: }
                   3253: 
                   3254: /* PowerPC 403                                                               */
                   3255: #define POWERPC_INSNS_403    (PPC_INSNS_BASE | PPC_STRING |                   \
                   3256:                               PPC_DCR | PPC_WRTEE |                           \
                   3257:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3258:                               PPC_CACHE_DCBZ |                                \
                   3259:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3260:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3261: #define POWERPC_MSRM_403     (0x000000000007D00DULL)
                   3262: #define POWERPC_MMU_403      (POWERPC_MMU_REAL)
                   3263: #define POWERPC_EXCP_403     (POWERPC_EXCP_40x)
                   3264: #define POWERPC_INPUT_403    (PPC_FLAGS_INPUT_401)
                   3265: #define POWERPC_BFDM_403     (bfd_mach_ppc_403)
                   3266: #define POWERPC_FLAG_403     (POWERPC_FLAG_CE | POWERPC_FLAG_PX |             \
                   3267:                               POWERPC_FLAG_BUS_CLK)
                   3268: #define check_pow_403        check_pow_nocheck
                   3269: 
                   3270: static void init_proc_403 (CPUPPCState *env)
                   3271: {
                   3272:     gen_spr_40x(env);
                   3273:     gen_spr_401_403(env);
                   3274:     gen_spr_403(env);
                   3275:     gen_spr_403_real(env);
                   3276:     init_excp_4xx_real(env);
                   3277:     env->dcache_line_size = 32;
                   3278:     env->icache_line_size = 32;
                   3279:     /* Allocate hardware IRQ controller */
                   3280:     ppc40x_irq_init(env);
                   3281: }
                   3282: 
                   3283: /* PowerPC 403 GCX                                                           */
                   3284: #define POWERPC_INSNS_403GCX (PPC_INSNS_BASE | PPC_STRING |                   \
                   3285:                               PPC_DCR | PPC_WRTEE |                           \
                   3286:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3287:                               PPC_CACHE_DCBZ |                                \
                   3288:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3289:                               PPC_40x_TLB | PPC_MEM_TLBIA | PPC_MEM_TLBSYNC | \
                   3290:                               PPC_4xx_COMMON | PPC_40x_EXCP)
                   3291: #define POWERPC_MSRM_403GCX  (0x000000000007D00DULL)
                   3292: #define POWERPC_MMU_403GCX   (POWERPC_MMU_SOFT_4xx_Z)
                   3293: #define POWERPC_EXCP_403GCX  (POWERPC_EXCP_40x)
                   3294: #define POWERPC_INPUT_403GCX (PPC_FLAGS_INPUT_401)
                   3295: #define POWERPC_BFDM_403GCX  (bfd_mach_ppc_403)
                   3296: #define POWERPC_FLAG_403GCX  (POWERPC_FLAG_CE | POWERPC_FLAG_PX |             \
                   3297:                               POWERPC_FLAG_BUS_CLK)
                   3298: #define check_pow_403GCX     check_pow_nocheck
                   3299: 
                   3300: static void init_proc_403GCX (CPUPPCState *env)
                   3301: {
                   3302:     gen_spr_40x(env);
                   3303:     gen_spr_401_403(env);
                   3304:     gen_spr_403(env);
                   3305:     gen_spr_403_real(env);
                   3306:     gen_spr_403_mmu(env);
                   3307:     /* Bus access control */
                   3308:     /* not emulated, as Qemu never does speculative access */
                   3309:     spr_register(env, SPR_40x_SGR, "SGR",
                   3310:                  SPR_NOACCESS, SPR_NOACCESS,
                   3311:                  &spr_read_generic, &spr_write_generic,
                   3312:                  0xFFFFFFFF);
                   3313:     /* not emulated, as Qemu do not emulate caches */
                   3314:     spr_register(env, SPR_40x_DCWR, "DCWR",
                   3315:                  SPR_NOACCESS, SPR_NOACCESS,
                   3316:                  &spr_read_generic, &spr_write_generic,
                   3317:                  0x00000000);
                   3318:     /* Memory management */
                   3319: #if !defined(CONFIG_USER_ONLY)
                   3320:     env->nb_tlb = 64;
                   3321:     env->nb_ways = 1;
                   3322:     env->id_tlbs = 0;
                   3323: #endif
                   3324:     init_excp_4xx_softmmu(env);
                   3325:     env->dcache_line_size = 32;
                   3326:     env->icache_line_size = 32;
                   3327:     /* Allocate hardware IRQ controller */
                   3328:     ppc40x_irq_init(env);
                   3329: }
                   3330: 
                   3331: /* PowerPC 405                                                               */
                   3332: #define POWERPC_INSNS_405    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   3333:                               PPC_DCR | PPC_WRTEE |                           \
                   3334:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_40x_ICBT |     \
                   3335:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3336:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3337:                               PPC_40x_TLB | PPC_MEM_TLBIA | PPC_MEM_TLBSYNC | \
                   3338:                               PPC_4xx_COMMON | PPC_405_MAC | PPC_40x_EXCP)
                   3339: #define POWERPC_MSRM_405     (0x000000000006E630ULL)
                   3340: #define POWERPC_MMU_405      (POWERPC_MMU_SOFT_4xx)
                   3341: #define POWERPC_EXCP_405     (POWERPC_EXCP_40x)
                   3342: #define POWERPC_INPUT_405    (PPC_FLAGS_INPUT_405)
                   3343: #define POWERPC_BFDM_405     (bfd_mach_ppc_403)
                   3344: #define POWERPC_FLAG_405     (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3345:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3346: #define check_pow_405        check_pow_nocheck
                   3347: 
                   3348: static void init_proc_405 (CPUPPCState *env)
                   3349: {
                   3350:     /* Time base */
                   3351:     gen_tbl(env);
                   3352:     gen_spr_40x(env);
                   3353:     gen_spr_405(env);
                   3354:     /* Bus access control */
                   3355:     /* not emulated, as Qemu never does speculative access */
                   3356:     spr_register(env, SPR_40x_SGR, "SGR",
                   3357:                  SPR_NOACCESS, SPR_NOACCESS,
                   3358:                  &spr_read_generic, &spr_write_generic,
                   3359:                  0xFFFFFFFF);
                   3360:     /* not emulated, as Qemu do not emulate caches */
                   3361:     spr_register(env, SPR_40x_DCWR, "DCWR",
                   3362:                  SPR_NOACCESS, SPR_NOACCESS,
                   3363:                  &spr_read_generic, &spr_write_generic,
                   3364:                  0x00000000);
                   3365:     /* Memory management */
                   3366: #if !defined(CONFIG_USER_ONLY)
                   3367:     env->nb_tlb = 64;
                   3368:     env->nb_ways = 1;
                   3369:     env->id_tlbs = 0;
                   3370: #endif
                   3371:     init_excp_4xx_softmmu(env);
                   3372:     env->dcache_line_size = 32;
                   3373:     env->icache_line_size = 32;
                   3374:     /* Allocate hardware IRQ controller */
                   3375:     ppc40x_irq_init(env);
                   3376: }
                   3377: 
                   3378: /* PowerPC 440 EP                                                            */
                   3379: #define POWERPC_INSNS_440EP  (PPC_INSNS_BASE | PPC_STRING |                   \
                   3380:                               PPC_DCR | PPC_WRTEE | PPC_RFMCI |               \
                   3381:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3382:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
1.1.1.6   root     3383:                               PPC_MEM_TLBSYNC | PPC_MFTB |                    \
1.1.1.4   root     3384:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3385:                               PPC_440_SPEC)
                   3386: #define POWERPC_MSRM_440EP   (0x000000000006D630ULL)
                   3387: #define POWERPC_MMU_440EP    (POWERPC_MMU_BOOKE)
                   3388: #define POWERPC_EXCP_440EP   (POWERPC_EXCP_BOOKE)
                   3389: #define POWERPC_INPUT_440EP  (PPC_FLAGS_INPUT_BookE)
                   3390: #define POWERPC_BFDM_440EP   (bfd_mach_ppc_403)
                   3391: #define POWERPC_FLAG_440EP   (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3392:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3393: #define check_pow_440EP      check_pow_nocheck
                   3394: 
                   3395: __attribute__ (( unused ))
                   3396: static void init_proc_440EP (CPUPPCState *env)
                   3397: {
                   3398:     /* Time base */
                   3399:     gen_tbl(env);
                   3400:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3401:     gen_spr_440(env);
                   3402:     gen_spr_usprgh(env);
                   3403:     /* Processor identification */
                   3404:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3405:                  SPR_NOACCESS, SPR_NOACCESS,
                   3406:                  &spr_read_generic, &spr_write_pir,
                   3407:                  0x00000000);
                   3408:     /* XXX : not implemented */
                   3409:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3410:                  SPR_NOACCESS, SPR_NOACCESS,
                   3411:                  &spr_read_generic, &spr_write_generic,
                   3412:                  0x00000000);
                   3413:     /* XXX : not implemented */
                   3414:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3415:                  SPR_NOACCESS, SPR_NOACCESS,
                   3416:                  &spr_read_generic, &spr_write_generic,
                   3417:                  0x00000000);
                   3418:     /* XXX : not implemented */
                   3419:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3420:                  SPR_NOACCESS, SPR_NOACCESS,
                   3421:                  &spr_read_generic, &spr_write_generic,
                   3422:                  0x00000000);
                   3423:     /* XXX : not implemented */
                   3424:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3425:                  SPR_NOACCESS, SPR_NOACCESS,
                   3426:                  &spr_read_generic, &spr_write_generic,
                   3427:                  0x00000000);
                   3428:     /* XXX : not implemented */
                   3429:     spr_register(env, SPR_BOOKE_MCSR, "MCSR",
                   3430:                  SPR_NOACCESS, SPR_NOACCESS,
                   3431:                  &spr_read_generic, &spr_write_generic,
                   3432:                  0x00000000);
                   3433:     spr_register(env, SPR_BOOKE_MCSRR0, "MCSRR0",
                   3434:                  SPR_NOACCESS, SPR_NOACCESS,
                   3435:                  &spr_read_generic, &spr_write_generic,
                   3436:                  0x00000000);
                   3437:     spr_register(env, SPR_BOOKE_MCSRR1, "MCSRR1",
                   3438:                  SPR_NOACCESS, SPR_NOACCESS,
                   3439:                  &spr_read_generic, &spr_write_generic,
                   3440:                  0x00000000);
                   3441:     /* XXX : not implemented */
                   3442:     spr_register(env, SPR_440_CCR1, "CCR1",
                   3443:                  SPR_NOACCESS, SPR_NOACCESS,
                   3444:                  &spr_read_generic, &spr_write_generic,
                   3445:                  0x00000000);
                   3446:     /* Memory management */
                   3447: #if !defined(CONFIG_USER_ONLY)
                   3448:     env->nb_tlb = 64;
                   3449:     env->nb_ways = 1;
                   3450:     env->id_tlbs = 0;
                   3451: #endif
                   3452:     init_excp_BookE(env);
                   3453:     env->dcache_line_size = 32;
                   3454:     env->icache_line_size = 32;
                   3455:     /* XXX: TODO: allocate internal IRQ controller */
                   3456: }
                   3457: 
                   3458: /* PowerPC 440 GP                                                            */
                   3459: #define POWERPC_INSNS_440GP  (PPC_INSNS_BASE | PPC_STRING |                   \
                   3460:                               PPC_DCR | PPC_DCRX | PPC_WRTEE | PPC_MFAPIDI |  \
                   3461:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3462:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
1.1.1.6   root     3463:                               PPC_MEM_TLBSYNC | PPC_TLBIVA | PPC_MFTB |       \
1.1.1.4   root     3464:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3465:                               PPC_440_SPEC)
                   3466: #define POWERPC_MSRM_440GP   (0x000000000006FF30ULL)
                   3467: #define POWERPC_MMU_440GP    (POWERPC_MMU_BOOKE)
                   3468: #define POWERPC_EXCP_440GP   (POWERPC_EXCP_BOOKE)
                   3469: #define POWERPC_INPUT_440GP  (PPC_FLAGS_INPUT_BookE)
                   3470: #define POWERPC_BFDM_440GP   (bfd_mach_ppc_403)
                   3471: #define POWERPC_FLAG_440GP   (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3472:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3473: #define check_pow_440GP      check_pow_nocheck
                   3474: 
                   3475: __attribute__ (( unused ))
                   3476: static void init_proc_440GP (CPUPPCState *env)
                   3477: {
                   3478:     /* Time base */
                   3479:     gen_tbl(env);
                   3480:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3481:     gen_spr_440(env);
                   3482:     gen_spr_usprgh(env);
                   3483:     /* Processor identification */
                   3484:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3485:                  SPR_NOACCESS, SPR_NOACCESS,
                   3486:                  &spr_read_generic, &spr_write_pir,
                   3487:                  0x00000000);
                   3488:     /* XXX : not implemented */
                   3489:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3490:                  SPR_NOACCESS, SPR_NOACCESS,
                   3491:                  &spr_read_generic, &spr_write_generic,
                   3492:                  0x00000000);
                   3493:     /* XXX : not implemented */
                   3494:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3495:                  SPR_NOACCESS, SPR_NOACCESS,
                   3496:                  &spr_read_generic, &spr_write_generic,
                   3497:                  0x00000000);
                   3498:     /* XXX : not implemented */
                   3499:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3500:                  SPR_NOACCESS, SPR_NOACCESS,
                   3501:                  &spr_read_generic, &spr_write_generic,
                   3502:                  0x00000000);
                   3503:     /* XXX : not implemented */
                   3504:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3505:                  SPR_NOACCESS, SPR_NOACCESS,
                   3506:                  &spr_read_generic, &spr_write_generic,
                   3507:                  0x00000000);
                   3508:     /* Memory management */
                   3509: #if !defined(CONFIG_USER_ONLY)
                   3510:     env->nb_tlb = 64;
                   3511:     env->nb_ways = 1;
                   3512:     env->id_tlbs = 0;
                   3513: #endif
                   3514:     init_excp_BookE(env);
                   3515:     env->dcache_line_size = 32;
                   3516:     env->icache_line_size = 32;
                   3517:     /* XXX: TODO: allocate internal IRQ controller */
                   3518: }
                   3519: 
                   3520: /* PowerPC 440x4                                                             */
                   3521: #define POWERPC_INSNS_440x4  (PPC_INSNS_BASE | PPC_STRING |                   \
                   3522:                               PPC_DCR | PPC_WRTEE |                           \
                   3523:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3524:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
1.1.1.6   root     3525:                               PPC_MEM_TLBSYNC | PPC_MFTB |                    \
1.1.1.4   root     3526:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3527:                               PPC_440_SPEC)
                   3528: #define POWERPC_MSRM_440x4   (0x000000000006FF30ULL)
                   3529: #define POWERPC_MMU_440x4    (POWERPC_MMU_BOOKE)
                   3530: #define POWERPC_EXCP_440x4   (POWERPC_EXCP_BOOKE)
                   3531: #define POWERPC_INPUT_440x4  (PPC_FLAGS_INPUT_BookE)
                   3532: #define POWERPC_BFDM_440x4   (bfd_mach_ppc_403)
                   3533: #define POWERPC_FLAG_440x4   (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3534:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3535: #define check_pow_440x4      check_pow_nocheck
                   3536: 
                   3537: __attribute__ (( unused ))
                   3538: static void init_proc_440x4 (CPUPPCState *env)
                   3539: {
                   3540:     /* Time base */
                   3541:     gen_tbl(env);
                   3542:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3543:     gen_spr_440(env);
                   3544:     gen_spr_usprgh(env);
                   3545:     /* Processor identification */
                   3546:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3547:                  SPR_NOACCESS, SPR_NOACCESS,
                   3548:                  &spr_read_generic, &spr_write_pir,
                   3549:                  0x00000000);
                   3550:     /* XXX : not implemented */
                   3551:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3552:                  SPR_NOACCESS, SPR_NOACCESS,
                   3553:                  &spr_read_generic, &spr_write_generic,
                   3554:                  0x00000000);
                   3555:     /* XXX : not implemented */
                   3556:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3557:                  SPR_NOACCESS, SPR_NOACCESS,
                   3558:                  &spr_read_generic, &spr_write_generic,
                   3559:                  0x00000000);
                   3560:     /* XXX : not implemented */
                   3561:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3562:                  SPR_NOACCESS, SPR_NOACCESS,
                   3563:                  &spr_read_generic, &spr_write_generic,
                   3564:                  0x00000000);
                   3565:     /* XXX : not implemented */
                   3566:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3567:                  SPR_NOACCESS, SPR_NOACCESS,
                   3568:                  &spr_read_generic, &spr_write_generic,
                   3569:                  0x00000000);
                   3570:     /* Memory management */
                   3571: #if !defined(CONFIG_USER_ONLY)
                   3572:     env->nb_tlb = 64;
                   3573:     env->nb_ways = 1;
                   3574:     env->id_tlbs = 0;
                   3575: #endif
                   3576:     init_excp_BookE(env);
                   3577:     env->dcache_line_size = 32;
                   3578:     env->icache_line_size = 32;
                   3579:     /* XXX: TODO: allocate internal IRQ controller */
                   3580: }
                   3581: 
                   3582: /* PowerPC 440x5                                                             */
                   3583: #define POWERPC_INSNS_440x5  (PPC_INSNS_BASE | PPC_STRING |                   \
                   3584:                               PPC_DCR | PPC_WRTEE | PPC_RFMCI |               \
                   3585:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3586:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
1.1.1.6   root     3587:                               PPC_MEM_TLBSYNC | PPC_MFTB |                    \
1.1.1.4   root     3588:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3589:                               PPC_440_SPEC)
                   3590: #define POWERPC_MSRM_440x5   (0x000000000006FF30ULL)
                   3591: #define POWERPC_MMU_440x5    (POWERPC_MMU_BOOKE)
                   3592: #define POWERPC_EXCP_440x5   (POWERPC_EXCP_BOOKE)
                   3593: #define POWERPC_INPUT_440x5  (PPC_FLAGS_INPUT_BookE)
                   3594: #define POWERPC_BFDM_440x5   (bfd_mach_ppc_403)
                   3595: #define POWERPC_FLAG_440x5   (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |           \
                   3596:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3597: #define check_pow_440x5      check_pow_nocheck
                   3598: 
                   3599: __attribute__ (( unused ))
                   3600: static void init_proc_440x5 (CPUPPCState *env)
                   3601: {
                   3602:     /* Time base */
                   3603:     gen_tbl(env);
                   3604:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3605:     gen_spr_440(env);
                   3606:     gen_spr_usprgh(env);
                   3607:     /* Processor identification */
                   3608:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3609:                  SPR_NOACCESS, SPR_NOACCESS,
                   3610:                  &spr_read_generic, &spr_write_pir,
                   3611:                  0x00000000);
                   3612:     /* XXX : not implemented */
                   3613:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3614:                  SPR_NOACCESS, SPR_NOACCESS,
                   3615:                  &spr_read_generic, &spr_write_generic,
                   3616:                  0x00000000);
                   3617:     /* XXX : not implemented */
                   3618:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3619:                  SPR_NOACCESS, SPR_NOACCESS,
                   3620:                  &spr_read_generic, &spr_write_generic,
                   3621:                  0x00000000);
                   3622:     /* XXX : not implemented */
                   3623:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3624:                  SPR_NOACCESS, SPR_NOACCESS,
                   3625:                  &spr_read_generic, &spr_write_generic,
                   3626:                  0x00000000);
                   3627:     /* XXX : not implemented */
                   3628:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3629:                  SPR_NOACCESS, SPR_NOACCESS,
                   3630:                  &spr_read_generic, &spr_write_generic,
                   3631:                  0x00000000);
                   3632:     /* XXX : not implemented */
                   3633:     spr_register(env, SPR_BOOKE_MCSR, "MCSR",
                   3634:                  SPR_NOACCESS, SPR_NOACCESS,
                   3635:                  &spr_read_generic, &spr_write_generic,
                   3636:                  0x00000000);
                   3637:     spr_register(env, SPR_BOOKE_MCSRR0, "MCSRR0",
                   3638:                  SPR_NOACCESS, SPR_NOACCESS,
                   3639:                  &spr_read_generic, &spr_write_generic,
                   3640:                  0x00000000);
                   3641:     spr_register(env, SPR_BOOKE_MCSRR1, "MCSRR1",
                   3642:                  SPR_NOACCESS, SPR_NOACCESS,
                   3643:                  &spr_read_generic, &spr_write_generic,
                   3644:                  0x00000000);
                   3645:     /* XXX : not implemented */
                   3646:     spr_register(env, SPR_440_CCR1, "CCR1",
                   3647:                  SPR_NOACCESS, SPR_NOACCESS,
                   3648:                  &spr_read_generic, &spr_write_generic,
                   3649:                  0x00000000);
                   3650:     /* Memory management */
                   3651: #if !defined(CONFIG_USER_ONLY)
                   3652:     env->nb_tlb = 64;
                   3653:     env->nb_ways = 1;
                   3654:     env->id_tlbs = 0;
                   3655: #endif
                   3656:     init_excp_BookE(env);
                   3657:     env->dcache_line_size = 32;
                   3658:     env->icache_line_size = 32;
                   3659:     /* XXX: TODO: allocate internal IRQ controller */
                   3660: }
                   3661: 
                   3662: /* PowerPC 460 (guessed)                                                     */
                   3663: #define POWERPC_INSNS_460    (PPC_INSNS_BASE | PPC_STRING |                   \
                   3664:                               PPC_DCR | PPC_DCRX  | PPC_DCRUX |               \
1.1.1.6   root     3665:                               PPC_WRTEE | PPC_MFAPIDI | PPC_MFTB |            \
1.1.1.4   root     3666:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3667:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3668:                               PPC_MEM_TLBSYNC | PPC_TLBIVA |                  \
                   3669:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3670:                               PPC_440_SPEC)
                   3671: #define POWERPC_MSRM_460     (0x000000000006FF30ULL)
                   3672: #define POWERPC_MMU_460      (POWERPC_MMU_BOOKE)
                   3673: #define POWERPC_EXCP_460     (POWERPC_EXCP_BOOKE)
                   3674: #define POWERPC_INPUT_460    (PPC_FLAGS_INPUT_BookE)
                   3675: #define POWERPC_BFDM_460     (bfd_mach_ppc_403)
                   3676: #define POWERPC_FLAG_460     (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3677:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3678: #define check_pow_460        check_pow_nocheck
                   3679: 
                   3680: __attribute__ (( unused ))
                   3681: static void init_proc_460 (CPUPPCState *env)
                   3682: {
                   3683:     /* Time base */
                   3684:     gen_tbl(env);
                   3685:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3686:     gen_spr_440(env);
                   3687:     gen_spr_usprgh(env);
                   3688:     /* Processor identification */
                   3689:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3690:                  SPR_NOACCESS, SPR_NOACCESS,
                   3691:                  &spr_read_generic, &spr_write_pir,
                   3692:                  0x00000000);
                   3693:     /* XXX : not implemented */
                   3694:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3695:                  SPR_NOACCESS, SPR_NOACCESS,
                   3696:                  &spr_read_generic, &spr_write_generic,
                   3697:                  0x00000000);
                   3698:     /* XXX : not implemented */
                   3699:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3700:                  SPR_NOACCESS, SPR_NOACCESS,
                   3701:                  &spr_read_generic, &spr_write_generic,
                   3702:                  0x00000000);
                   3703:     /* XXX : not implemented */
                   3704:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3705:                  SPR_NOACCESS, SPR_NOACCESS,
                   3706:                  &spr_read_generic, &spr_write_generic,
                   3707:                  0x00000000);
                   3708:     /* XXX : not implemented */
                   3709:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3710:                  SPR_NOACCESS, SPR_NOACCESS,
                   3711:                  &spr_read_generic, &spr_write_generic,
                   3712:                  0x00000000);
                   3713:     /* XXX : not implemented */
                   3714:     spr_register(env, SPR_BOOKE_MCSR, "MCSR",
                   3715:                  SPR_NOACCESS, SPR_NOACCESS,
                   3716:                  &spr_read_generic, &spr_write_generic,
                   3717:                  0x00000000);
                   3718:     spr_register(env, SPR_BOOKE_MCSRR0, "MCSRR0",
                   3719:                  SPR_NOACCESS, SPR_NOACCESS,
                   3720:                  &spr_read_generic, &spr_write_generic,
                   3721:                  0x00000000);
                   3722:     spr_register(env, SPR_BOOKE_MCSRR1, "MCSRR1",
                   3723:                  SPR_NOACCESS, SPR_NOACCESS,
                   3724:                  &spr_read_generic, &spr_write_generic,
                   3725:                  0x00000000);
                   3726:     /* XXX : not implemented */
                   3727:     spr_register(env, SPR_440_CCR1, "CCR1",
                   3728:                  SPR_NOACCESS, SPR_NOACCESS,
                   3729:                  &spr_read_generic, &spr_write_generic,
                   3730:                  0x00000000);
                   3731:     /* XXX : not implemented */
                   3732:     spr_register(env, SPR_DCRIPR, "SPR_DCRIPR",
                   3733:                  &spr_read_generic, &spr_write_generic,
                   3734:                  &spr_read_generic, &spr_write_generic,
                   3735:                  0x00000000);
                   3736:     /* Memory management */
                   3737: #if !defined(CONFIG_USER_ONLY)
                   3738:     env->nb_tlb = 64;
                   3739:     env->nb_ways = 1;
                   3740:     env->id_tlbs = 0;
                   3741: #endif
                   3742:     init_excp_BookE(env);
                   3743:     env->dcache_line_size = 32;
                   3744:     env->icache_line_size = 32;
                   3745:     /* XXX: TODO: allocate internal IRQ controller */
                   3746: }
                   3747: 
                   3748: /* PowerPC 460F (guessed)                                                    */
                   3749: #define POWERPC_INSNS_460F   (PPC_INSNS_BASE | PPC_STRING |                   \
                   3750:                               PPC_FLOAT | PPC_FLOAT_FRES | PPC_FLOAT_FSEL |   \
                   3751:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
1.1.1.6   root     3752:                               PPC_FLOAT_STFIWX | PPC_MFTB |                   \
1.1.1.4   root     3753:                               PPC_DCR | PPC_DCRX | PPC_DCRUX |                \
                   3754:                               PPC_WRTEE | PPC_MFAPIDI |                       \
                   3755:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   3756:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   3757:                               PPC_MEM_TLBSYNC | PPC_TLBIVA |                  \
                   3758:                               PPC_BOOKE | PPC_4xx_COMMON | PPC_405_MAC |      \
                   3759:                               PPC_440_SPEC)
                   3760: #define POWERPC_MSRM_460     (0x000000000006FF30ULL)
                   3761: #define POWERPC_MMU_460F     (POWERPC_MMU_BOOKE)
                   3762: #define POWERPC_EXCP_460F    (POWERPC_EXCP_BOOKE)
                   3763: #define POWERPC_INPUT_460F   (PPC_FLAGS_INPUT_BookE)
                   3764: #define POWERPC_BFDM_460F    (bfd_mach_ppc_403)
                   3765: #define POWERPC_FLAG_460F    (POWERPC_FLAG_CE | POWERPC_FLAG_DWE |            \
                   3766:                               POWERPC_FLAG_DE | POWERPC_FLAG_BUS_CLK)
                   3767: #define check_pow_460F       check_pow_nocheck
                   3768: 
                   3769: __attribute__ (( unused ))
                   3770: static void init_proc_460F (CPUPPCState *env)
                   3771: {
                   3772:     /* Time base */
                   3773:     gen_tbl(env);
                   3774:     gen_spr_BookE(env, 0x000000000000FFFFULL);
                   3775:     gen_spr_440(env);
                   3776:     gen_spr_usprgh(env);
                   3777:     /* Processor identification */
                   3778:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   3779:                  SPR_NOACCESS, SPR_NOACCESS,
                   3780:                  &spr_read_generic, &spr_write_pir,
                   3781:                  0x00000000);
                   3782:     /* XXX : not implemented */
                   3783:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   3784:                  SPR_NOACCESS, SPR_NOACCESS,
                   3785:                  &spr_read_generic, &spr_write_generic,
                   3786:                  0x00000000);
                   3787:     /* XXX : not implemented */
                   3788:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   3789:                  SPR_NOACCESS, SPR_NOACCESS,
                   3790:                  &spr_read_generic, &spr_write_generic,
                   3791:                  0x00000000);
                   3792:     /* XXX : not implemented */
                   3793:     spr_register(env, SPR_BOOKE_DVC1, "DVC1",
                   3794:                  SPR_NOACCESS, SPR_NOACCESS,
                   3795:                  &spr_read_generic, &spr_write_generic,
                   3796:                  0x00000000);
                   3797:     /* XXX : not implemented */
                   3798:     spr_register(env, SPR_BOOKE_DVC2, "DVC2",
                   3799:                  SPR_NOACCESS, SPR_NOACCESS,
                   3800:                  &spr_read_generic, &spr_write_generic,
                   3801:                  0x00000000);
                   3802:     /* XXX : not implemented */
                   3803:     spr_register(env, SPR_BOOKE_MCSR, "MCSR",
                   3804:                  SPR_NOACCESS, SPR_NOACCESS,
                   3805:                  &spr_read_generic, &spr_write_generic,
                   3806:                  0x00000000);
                   3807:     spr_register(env, SPR_BOOKE_MCSRR0, "MCSRR0",
                   3808:                  SPR_NOACCESS, SPR_NOACCESS,
                   3809:                  &spr_read_generic, &spr_write_generic,
                   3810:                  0x00000000);
                   3811:     spr_register(env, SPR_BOOKE_MCSRR1, "MCSRR1",
                   3812:                  SPR_NOACCESS, SPR_NOACCESS,
                   3813:                  &spr_read_generic, &spr_write_generic,
                   3814:                  0x00000000);
                   3815:     /* XXX : not implemented */
                   3816:     spr_register(env, SPR_440_CCR1, "CCR1",
                   3817:                  SPR_NOACCESS, SPR_NOACCESS,
                   3818:                  &spr_read_generic, &spr_write_generic,
                   3819:                  0x00000000);
                   3820:     /* XXX : not implemented */
                   3821:     spr_register(env, SPR_DCRIPR, "SPR_DCRIPR",
                   3822:                  &spr_read_generic, &spr_write_generic,
                   3823:                  &spr_read_generic, &spr_write_generic,
                   3824:                  0x00000000);
                   3825:     /* Memory management */
                   3826: #if !defined(CONFIG_USER_ONLY)
                   3827:     env->nb_tlb = 64;
                   3828:     env->nb_ways = 1;
                   3829:     env->id_tlbs = 0;
                   3830: #endif
                   3831:     init_excp_BookE(env);
                   3832:     env->dcache_line_size = 32;
                   3833:     env->icache_line_size = 32;
                   3834:     /* XXX: TODO: allocate internal IRQ controller */
                   3835: }
                   3836: 
                   3837: /* Freescale 5xx cores (aka RCPU) */
                   3838: #define POWERPC_INSNS_MPC5xx (PPC_INSNS_BASE | PPC_STRING |                   \
                   3839:                               PPC_MEM_EIEIO | PPC_MEM_SYNC |                  \
                   3840:                               PPC_CACHE_ICBI | PPC_FLOAT | PPC_FLOAT_STFIWX | \
                   3841:                               PPC_MFTB)
                   3842: #define POWERPC_MSRM_MPC5xx  (0x000000000001FF43ULL)
                   3843: #define POWERPC_MMU_MPC5xx   (POWERPC_MMU_REAL)
                   3844: #define POWERPC_EXCP_MPC5xx  (POWERPC_EXCP_603)
                   3845: #define POWERPC_INPUT_MPC5xx (PPC_FLAGS_INPUT_RCPU)
                   3846: #define POWERPC_BFDM_MPC5xx  (bfd_mach_ppc_505)
                   3847: #define POWERPC_FLAG_MPC5xx  (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   3848:                               POWERPC_FLAG_BUS_CLK)
                   3849: #define check_pow_MPC5xx     check_pow_none
                   3850: 
                   3851: __attribute__ (( unused ))
                   3852: static void init_proc_MPC5xx (CPUPPCState *env)
                   3853: {
                   3854:     /* Time base */
                   3855:     gen_tbl(env);
                   3856:     gen_spr_5xx_8xx(env);
                   3857:     gen_spr_5xx(env);
                   3858:     init_excp_MPC5xx(env);
                   3859:     env->dcache_line_size = 32;
                   3860:     env->icache_line_size = 32;
                   3861:     /* XXX: TODO: allocate internal IRQ controller */
                   3862: }
                   3863: 
                   3864: /* Freescale 8xx cores (aka PowerQUICC) */
                   3865: #define POWERPC_INSNS_MPC8xx (PPC_INSNS_BASE | PPC_STRING  |                  \
                   3866:                               PPC_MEM_EIEIO | PPC_MEM_SYNC |                  \
                   3867:                               PPC_CACHE_ICBI | PPC_MFTB)
                   3868: #define POWERPC_MSRM_MPC8xx  (0x000000000001F673ULL)
                   3869: #define POWERPC_MMU_MPC8xx   (POWERPC_MMU_MPC8xx)
                   3870: #define POWERPC_EXCP_MPC8xx  (POWERPC_EXCP_603)
                   3871: #define POWERPC_INPUT_MPC8xx (PPC_FLAGS_INPUT_RCPU)
                   3872: #define POWERPC_BFDM_MPC8xx  (bfd_mach_ppc_860)
                   3873: #define POWERPC_FLAG_MPC8xx  (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   3874:                               POWERPC_FLAG_BUS_CLK)
                   3875: #define check_pow_MPC8xx     check_pow_none
                   3876: 
                   3877: __attribute__ (( unused ))
                   3878: static void init_proc_MPC8xx (CPUPPCState *env)
                   3879: {
                   3880:     /* Time base */
                   3881:     gen_tbl(env);
                   3882:     gen_spr_5xx_8xx(env);
                   3883:     gen_spr_8xx(env);
                   3884:     init_excp_MPC8xx(env);
                   3885:     env->dcache_line_size = 32;
                   3886:     env->icache_line_size = 32;
                   3887:     /* XXX: TODO: allocate internal IRQ controller */
                   3888: }
                   3889: 
                   3890: /* Freescale 82xx cores (aka PowerQUICC-II)                                  */
                   3891: /* PowerPC G2                                                                */
                   3892: #define POWERPC_INSNS_G2     (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   3893:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   3894:                               PPC_FLOAT_STFIWX |                              \
                   3895:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   3896:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3897:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   3898:                               PPC_SEGMENT | PPC_EXTERN)
                   3899: #define POWERPC_MSRM_G2      (0x000000000006FFF2ULL)
                   3900: #define POWERPC_MMU_G2       (POWERPC_MMU_SOFT_6xx)
                   3901: //#define POWERPC_EXCP_G2      (POWERPC_EXCP_G2)
                   3902: #define POWERPC_INPUT_G2     (PPC_FLAGS_INPUT_6xx)
                   3903: #define POWERPC_BFDM_G2      (bfd_mach_ppc_ec603e)
                   3904: #define POWERPC_FLAG_G2      (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   3905:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   3906: #define check_pow_G2         check_pow_hid0
                   3907: 
                   3908: static void init_proc_G2 (CPUPPCState *env)
                   3909: {
                   3910:     gen_spr_ne_601(env);
                   3911:     gen_spr_G2_755(env);
                   3912:     gen_spr_G2(env);
                   3913:     /* Time base */
                   3914:     gen_tbl(env);
                   3915:     /* External access control */
                   3916:     /* XXX : not implemented */
                   3917:     spr_register(env, SPR_EAR, "EAR",
                   3918:                  SPR_NOACCESS, SPR_NOACCESS,
                   3919:                  &spr_read_generic, &spr_write_generic,
                   3920:                  0x00000000);
                   3921:     /* Hardware implementation register */
                   3922:     /* XXX : not implemented */
                   3923:     spr_register(env, SPR_HID0, "HID0",
                   3924:                  SPR_NOACCESS, SPR_NOACCESS,
                   3925:                  &spr_read_generic, &spr_write_generic,
                   3926:                  0x00000000);
                   3927:     /* XXX : not implemented */
                   3928:     spr_register(env, SPR_HID1, "HID1",
                   3929:                  SPR_NOACCESS, SPR_NOACCESS,
                   3930:                  &spr_read_generic, &spr_write_generic,
                   3931:                  0x00000000);
                   3932:     /* XXX : not implemented */
                   3933:     spr_register(env, SPR_HID2, "HID2",
                   3934:                  SPR_NOACCESS, SPR_NOACCESS,
                   3935:                  &spr_read_generic, &spr_write_generic,
                   3936:                  0x00000000);
                   3937:     /* Memory management */
                   3938:     gen_low_BATs(env);
                   3939:     gen_high_BATs(env);
                   3940:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   3941:     init_excp_G2(env);
                   3942:     env->dcache_line_size = 32;
                   3943:     env->icache_line_size = 32;
                   3944:     /* Allocate hardware IRQ controller */
                   3945:     ppc6xx_irq_init(env);
                   3946: }
                   3947: 
                   3948: /* PowerPC G2LE                                                              */
                   3949: #define POWERPC_INSNS_G2LE   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   3950:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   3951:                               PPC_FLOAT_STFIWX |                              \
                   3952:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   3953:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   3954:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   3955:                               PPC_SEGMENT | PPC_EXTERN)
                   3956: #define POWERPC_MSRM_G2LE    (0x000000000007FFF3ULL)
                   3957: #define POWERPC_MMU_G2LE     (POWERPC_MMU_SOFT_6xx)
                   3958: #define POWERPC_EXCP_G2LE    (POWERPC_EXCP_G2)
                   3959: #define POWERPC_INPUT_G2LE   (PPC_FLAGS_INPUT_6xx)
                   3960: #define POWERPC_BFDM_G2LE    (bfd_mach_ppc_ec603e)
                   3961: #define POWERPC_FLAG_G2LE    (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   3962:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   3963: #define check_pow_G2LE       check_pow_hid0
                   3964: 
                   3965: static void init_proc_G2LE (CPUPPCState *env)
                   3966: {
                   3967:     gen_spr_ne_601(env);
                   3968:     gen_spr_G2_755(env);
                   3969:     gen_spr_G2(env);
                   3970:     /* Time base */
                   3971:     gen_tbl(env);
                   3972:     /* External access control */
                   3973:     /* XXX : not implemented */
                   3974:     spr_register(env, SPR_EAR, "EAR",
                   3975:                  SPR_NOACCESS, SPR_NOACCESS,
                   3976:                  &spr_read_generic, &spr_write_generic,
                   3977:                  0x00000000);
                   3978:     /* Hardware implementation register */
                   3979:     /* XXX : not implemented */
                   3980:     spr_register(env, SPR_HID0, "HID0",
                   3981:                  SPR_NOACCESS, SPR_NOACCESS,
                   3982:                  &spr_read_generic, &spr_write_generic,
                   3983:                  0x00000000);
                   3984:     /* XXX : not implemented */
                   3985:     spr_register(env, SPR_HID1, "HID1",
                   3986:                  SPR_NOACCESS, SPR_NOACCESS,
                   3987:                  &spr_read_generic, &spr_write_generic,
                   3988:                  0x00000000);
                   3989:     /* XXX : not implemented */
                   3990:     spr_register(env, SPR_HID2, "HID2",
                   3991:                  SPR_NOACCESS, SPR_NOACCESS,
                   3992:                  &spr_read_generic, &spr_write_generic,
                   3993:                  0x00000000);
                   3994:     /* Memory management */
                   3995:     gen_low_BATs(env);
                   3996:     gen_high_BATs(env);
                   3997:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   3998:     init_excp_G2(env);
                   3999:     env->dcache_line_size = 32;
                   4000:     env->icache_line_size = 32;
                   4001:     /* Allocate hardware IRQ controller */
                   4002:     ppc6xx_irq_init(env);
                   4003: }
                   4004: 
                   4005: /* e200 core                                                                 */
                   4006: /* XXX: unimplemented instructions:
                   4007:  * dcblc
                   4008:  * dcbtlst
                   4009:  * dcbtstls
                   4010:  * icblc
                   4011:  * icbtls
                   4012:  * tlbivax
                   4013:  * all SPE multiply-accumulate instructions
                   4014:  */
                   4015: #define POWERPC_INSNS_e200   (PPC_INSNS_BASE | PPC_ISEL |                     \
1.1.1.5   root     4016:                               PPC_SPE | PPC_SPE_SINGLE |                      \
1.1.1.4   root     4017:                               PPC_WRTEE | PPC_RFDI |                          \
                   4018:                               PPC_CACHE | PPC_CACHE_LOCK | PPC_CACHE_ICBI |   \
                   4019:                               PPC_CACHE_DCBZ | PPC_CACHE_DCBA |               \
                   4020:                               PPC_MEM_TLBSYNC | PPC_TLBIVAX |                 \
                   4021:                               PPC_BOOKE)
                   4022: #define POWERPC_MSRM_e200    (0x000000000606FF30ULL)
                   4023: #define POWERPC_MMU_e200     (POWERPC_MMU_BOOKE_FSL)
                   4024: #define POWERPC_EXCP_e200    (POWERPC_EXCP_BOOKE)
                   4025: #define POWERPC_INPUT_e200   (PPC_FLAGS_INPUT_BookE)
                   4026: #define POWERPC_BFDM_e200    (bfd_mach_ppc_860)
                   4027: #define POWERPC_FLAG_e200    (POWERPC_FLAG_SPE | POWERPC_FLAG_CE |            \
                   4028:                               POWERPC_FLAG_UBLE | POWERPC_FLAG_DE |           \
                   4029:                               POWERPC_FLAG_BUS_CLK)
                   4030: #define check_pow_e200       check_pow_hid0
                   4031: 
                   4032: __attribute__ (( unused ))
                   4033: static void init_proc_e200 (CPUPPCState *env)
                   4034: {
                   4035:     /* Time base */
                   4036:     gen_tbl(env);
                   4037:     gen_spr_BookE(env, 0x000000070000FFFFULL);
                   4038:     /* XXX : not implemented */
                   4039:     spr_register(env, SPR_BOOKE_SPEFSCR, "SPEFSCR",
1.1.1.6   root     4040:                  &spr_read_spefscr, &spr_write_spefscr,
                   4041:                  &spr_read_spefscr, &spr_write_spefscr,
1.1.1.4   root     4042:                  0x00000000);
                   4043:     /* Memory management */
                   4044:     gen_spr_BookE_FSL(env, 0x0000005D);
                   4045:     /* XXX : not implemented */
                   4046:     spr_register(env, SPR_HID0, "HID0",
                   4047:                  SPR_NOACCESS, SPR_NOACCESS,
                   4048:                  &spr_read_generic, &spr_write_generic,
                   4049:                  0x00000000);
                   4050:     /* XXX : not implemented */
                   4051:     spr_register(env, SPR_HID1, "HID1",
                   4052:                  SPR_NOACCESS, SPR_NOACCESS,
                   4053:                  &spr_read_generic, &spr_write_generic,
                   4054:                  0x00000000);
                   4055:     /* XXX : not implemented */
                   4056:     spr_register(env, SPR_Exxx_ALTCTXCR, "ALTCTXCR",
                   4057:                  SPR_NOACCESS, SPR_NOACCESS,
                   4058:                  &spr_read_generic, &spr_write_generic,
                   4059:                  0x00000000);
                   4060:     /* XXX : not implemented */
                   4061:     spr_register(env, SPR_Exxx_BUCSR, "BUCSR",
                   4062:                  SPR_NOACCESS, SPR_NOACCESS,
                   4063:                  &spr_read_generic, &spr_write_generic,
                   4064:                  0x00000000);
                   4065:     /* XXX : not implemented */
                   4066:     spr_register(env, SPR_Exxx_CTXCR, "CTXCR",
                   4067:                  SPR_NOACCESS, SPR_NOACCESS,
                   4068:                  &spr_read_generic, &spr_write_generic,
                   4069:                  0x00000000);
                   4070:     /* XXX : not implemented */
                   4071:     spr_register(env, SPR_Exxx_DBCNT, "DBCNT",
                   4072:                  SPR_NOACCESS, SPR_NOACCESS,
                   4073:                  &spr_read_generic, &spr_write_generic,
                   4074:                  0x00000000);
                   4075:     /* XXX : not implemented */
                   4076:     spr_register(env, SPR_Exxx_DBCR3, "DBCR3",
                   4077:                  SPR_NOACCESS, SPR_NOACCESS,
                   4078:                  &spr_read_generic, &spr_write_generic,
                   4079:                  0x00000000);
                   4080:     /* XXX : not implemented */
                   4081:     spr_register(env, SPR_Exxx_L1CFG0, "L1CFG0",
                   4082:                  SPR_NOACCESS, SPR_NOACCESS,
                   4083:                  &spr_read_generic, &spr_write_generic,
                   4084:                  0x00000000);
                   4085:     /* XXX : not implemented */
                   4086:     spr_register(env, SPR_Exxx_L1CSR0, "L1CSR0",
                   4087:                  SPR_NOACCESS, SPR_NOACCESS,
                   4088:                  &spr_read_generic, &spr_write_generic,
                   4089:                  0x00000000);
                   4090:     /* XXX : not implemented */
                   4091:     spr_register(env, SPR_Exxx_L1FINV0, "L1FINV0",
                   4092:                  SPR_NOACCESS, SPR_NOACCESS,
                   4093:                  &spr_read_generic, &spr_write_generic,
                   4094:                  0x00000000);
                   4095:     /* XXX : not implemented */
                   4096:     spr_register(env, SPR_BOOKE_TLB0CFG, "TLB0CFG",
                   4097:                  SPR_NOACCESS, SPR_NOACCESS,
                   4098:                  &spr_read_generic, &spr_write_generic,
                   4099:                  0x00000000);
                   4100:     /* XXX : not implemented */
                   4101:     spr_register(env, SPR_BOOKE_TLB1CFG, "TLB1CFG",
                   4102:                  SPR_NOACCESS, SPR_NOACCESS,
                   4103:                  &spr_read_generic, &spr_write_generic,
                   4104:                  0x00000000);
                   4105:     /* XXX : not implemented */
                   4106:     spr_register(env, SPR_BOOKE_IAC3, "IAC3",
                   4107:                  SPR_NOACCESS, SPR_NOACCESS,
                   4108:                  &spr_read_generic, &spr_write_generic,
                   4109:                  0x00000000);
                   4110:     /* XXX : not implemented */
                   4111:     spr_register(env, SPR_BOOKE_IAC4, "IAC4",
                   4112:                  SPR_NOACCESS, SPR_NOACCESS,
                   4113:                  &spr_read_generic, &spr_write_generic,
                   4114:                  0x00000000);
                   4115:     spr_register(env, SPR_BOOKE_DSRR0, "DSRR0",
                   4116:                  SPR_NOACCESS, SPR_NOACCESS,
                   4117:                  &spr_read_generic, &spr_write_generic,
                   4118:                  0x00000000);
                   4119:     spr_register(env, SPR_BOOKE_DSRR1, "DSRR1",
                   4120:                  SPR_NOACCESS, SPR_NOACCESS,
                   4121:                  &spr_read_generic, &spr_write_generic,
                   4122:                  0x00000000);
                   4123: #if !defined(CONFIG_USER_ONLY)
                   4124:     env->nb_tlb = 64;
                   4125:     env->nb_ways = 1;
                   4126:     env->id_tlbs = 0;
                   4127: #endif
                   4128:     init_excp_e200(env);
                   4129:     env->dcache_line_size = 32;
                   4130:     env->icache_line_size = 32;
                   4131:     /* XXX: TODO: allocate internal IRQ controller */
                   4132: }
                   4133: 
                   4134: /* e300 core                                                                 */
                   4135: #define POWERPC_INSNS_e300   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4136:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4137:                               PPC_FLOAT_STFIWX |                              \
                   4138:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4139:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4140:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   4141:                               PPC_SEGMENT | PPC_EXTERN)
                   4142: #define POWERPC_MSRM_e300    (0x000000000007FFF3ULL)
                   4143: #define POWERPC_MMU_e300     (POWERPC_MMU_SOFT_6xx)
                   4144: #define POWERPC_EXCP_e300    (POWERPC_EXCP_603)
                   4145: #define POWERPC_INPUT_e300   (PPC_FLAGS_INPUT_6xx)
                   4146: #define POWERPC_BFDM_e300    (bfd_mach_ppc_603)
                   4147: #define POWERPC_FLAG_e300    (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   4148:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   4149: #define check_pow_e300       check_pow_hid0
                   4150: 
                   4151: __attribute__ (( unused ))
                   4152: static void init_proc_e300 (CPUPPCState *env)
                   4153: {
                   4154:     gen_spr_ne_601(env);
                   4155:     gen_spr_603(env);
                   4156:     /* Time base */
                   4157:     gen_tbl(env);
                   4158:     /* hardware implementation registers */
                   4159:     /* XXX : not implemented */
                   4160:     spr_register(env, SPR_HID0, "HID0",
                   4161:                  SPR_NOACCESS, SPR_NOACCESS,
                   4162:                  &spr_read_generic, &spr_write_generic,
                   4163:                  0x00000000);
                   4164:     /* XXX : not implemented */
                   4165:     spr_register(env, SPR_HID1, "HID1",
                   4166:                  SPR_NOACCESS, SPR_NOACCESS,
                   4167:                  &spr_read_generic, &spr_write_generic,
                   4168:                  0x00000000);
1.1.1.7   root     4169:     /* XXX : not implemented */
                   4170:     spr_register(env, SPR_HID2, "HID2",
                   4171:                  SPR_NOACCESS, SPR_NOACCESS,
                   4172:                  &spr_read_generic, &spr_write_generic,
                   4173:                  0x00000000);
1.1.1.4   root     4174:     /* Memory management */
                   4175:     gen_low_BATs(env);
1.1.1.7   root     4176:     gen_high_BATs(env);
1.1.1.4   root     4177:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   4178:     init_excp_603(env);
                   4179:     env->dcache_line_size = 32;
                   4180:     env->icache_line_size = 32;
                   4181:     /* Allocate hardware IRQ controller */
                   4182:     ppc6xx_irq_init(env);
                   4183: }
                   4184: 
1.1.1.5   root     4185: /* e500v1 core                                                               */
                   4186: #define POWERPC_INSNS_e500v1   (PPC_INSNS_BASE | PPC_ISEL |             \
                   4187:                                 PPC_SPE | PPC_SPE_SINGLE |              \
                   4188:                                 PPC_WRTEE | PPC_RFDI |                  \
                   4189:                                 PPC_CACHE | PPC_CACHE_LOCK | PPC_CACHE_ICBI | \
                   4190:                                 PPC_CACHE_DCBZ | PPC_CACHE_DCBA |       \
                   4191:                                 PPC_MEM_TLBSYNC | PPC_TLBIVAX |         \
                   4192:                                 PPC_BOOKE)
                   4193: #define POWERPC_MSRM_e500v1    (0x000000000606FF30ULL)
                   4194: #define POWERPC_MMU_e500v1     (POWERPC_MMU_BOOKE_FSL)
                   4195: #define POWERPC_EXCP_e500v1    (POWERPC_EXCP_BOOKE)
                   4196: #define POWERPC_INPUT_e500v1   (PPC_FLAGS_INPUT_BookE)
                   4197: #define POWERPC_BFDM_e500v1    (bfd_mach_ppc_860)
                   4198: #define POWERPC_FLAG_e500v1    (POWERPC_FLAG_SPE | POWERPC_FLAG_CE |    \
                   4199:                                 POWERPC_FLAG_UBLE | POWERPC_FLAG_DE |   \
                   4200:                                 POWERPC_FLAG_BUS_CLK)
                   4201: #define check_pow_e500v1       check_pow_hid0
                   4202: #define init_proc_e500v1       init_proc_e500
                   4203: 
                   4204: /* e500v2 core                                                               */
                   4205: #define POWERPC_INSNS_e500v2   (PPC_INSNS_BASE | PPC_ISEL |             \
                   4206:                                 PPC_SPE | PPC_SPE_SINGLE | PPC_SPE_DOUBLE |   \
                   4207:                                 PPC_WRTEE | PPC_RFDI |                  \
                   4208:                                 PPC_CACHE | PPC_CACHE_LOCK | PPC_CACHE_ICBI | \
                   4209:                                 PPC_CACHE_DCBZ | PPC_CACHE_DCBA |       \
                   4210:                                 PPC_MEM_TLBSYNC | PPC_TLBIVAX |         \
                   4211:                                 PPC_BOOKE)
                   4212: #define POWERPC_MSRM_e500v2    (0x000000000606FF30ULL)
                   4213: #define POWERPC_MMU_e500v2     (POWERPC_MMU_BOOKE_FSL)
                   4214: #define POWERPC_EXCP_e500v2    (POWERPC_EXCP_BOOKE)
                   4215: #define POWERPC_INPUT_e500v2   (PPC_FLAGS_INPUT_BookE)
                   4216: #define POWERPC_BFDM_e500v2    (bfd_mach_ppc_860)
                   4217: #define POWERPC_FLAG_e500v2    (POWERPC_FLAG_SPE | POWERPC_FLAG_CE |    \
                   4218:                                 POWERPC_FLAG_UBLE | POWERPC_FLAG_DE |   \
                   4219:                                 POWERPC_FLAG_BUS_CLK)
                   4220: #define check_pow_e500v2       check_pow_hid0
                   4221: #define init_proc_e500v2       init_proc_e500
1.1.1.4   root     4222: 
                   4223: static void init_proc_e500 (CPUPPCState *env)
                   4224: {
                   4225:     /* Time base */
                   4226:     gen_tbl(env);
                   4227:     gen_spr_BookE(env, 0x0000000F0000FD7FULL);
                   4228:     /* Processor identification */
                   4229:     spr_register(env, SPR_BOOKE_PIR, "PIR",
                   4230:                  SPR_NOACCESS, SPR_NOACCESS,
                   4231:                  &spr_read_generic, &spr_write_pir,
                   4232:                  0x00000000);
                   4233:     /* XXX : not implemented */
                   4234:     spr_register(env, SPR_BOOKE_SPEFSCR, "SPEFSCR",
1.1.1.6   root     4235:                  &spr_read_spefscr, &spr_write_spefscr,
                   4236:                  &spr_read_spefscr, &spr_write_spefscr,
1.1.1.4   root     4237:                  0x00000000);
                   4238:     /* Memory management */
                   4239: #if !defined(CONFIG_USER_ONLY)
                   4240:     env->nb_pids = 3;
                   4241: #endif
                   4242:     gen_spr_BookE_FSL(env, 0x0000005F);
                   4243:     /* XXX : not implemented */
                   4244:     spr_register(env, SPR_HID0, "HID0",
                   4245:                  SPR_NOACCESS, SPR_NOACCESS,
                   4246:                  &spr_read_generic, &spr_write_generic,
                   4247:                  0x00000000);
                   4248:     /* XXX : not implemented */
                   4249:     spr_register(env, SPR_HID1, "HID1",
                   4250:                  SPR_NOACCESS, SPR_NOACCESS,
                   4251:                  &spr_read_generic, &spr_write_generic,
                   4252:                  0x00000000);
                   4253:     /* XXX : not implemented */
                   4254:     spr_register(env, SPR_Exxx_BBEAR, "BBEAR",
                   4255:                  SPR_NOACCESS, SPR_NOACCESS,
                   4256:                  &spr_read_generic, &spr_write_generic,
                   4257:                  0x00000000);
                   4258:     /* XXX : not implemented */
                   4259:     spr_register(env, SPR_Exxx_BBTAR, "BBTAR",
                   4260:                  SPR_NOACCESS, SPR_NOACCESS,
                   4261:                  &spr_read_generic, &spr_write_generic,
                   4262:                  0x00000000);
                   4263:     /* XXX : not implemented */
                   4264:     spr_register(env, SPR_Exxx_MCAR, "MCAR",
                   4265:                  SPR_NOACCESS, SPR_NOACCESS,
                   4266:                  &spr_read_generic, &spr_write_generic,
                   4267:                  0x00000000);
                   4268:     /* XXX : not implemented */
                   4269:     spr_register(env, SPR_BOOKE_MCSR, "MCSR",
                   4270:                  SPR_NOACCESS, SPR_NOACCESS,
                   4271:                  &spr_read_generic, &spr_write_generic,
                   4272:                  0x00000000);
                   4273:     /* XXX : not implemented */
                   4274:     spr_register(env, SPR_Exxx_NPIDR, "NPIDR",
                   4275:                  SPR_NOACCESS, SPR_NOACCESS,
                   4276:                  &spr_read_generic, &spr_write_generic,
                   4277:                  0x00000000);
                   4278:     /* XXX : not implemented */
                   4279:     spr_register(env, SPR_Exxx_BUCSR, "BUCSR",
                   4280:                  SPR_NOACCESS, SPR_NOACCESS,
                   4281:                  &spr_read_generic, &spr_write_generic,
                   4282:                  0x00000000);
                   4283:     /* XXX : not implemented */
                   4284:     spr_register(env, SPR_Exxx_L1CFG0, "L1CFG0",
                   4285:                  SPR_NOACCESS, SPR_NOACCESS,
                   4286:                  &spr_read_generic, &spr_write_generic,
                   4287:                  0x00000000);
                   4288:     /* XXX : not implemented */
                   4289:     spr_register(env, SPR_Exxx_L1CSR0, "L1CSR0",
                   4290:                  SPR_NOACCESS, SPR_NOACCESS,
                   4291:                  &spr_read_generic, &spr_write_generic,
                   4292:                  0x00000000);
                   4293:     /* XXX : not implemented */
                   4294:     spr_register(env, SPR_Exxx_L1CSR1, "L1CSR1",
                   4295:                  SPR_NOACCESS, SPR_NOACCESS,
                   4296:                  &spr_read_generic, &spr_write_generic,
                   4297:                  0x00000000);
                   4298:     /* XXX : not implemented */
                   4299:     spr_register(env, SPR_BOOKE_TLB0CFG, "TLB0CFG",
                   4300:                  SPR_NOACCESS, SPR_NOACCESS,
                   4301:                  &spr_read_generic, &spr_write_generic,
                   4302:                  0x00000000);
                   4303:     /* XXX : not implemented */
                   4304:     spr_register(env, SPR_BOOKE_TLB1CFG, "TLB1CFG",
                   4305:                  SPR_NOACCESS, SPR_NOACCESS,
                   4306:                  &spr_read_generic, &spr_write_generic,
                   4307:                  0x00000000);
                   4308:     spr_register(env, SPR_BOOKE_MCSRR0, "MCSRR0",
                   4309:                  SPR_NOACCESS, SPR_NOACCESS,
                   4310:                  &spr_read_generic, &spr_write_generic,
                   4311:                  0x00000000);
                   4312:     spr_register(env, SPR_BOOKE_MCSRR1, "MCSRR1",
                   4313:                  SPR_NOACCESS, SPR_NOACCESS,
                   4314:                  &spr_read_generic, &spr_write_generic,
                   4315:                  0x00000000);
                   4316: #if !defined(CONFIG_USER_ONLY)
                   4317:     env->nb_tlb = 64;
                   4318:     env->nb_ways = 1;
                   4319:     env->id_tlbs = 0;
                   4320: #endif
                   4321:     init_excp_e200(env);
                   4322:     env->dcache_line_size = 32;
                   4323:     env->icache_line_size = 32;
1.1.1.5   root     4324:     /* Allocate hardware IRQ controller */
                   4325:     ppce500_irq_init(env);
1.1.1.4   root     4326: }
                   4327: 
                   4328: /* Non-embedded PowerPC                                                      */
                   4329: 
                   4330: /* POWER : same as 601, without mfmsr, mfsr                                  */
                   4331: #if defined(TODO)
                   4332: #define POWERPC_INSNS_POWER  (XXX_TODO)
                   4333: /* POWER RSC (from RAD6000) */
                   4334: #define POWERPC_MSRM_POWER   (0x00000000FEF0ULL)
                   4335: #endif /* TODO */
                   4336: 
                   4337: /* PowerPC 601                                                               */
                   4338: #define POWERPC_INSNS_601    (PPC_INSNS_BASE | PPC_STRING | PPC_POWER_BR |    \
                   4339:                               PPC_FLOAT |                                     \
                   4340:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4341:                               PPC_MEM_SYNC | PPC_MEM_EIEIO | PPC_MEM_TLBIE |  \
                   4342:                               PPC_SEGMENT | PPC_EXTERN)
                   4343: #define POWERPC_MSRM_601     (0x000000000000FD70ULL)
                   4344: #define POWERPC_MSRR_601     (0x0000000000001040ULL)
                   4345: //#define POWERPC_MMU_601      (POWERPC_MMU_601)
                   4346: //#define POWERPC_EXCP_601     (POWERPC_EXCP_601)
                   4347: #define POWERPC_INPUT_601    (PPC_FLAGS_INPUT_6xx)
                   4348: #define POWERPC_BFDM_601     (bfd_mach_ppc_601)
                   4349: #define POWERPC_FLAG_601     (POWERPC_FLAG_SE | POWERPC_FLAG_RTC_CLK)
                   4350: #define check_pow_601        check_pow_none
                   4351: 
                   4352: static void init_proc_601 (CPUPPCState *env)
                   4353: {
                   4354:     gen_spr_ne_601(env);
                   4355:     gen_spr_601(env);
                   4356:     /* Hardware implementation registers */
                   4357:     /* XXX : not implemented */
                   4358:     spr_register(env, SPR_HID0, "HID0",
                   4359:                  SPR_NOACCESS, SPR_NOACCESS,
                   4360:                  &spr_read_generic, &spr_write_hid0_601,
                   4361:                  0x80010080);
                   4362:     /* XXX : not implemented */
                   4363:     spr_register(env, SPR_HID1, "HID1",
                   4364:                  SPR_NOACCESS, SPR_NOACCESS,
                   4365:                  &spr_read_generic, &spr_write_generic,
                   4366:                  0x00000000);
                   4367:     /* XXX : not implemented */
                   4368:     spr_register(env, SPR_601_HID2, "HID2",
                   4369:                  SPR_NOACCESS, SPR_NOACCESS,
                   4370:                  &spr_read_generic, &spr_write_generic,
                   4371:                  0x00000000);
                   4372:     /* XXX : not implemented */
                   4373:     spr_register(env, SPR_601_HID5, "HID5",
                   4374:                  SPR_NOACCESS, SPR_NOACCESS,
                   4375:                  &spr_read_generic, &spr_write_generic,
                   4376:                  0x00000000);
                   4377:     /* Memory management */
                   4378:     init_excp_601(env);
                   4379:     /* XXX: beware that dcache line size is 64 
                   4380:      *      but dcbz uses 32 bytes "sectors"
                   4381:      * XXX: this breaks clcs instruction !
                   4382:      */
                   4383:     env->dcache_line_size = 32;
                   4384:     env->icache_line_size = 64;
                   4385:     /* Allocate hardware IRQ controller */
                   4386:     ppc6xx_irq_init(env);
                   4387: }
                   4388: 
                   4389: /* PowerPC 601v                                                              */
                   4390: #define POWERPC_INSNS_601v   (PPC_INSNS_BASE | PPC_STRING | PPC_POWER_BR |    \
                   4391:                               PPC_FLOAT |                                     \
                   4392:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4393:                               PPC_MEM_SYNC | PPC_MEM_EIEIO | PPC_MEM_TLBIE |  \
                   4394:                               PPC_SEGMENT | PPC_EXTERN)
                   4395: #define POWERPC_MSRM_601v    (0x000000000000FD70ULL)
                   4396: #define POWERPC_MSRR_601v    (0x0000000000001040ULL)
                   4397: #define POWERPC_MMU_601v     (POWERPC_MMU_601)
                   4398: #define POWERPC_EXCP_601v    (POWERPC_EXCP_601)
                   4399: #define POWERPC_INPUT_601v   (PPC_FLAGS_INPUT_6xx)
                   4400: #define POWERPC_BFDM_601v    (bfd_mach_ppc_601)
                   4401: #define POWERPC_FLAG_601v    (POWERPC_FLAG_SE | POWERPC_FLAG_RTC_CLK)
                   4402: #define check_pow_601v       check_pow_none
                   4403: 
                   4404: static void init_proc_601v (CPUPPCState *env)
                   4405: {
                   4406:     init_proc_601(env);
                   4407:     /* XXX : not implemented */
                   4408:     spr_register(env, SPR_601_HID15, "HID15",
                   4409:                  SPR_NOACCESS, SPR_NOACCESS,
                   4410:                  &spr_read_generic, &spr_write_generic,
                   4411:                  0x00000000);
                   4412: }
                   4413: 
                   4414: /* PowerPC 602                                                               */
                   4415: #define POWERPC_INSNS_602    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4416:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4417:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4418:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4419:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4420:                               PPC_MEM_TLBIE | PPC_6xx_TLB | PPC_MEM_TLBSYNC | \
                   4421:                               PPC_SEGMENT | PPC_602_SPEC)
                   4422: #define POWERPC_MSRM_602     (0x0000000000C7FF73ULL)
                   4423: /* XXX: 602 MMU is quite specific. Should add a special case */
                   4424: #define POWERPC_MMU_602      (POWERPC_MMU_SOFT_6xx)
                   4425: //#define POWERPC_EXCP_602     (POWERPC_EXCP_602)
                   4426: #define POWERPC_INPUT_602    (PPC_FLAGS_INPUT_6xx)
                   4427: #define POWERPC_BFDM_602     (bfd_mach_ppc_602)
                   4428: #define POWERPC_FLAG_602     (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   4429:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   4430: #define check_pow_602        check_pow_hid0
                   4431: 
                   4432: static void init_proc_602 (CPUPPCState *env)
                   4433: {
                   4434:     gen_spr_ne_601(env);
                   4435:     gen_spr_602(env);
                   4436:     /* Time base */
                   4437:     gen_tbl(env);
                   4438:     /* hardware implementation registers */
                   4439:     /* XXX : not implemented */
                   4440:     spr_register(env, SPR_HID0, "HID0",
                   4441:                  SPR_NOACCESS, SPR_NOACCESS,
                   4442:                  &spr_read_generic, &spr_write_generic,
                   4443:                  0x00000000);
                   4444:     /* XXX : not implemented */
                   4445:     spr_register(env, SPR_HID1, "HID1",
                   4446:                  SPR_NOACCESS, SPR_NOACCESS,
                   4447:                  &spr_read_generic, &spr_write_generic,
                   4448:                  0x00000000);
                   4449:     /* Memory management */
                   4450:     gen_low_BATs(env);
                   4451:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   4452:     init_excp_602(env);
                   4453:     env->dcache_line_size = 32;
                   4454:     env->icache_line_size = 32;
                   4455:     /* Allocate hardware IRQ controller */
                   4456:     ppc6xx_irq_init(env);
                   4457: }
                   4458: 
                   4459: /* PowerPC 603                                                               */
                   4460: #define POWERPC_INSNS_603    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4461:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4462:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4463:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4464:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4465:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   4466:                               PPC_SEGMENT | PPC_EXTERN)
                   4467: #define POWERPC_MSRM_603     (0x000000000007FF73ULL)
                   4468: #define POWERPC_MMU_603      (POWERPC_MMU_SOFT_6xx)
                   4469: //#define POWERPC_EXCP_603     (POWERPC_EXCP_603)
                   4470: #define POWERPC_INPUT_603    (PPC_FLAGS_INPUT_6xx)
                   4471: #define POWERPC_BFDM_603     (bfd_mach_ppc_603)
                   4472: #define POWERPC_FLAG_603     (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   4473:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   4474: #define check_pow_603        check_pow_hid0
                   4475: 
                   4476: static void init_proc_603 (CPUPPCState *env)
                   4477: {
                   4478:     gen_spr_ne_601(env);
                   4479:     gen_spr_603(env);
                   4480:     /* Time base */
                   4481:     gen_tbl(env);
                   4482:     /* hardware implementation registers */
                   4483:     /* XXX : not implemented */
                   4484:     spr_register(env, SPR_HID0, "HID0",
                   4485:                  SPR_NOACCESS, SPR_NOACCESS,
                   4486:                  &spr_read_generic, &spr_write_generic,
                   4487:                  0x00000000);
                   4488:     /* XXX : not implemented */
                   4489:     spr_register(env, SPR_HID1, "HID1",
                   4490:                  SPR_NOACCESS, SPR_NOACCESS,
                   4491:                  &spr_read_generic, &spr_write_generic,
                   4492:                  0x00000000);
                   4493:     /* Memory management */
                   4494:     gen_low_BATs(env);
                   4495:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   4496:     init_excp_603(env);
                   4497:     env->dcache_line_size = 32;
                   4498:     env->icache_line_size = 32;
                   4499:     /* Allocate hardware IRQ controller */
                   4500:     ppc6xx_irq_init(env);
                   4501: }
                   4502: 
                   4503: /* PowerPC 603e                                                              */
                   4504: #define POWERPC_INSNS_603E   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4505:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4506:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4507:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4508:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4509:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   4510:                               PPC_SEGMENT | PPC_EXTERN)
                   4511: #define POWERPC_MSRM_603E    (0x000000000007FF73ULL)
                   4512: #define POWERPC_MMU_603E     (POWERPC_MMU_SOFT_6xx)
                   4513: //#define POWERPC_EXCP_603E    (POWERPC_EXCP_603E)
                   4514: #define POWERPC_INPUT_603E   (PPC_FLAGS_INPUT_6xx)
                   4515: #define POWERPC_BFDM_603E    (bfd_mach_ppc_ec603e)
                   4516: #define POWERPC_FLAG_603E    (POWERPC_FLAG_TGPR | POWERPC_FLAG_SE |           \
                   4517:                               POWERPC_FLAG_BE | POWERPC_FLAG_BUS_CLK)
                   4518: #define check_pow_603E       check_pow_hid0
                   4519: 
                   4520: static void init_proc_603E (CPUPPCState *env)
                   4521: {
                   4522:     gen_spr_ne_601(env);
                   4523:     gen_spr_603(env);
                   4524:     /* Time base */
                   4525:     gen_tbl(env);
                   4526:     /* hardware implementation registers */
                   4527:     /* XXX : not implemented */
                   4528:     spr_register(env, SPR_HID0, "HID0",
                   4529:                  SPR_NOACCESS, SPR_NOACCESS,
                   4530:                  &spr_read_generic, &spr_write_generic,
                   4531:                  0x00000000);
                   4532:     /* XXX : not implemented */
                   4533:     spr_register(env, SPR_HID1, "HID1",
                   4534:                  SPR_NOACCESS, SPR_NOACCESS,
                   4535:                  &spr_read_generic, &spr_write_generic,
                   4536:                  0x00000000);
                   4537:     /* XXX : not implemented */
                   4538:     spr_register(env, SPR_IABR, "IABR",
                   4539:                  SPR_NOACCESS, SPR_NOACCESS,
                   4540:                  &spr_read_generic, &spr_write_generic,
                   4541:                  0x00000000);
                   4542:     /* Memory management */
                   4543:     gen_low_BATs(env);
                   4544:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   4545:     init_excp_603(env);
                   4546:     env->dcache_line_size = 32;
                   4547:     env->icache_line_size = 32;
                   4548:     /* Allocate hardware IRQ controller */
                   4549:     ppc6xx_irq_init(env);
                   4550: }
                   4551: 
                   4552: /* PowerPC 604                                                               */
                   4553: #define POWERPC_INSNS_604    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4554:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4555:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4556:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4557:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4558:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4559:                               PPC_SEGMENT | PPC_EXTERN)
                   4560: #define POWERPC_MSRM_604     (0x000000000005FF77ULL)
                   4561: #define POWERPC_MMU_604      (POWERPC_MMU_32B)
                   4562: //#define POWERPC_EXCP_604     (POWERPC_EXCP_604)
                   4563: #define POWERPC_INPUT_604    (PPC_FLAGS_INPUT_6xx)
                   4564: #define POWERPC_BFDM_604     (bfd_mach_ppc_604)
                   4565: #define POWERPC_FLAG_604     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4566:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4567: #define check_pow_604        check_pow_nocheck
                   4568: 
                   4569: static void init_proc_604 (CPUPPCState *env)
                   4570: {
                   4571:     gen_spr_ne_601(env);
                   4572:     gen_spr_604(env);
                   4573:     /* Time base */
                   4574:     gen_tbl(env);
                   4575:     /* Hardware implementation registers */
                   4576:     /* XXX : not implemented */
                   4577:     spr_register(env, SPR_HID0, "HID0",
                   4578:                  SPR_NOACCESS, SPR_NOACCESS,
                   4579:                  &spr_read_generic, &spr_write_generic,
                   4580:                  0x00000000);
                   4581:     /* Memory management */
                   4582:     gen_low_BATs(env);
                   4583:     init_excp_604(env);
                   4584:     env->dcache_line_size = 32;
                   4585:     env->icache_line_size = 32;
                   4586:     /* Allocate hardware IRQ controller */
                   4587:     ppc6xx_irq_init(env);
                   4588: }
                   4589: 
                   4590: /* PowerPC 604E                                                              */
                   4591: #define POWERPC_INSNS_604E   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4592:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4593:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4594:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4595:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4596:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4597:                               PPC_SEGMENT | PPC_EXTERN)
                   4598: #define POWERPC_MSRM_604E    (0x000000000005FF77ULL)
                   4599: #define POWERPC_MMU_604E     (POWERPC_MMU_32B)
                   4600: #define POWERPC_EXCP_604E    (POWERPC_EXCP_604)
                   4601: #define POWERPC_INPUT_604E   (PPC_FLAGS_INPUT_6xx)
                   4602: #define POWERPC_BFDM_604E    (bfd_mach_ppc_604)
                   4603: #define POWERPC_FLAG_604E    (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4604:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4605: #define check_pow_604E       check_pow_nocheck
                   4606: 
                   4607: static void init_proc_604E (CPUPPCState *env)
                   4608: {
                   4609:     gen_spr_ne_601(env);
                   4610:     gen_spr_604(env);
                   4611:     /* XXX : not implemented */
                   4612:     spr_register(env, SPR_MMCR1, "MMCR1",
                   4613:                  SPR_NOACCESS, SPR_NOACCESS,
                   4614:                  &spr_read_generic, &spr_write_generic,
                   4615:                  0x00000000);
                   4616:     /* XXX : not implemented */
                   4617:     spr_register(env, SPR_PMC3, "PMC3",
                   4618:                  SPR_NOACCESS, SPR_NOACCESS,
                   4619:                  &spr_read_generic, &spr_write_generic,
                   4620:                  0x00000000);
                   4621:     /* XXX : not implemented */
                   4622:     spr_register(env, SPR_PMC4, "PMC4",
                   4623:                  SPR_NOACCESS, SPR_NOACCESS,
                   4624:                  &spr_read_generic, &spr_write_generic,
                   4625:                  0x00000000);
                   4626:     /* Time base */
                   4627:     gen_tbl(env);
                   4628:     /* Hardware implementation registers */
                   4629:     /* XXX : not implemented */
                   4630:     spr_register(env, SPR_HID0, "HID0",
                   4631:                  SPR_NOACCESS, SPR_NOACCESS,
                   4632:                  &spr_read_generic, &spr_write_generic,
                   4633:                  0x00000000);
                   4634:     /* XXX : not implemented */
                   4635:     spr_register(env, SPR_HID1, "HID1",
                   4636:                  SPR_NOACCESS, SPR_NOACCESS,
                   4637:                  &spr_read_generic, &spr_write_generic,
                   4638:                  0x00000000);
                   4639:     /* Memory management */
                   4640:     gen_low_BATs(env);
                   4641:     init_excp_604(env);
                   4642:     env->dcache_line_size = 32;
                   4643:     env->icache_line_size = 32;
                   4644:     /* Allocate hardware IRQ controller */
                   4645:     ppc6xx_irq_init(env);
                   4646: }
                   4647: 
                   4648: /* PowerPC 740                                                               */
                   4649: #define POWERPC_INSNS_740    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4650:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4651:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4652:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4653:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4654:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4655:                               PPC_SEGMENT | PPC_EXTERN)
                   4656: #define POWERPC_MSRM_740     (0x000000000005FF77ULL)
                   4657: #define POWERPC_MMU_740      (POWERPC_MMU_32B)
                   4658: #define POWERPC_EXCP_740     (POWERPC_EXCP_7x0)
                   4659: #define POWERPC_INPUT_740    (PPC_FLAGS_INPUT_6xx)
                   4660: #define POWERPC_BFDM_740     (bfd_mach_ppc_750)
                   4661: #define POWERPC_FLAG_740     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4662:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4663: #define check_pow_740        check_pow_hid0
                   4664: 
                   4665: static void init_proc_740 (CPUPPCState *env)
                   4666: {
                   4667:     gen_spr_ne_601(env);
                   4668:     gen_spr_7xx(env);
                   4669:     /* Time base */
                   4670:     gen_tbl(env);
                   4671:     /* Thermal management */
                   4672:     gen_spr_thrm(env);
                   4673:     /* Hardware implementation registers */
                   4674:     /* XXX : not implemented */
                   4675:     spr_register(env, SPR_HID0, "HID0",
                   4676:                  SPR_NOACCESS, SPR_NOACCESS,
                   4677:                  &spr_read_generic, &spr_write_generic,
                   4678:                  0x00000000);
                   4679:     /* XXX : not implemented */
                   4680:     spr_register(env, SPR_HID1, "HID1",
                   4681:                  SPR_NOACCESS, SPR_NOACCESS,
                   4682:                  &spr_read_generic, &spr_write_generic,
                   4683:                  0x00000000);
                   4684:     /* Memory management */
                   4685:     gen_low_BATs(env);
                   4686:     init_excp_7x0(env);
                   4687:     env->dcache_line_size = 32;
                   4688:     env->icache_line_size = 32;
                   4689:     /* Allocate hardware IRQ controller */
                   4690:     ppc6xx_irq_init(env);
                   4691: }
                   4692: 
                   4693: /* PowerPC 750                                                               */
                   4694: #define POWERPC_INSNS_750    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4695:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4696:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4697:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4698:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4699:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4700:                               PPC_SEGMENT | PPC_EXTERN)
                   4701: #define POWERPC_MSRM_750     (0x000000000005FF77ULL)
                   4702: #define POWERPC_MMU_750      (POWERPC_MMU_32B)
                   4703: #define POWERPC_EXCP_750     (POWERPC_EXCP_7x0)
                   4704: #define POWERPC_INPUT_750    (PPC_FLAGS_INPUT_6xx)
                   4705: #define POWERPC_BFDM_750     (bfd_mach_ppc_750)
                   4706: #define POWERPC_FLAG_750     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4707:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4708: #define check_pow_750        check_pow_hid0
                   4709: 
                   4710: static void init_proc_750 (CPUPPCState *env)
                   4711: {
                   4712:     gen_spr_ne_601(env);
                   4713:     gen_spr_7xx(env);
                   4714:     /* XXX : not implemented */
                   4715:     spr_register(env, SPR_L2CR, "L2CR",
                   4716:                  SPR_NOACCESS, SPR_NOACCESS,
                   4717:                  &spr_read_generic, &spr_write_generic,
                   4718:                  0x00000000);
                   4719:     /* Time base */
                   4720:     gen_tbl(env);
                   4721:     /* Thermal management */
                   4722:     gen_spr_thrm(env);
                   4723:     /* Hardware implementation registers */
                   4724:     /* XXX : not implemented */
                   4725:     spr_register(env, SPR_HID0, "HID0",
                   4726:                  SPR_NOACCESS, SPR_NOACCESS,
                   4727:                  &spr_read_generic, &spr_write_generic,
                   4728:                  0x00000000);
                   4729:     /* XXX : not implemented */
                   4730:     spr_register(env, SPR_HID1, "HID1",
                   4731:                  SPR_NOACCESS, SPR_NOACCESS,
                   4732:                  &spr_read_generic, &spr_write_generic,
                   4733:                  0x00000000);
                   4734:     /* Memory management */
                   4735:     gen_low_BATs(env);
                   4736:     /* XXX: high BATs are also present but are known to be bugged on
                   4737:      *      die version 1.x
                   4738:      */
                   4739:     init_excp_7x0(env);
                   4740:     env->dcache_line_size = 32;
                   4741:     env->icache_line_size = 32;
                   4742:     /* Allocate hardware IRQ controller */
                   4743:     ppc6xx_irq_init(env);
                   4744: }
                   4745: 
                   4746: /* PowerPC 750 CL                                                            */
                   4747: /* XXX: not implemented:
                   4748:  * cache lock instructions:
                   4749:  * dcbz_l
                   4750:  * floating point paired instructions
                   4751:  * psq_lux
                   4752:  * psq_lx
                   4753:  * psq_stux
                   4754:  * psq_stx
                   4755:  * ps_abs
                   4756:  * ps_add
                   4757:  * ps_cmpo0
                   4758:  * ps_cmpo1
                   4759:  * ps_cmpu0
                   4760:  * ps_cmpu1
                   4761:  * ps_div
                   4762:  * ps_madd
                   4763:  * ps_madds0
                   4764:  * ps_madds1
                   4765:  * ps_merge00
                   4766:  * ps_merge01
                   4767:  * ps_merge10
                   4768:  * ps_merge11
                   4769:  * ps_mr
                   4770:  * ps_msub
                   4771:  * ps_mul
                   4772:  * ps_muls0
                   4773:  * ps_muls1
                   4774:  * ps_nabs
                   4775:  * ps_neg
                   4776:  * ps_nmadd
                   4777:  * ps_nmsub
                   4778:  * ps_res
                   4779:  * ps_rsqrte
                   4780:  * ps_sel
                   4781:  * ps_sub
                   4782:  * ps_sum0
                   4783:  * ps_sum1
                   4784:  */
                   4785: #define POWERPC_INSNS_750cl  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4786:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4787:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4788:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4789:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4790:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4791:                               PPC_SEGMENT | PPC_EXTERN)
                   4792: #define POWERPC_MSRM_750cl   (0x000000000005FF77ULL)
                   4793: #define POWERPC_MMU_750cl    (POWERPC_MMU_32B)
                   4794: #define POWERPC_EXCP_750cl   (POWERPC_EXCP_7x0)
                   4795: #define POWERPC_INPUT_750cl  (PPC_FLAGS_INPUT_6xx)
                   4796: #define POWERPC_BFDM_750cl   (bfd_mach_ppc_750)
                   4797: #define POWERPC_FLAG_750cl   (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4798:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4799: #define check_pow_750cl      check_pow_hid0
                   4800: 
                   4801: static void init_proc_750cl (CPUPPCState *env)
                   4802: {
                   4803:     gen_spr_ne_601(env);
                   4804:     gen_spr_7xx(env);
                   4805:     /* XXX : not implemented */
                   4806:     spr_register(env, SPR_L2CR, "L2CR",
                   4807:                  SPR_NOACCESS, SPR_NOACCESS,
                   4808:                  &spr_read_generic, &spr_write_generic,
                   4809:                  0x00000000);
                   4810:     /* Time base */
                   4811:     gen_tbl(env);
                   4812:     /* Thermal management */
                   4813:     /* Those registers are fake on 750CL */
                   4814:     spr_register(env, SPR_THRM1, "THRM1",
                   4815:                  SPR_NOACCESS, SPR_NOACCESS,
                   4816:                  &spr_read_generic, &spr_write_generic,
                   4817:                  0x00000000);
                   4818:     spr_register(env, SPR_THRM2, "THRM2",
                   4819:                  SPR_NOACCESS, SPR_NOACCESS,
                   4820:                  &spr_read_generic, &spr_write_generic,
                   4821:                  0x00000000);
                   4822:     spr_register(env, SPR_THRM3, "THRM3",
                   4823:                  SPR_NOACCESS, SPR_NOACCESS,
                   4824:                  &spr_read_generic, &spr_write_generic,
                   4825:                  0x00000000);
                   4826:     /* XXX: not implemented */
                   4827:     spr_register(env, SPR_750_TDCL, "TDCL",
                   4828:                  SPR_NOACCESS, SPR_NOACCESS,
                   4829:                  &spr_read_generic, &spr_write_generic,
                   4830:                  0x00000000);
                   4831:     spr_register(env, SPR_750_TDCH, "TDCH",
                   4832:                  SPR_NOACCESS, SPR_NOACCESS,
                   4833:                  &spr_read_generic, &spr_write_generic,
                   4834:                  0x00000000);
                   4835:     /* DMA */
                   4836:     /* XXX : not implemented */
                   4837:     spr_register(env, SPR_750_WPAR, "WPAR",
                   4838:                  SPR_NOACCESS, SPR_NOACCESS,
                   4839:                  &spr_read_generic, &spr_write_generic,
                   4840:                  0x00000000);
                   4841:     spr_register(env, SPR_750_DMAL, "DMAL",
                   4842:                  SPR_NOACCESS, SPR_NOACCESS,
                   4843:                  &spr_read_generic, &spr_write_generic,
                   4844:                  0x00000000);
                   4845:     spr_register(env, SPR_750_DMAU, "DMAU",
                   4846:                  SPR_NOACCESS, SPR_NOACCESS,
                   4847:                  &spr_read_generic, &spr_write_generic,
                   4848:                  0x00000000);
                   4849:     /* Hardware implementation registers */
                   4850:     /* XXX : not implemented */
                   4851:     spr_register(env, SPR_HID0, "HID0",
                   4852:                  SPR_NOACCESS, SPR_NOACCESS,
                   4853:                  &spr_read_generic, &spr_write_generic,
                   4854:                  0x00000000);
                   4855:     /* XXX : not implemented */
                   4856:     spr_register(env, SPR_HID1, "HID1",
                   4857:                  SPR_NOACCESS, SPR_NOACCESS,
                   4858:                  &spr_read_generic, &spr_write_generic,
                   4859:                  0x00000000);
                   4860:     /* XXX : not implemented */
                   4861:     spr_register(env, SPR_750CL_HID2, "HID2",
                   4862:                  SPR_NOACCESS, SPR_NOACCESS,
                   4863:                  &spr_read_generic, &spr_write_generic,
                   4864:                  0x00000000);
                   4865:     /* XXX : not implemented */
                   4866:     spr_register(env, SPR_750CL_HID4, "HID4",
                   4867:                  SPR_NOACCESS, SPR_NOACCESS,
                   4868:                  &spr_read_generic, &spr_write_generic,
                   4869:                  0x00000000);
                   4870:     /* Quantization registers */
                   4871:     /* XXX : not implemented */
                   4872:     spr_register(env, SPR_750_GQR0, "GQR0",
                   4873:                  SPR_NOACCESS, SPR_NOACCESS,
                   4874:                  &spr_read_generic, &spr_write_generic,
                   4875:                  0x00000000);
                   4876:     /* XXX : not implemented */
                   4877:     spr_register(env, SPR_750_GQR1, "GQR1",
                   4878:                  SPR_NOACCESS, SPR_NOACCESS,
                   4879:                  &spr_read_generic, &spr_write_generic,
                   4880:                  0x00000000);
                   4881:     /* XXX : not implemented */
                   4882:     spr_register(env, SPR_750_GQR2, "GQR2",
                   4883:                  SPR_NOACCESS, SPR_NOACCESS,
                   4884:                  &spr_read_generic, &spr_write_generic,
                   4885:                  0x00000000);
                   4886:     /* XXX : not implemented */
                   4887:     spr_register(env, SPR_750_GQR3, "GQR3",
                   4888:                  SPR_NOACCESS, SPR_NOACCESS,
                   4889:                  &spr_read_generic, &spr_write_generic,
                   4890:                  0x00000000);
                   4891:     /* XXX : not implemented */
                   4892:     spr_register(env, SPR_750_GQR4, "GQR4",
                   4893:                  SPR_NOACCESS, SPR_NOACCESS,
                   4894:                  &spr_read_generic, &spr_write_generic,
                   4895:                  0x00000000);
                   4896:     /* XXX : not implemented */
                   4897:     spr_register(env, SPR_750_GQR5, "GQR5",
                   4898:                  SPR_NOACCESS, SPR_NOACCESS,
                   4899:                  &spr_read_generic, &spr_write_generic,
                   4900:                  0x00000000);
                   4901:     /* XXX : not implemented */
                   4902:     spr_register(env, SPR_750_GQR6, "GQR6",
                   4903:                  SPR_NOACCESS, SPR_NOACCESS,
                   4904:                  &spr_read_generic, &spr_write_generic,
                   4905:                  0x00000000);
                   4906:     /* XXX : not implemented */
                   4907:     spr_register(env, SPR_750_GQR7, "GQR7",
                   4908:                  SPR_NOACCESS, SPR_NOACCESS,
                   4909:                  &spr_read_generic, &spr_write_generic,
                   4910:                  0x00000000);
                   4911:     /* Memory management */
                   4912:     gen_low_BATs(env);
                   4913:     /* PowerPC 750cl has 8 DBATs and 8 IBATs */
                   4914:     gen_high_BATs(env);
                   4915:     init_excp_750cl(env);
                   4916:     env->dcache_line_size = 32;
                   4917:     env->icache_line_size = 32;
                   4918:     /* Allocate hardware IRQ controller */
                   4919:     ppc6xx_irq_init(env);
                   4920: }
                   4921: 
                   4922: /* PowerPC 750CX                                                             */
                   4923: #define POWERPC_INSNS_750cx  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4924:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4925:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4926:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4927:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4928:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4929:                               PPC_SEGMENT | PPC_EXTERN)
                   4930: #define POWERPC_MSRM_750cx   (0x000000000005FF77ULL)
                   4931: #define POWERPC_MMU_750cx    (POWERPC_MMU_32B)
                   4932: #define POWERPC_EXCP_750cx   (POWERPC_EXCP_7x0)
                   4933: #define POWERPC_INPUT_750cx  (PPC_FLAGS_INPUT_6xx)
                   4934: #define POWERPC_BFDM_750cx   (bfd_mach_ppc_750)
                   4935: #define POWERPC_FLAG_750cx   (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4936:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4937: #define check_pow_750cx      check_pow_hid0
                   4938: 
                   4939: static void init_proc_750cx (CPUPPCState *env)
                   4940: {
                   4941:     gen_spr_ne_601(env);
                   4942:     gen_spr_7xx(env);
                   4943:     /* XXX : not implemented */
                   4944:     spr_register(env, SPR_L2CR, "L2CR",
                   4945:                  SPR_NOACCESS, SPR_NOACCESS,
                   4946:                  &spr_read_generic, &spr_write_generic,
                   4947:                  0x00000000);
                   4948:     /* Time base */
                   4949:     gen_tbl(env);
                   4950:     /* Thermal management */
                   4951:     gen_spr_thrm(env);
                   4952:     /* This register is not implemented but is present for compatibility */
                   4953:     spr_register(env, SPR_SDA, "SDA",
                   4954:                  SPR_NOACCESS, SPR_NOACCESS,
                   4955:                  &spr_read_generic, &spr_write_generic,
                   4956:                  0x00000000);
                   4957:     /* Hardware implementation registers */
                   4958:     /* XXX : not implemented */
                   4959:     spr_register(env, SPR_HID0, "HID0",
                   4960:                  SPR_NOACCESS, SPR_NOACCESS,
                   4961:                  &spr_read_generic, &spr_write_generic,
                   4962:                  0x00000000);
                   4963:     /* XXX : not implemented */
                   4964:     spr_register(env, SPR_HID1, "HID1",
                   4965:                  SPR_NOACCESS, SPR_NOACCESS,
                   4966:                  &spr_read_generic, &spr_write_generic,
                   4967:                  0x00000000);
                   4968:     /* Memory management */
                   4969:     gen_low_BATs(env);
                   4970:     /* PowerPC 750cx has 8 DBATs and 8 IBATs */
                   4971:     gen_high_BATs(env);
                   4972:     init_excp_750cx(env);
                   4973:     env->dcache_line_size = 32;
                   4974:     env->icache_line_size = 32;
                   4975:     /* Allocate hardware IRQ controller */
                   4976:     ppc6xx_irq_init(env);
                   4977: }
                   4978: 
                   4979: /* PowerPC 750FX                                                             */
                   4980: #define POWERPC_INSNS_750fx  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   4981:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   4982:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   4983:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   4984:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   4985:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   4986:                               PPC_SEGMENT  | PPC_EXTERN)
                   4987: #define POWERPC_MSRM_750fx   (0x000000000005FF77ULL)
                   4988: #define POWERPC_MMU_750fx    (POWERPC_MMU_32B)
                   4989: #define POWERPC_EXCP_750fx   (POWERPC_EXCP_7x0)
                   4990: #define POWERPC_INPUT_750fx  (PPC_FLAGS_INPUT_6xx)
                   4991: #define POWERPC_BFDM_750fx   (bfd_mach_ppc_750)
                   4992: #define POWERPC_FLAG_750fx   (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   4993:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   4994: #define check_pow_750fx      check_pow_hid0
                   4995: 
                   4996: static void init_proc_750fx (CPUPPCState *env)
                   4997: {
                   4998:     gen_spr_ne_601(env);
                   4999:     gen_spr_7xx(env);
                   5000:     /* XXX : not implemented */
                   5001:     spr_register(env, SPR_L2CR, "L2CR",
                   5002:                  SPR_NOACCESS, SPR_NOACCESS,
                   5003:                  &spr_read_generic, &spr_write_generic,
                   5004:                  0x00000000);
                   5005:     /* Time base */
                   5006:     gen_tbl(env);
                   5007:     /* Thermal management */
                   5008:     gen_spr_thrm(env);
                   5009:     /* XXX : not implemented */
                   5010:     spr_register(env, SPR_750_THRM4, "THRM4",
                   5011:                  SPR_NOACCESS, SPR_NOACCESS,
                   5012:                  &spr_read_generic, &spr_write_generic,
                   5013:                  0x00000000);
                   5014:     /* Hardware implementation registers */
                   5015:     /* XXX : not implemented */
                   5016:     spr_register(env, SPR_HID0, "HID0",
                   5017:                  SPR_NOACCESS, SPR_NOACCESS,
                   5018:                  &spr_read_generic, &spr_write_generic,
                   5019:                  0x00000000);
                   5020:     /* XXX : not implemented */
                   5021:     spr_register(env, SPR_HID1, "HID1",
                   5022:                  SPR_NOACCESS, SPR_NOACCESS,
                   5023:                  &spr_read_generic, &spr_write_generic,
                   5024:                  0x00000000);
                   5025:     /* XXX : not implemented */
                   5026:     spr_register(env, SPR_750FX_HID2, "HID2",
                   5027:                  SPR_NOACCESS, SPR_NOACCESS,
                   5028:                  &spr_read_generic, &spr_write_generic,
                   5029:                  0x00000000);
                   5030:     /* Memory management */
                   5031:     gen_low_BATs(env);
                   5032:     /* PowerPC 750fx & 750gx has 8 DBATs and 8 IBATs */
                   5033:     gen_high_BATs(env);
                   5034:     init_excp_7x0(env);
                   5035:     env->dcache_line_size = 32;
                   5036:     env->icache_line_size = 32;
                   5037:     /* Allocate hardware IRQ controller */
                   5038:     ppc6xx_irq_init(env);
                   5039: }
                   5040: 
                   5041: /* PowerPC 750GX                                                             */
                   5042: #define POWERPC_INSNS_750gx  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5043:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5044:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   5045:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   5046:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5047:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5048:                               PPC_SEGMENT  | PPC_EXTERN)
                   5049: #define POWERPC_MSRM_750gx   (0x000000000005FF77ULL)
                   5050: #define POWERPC_MMU_750gx    (POWERPC_MMU_32B)
                   5051: #define POWERPC_EXCP_750gx   (POWERPC_EXCP_7x0)
                   5052: #define POWERPC_INPUT_750gx  (PPC_FLAGS_INPUT_6xx)
                   5053: #define POWERPC_BFDM_750gx   (bfd_mach_ppc_750)
                   5054: #define POWERPC_FLAG_750gx   (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   5055:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   5056: #define check_pow_750gx      check_pow_hid0
                   5057: 
                   5058: static void init_proc_750gx (CPUPPCState *env)
                   5059: {
                   5060:     gen_spr_ne_601(env);
                   5061:     gen_spr_7xx(env);
                   5062:     /* XXX : not implemented (XXX: different from 750fx) */
                   5063:     spr_register(env, SPR_L2CR, "L2CR",
                   5064:                  SPR_NOACCESS, SPR_NOACCESS,
                   5065:                  &spr_read_generic, &spr_write_generic,
                   5066:                  0x00000000);
                   5067:     /* Time base */
                   5068:     gen_tbl(env);
                   5069:     /* Thermal management */
                   5070:     gen_spr_thrm(env);
                   5071:     /* XXX : not implemented */
                   5072:     spr_register(env, SPR_750_THRM4, "THRM4",
                   5073:                  SPR_NOACCESS, SPR_NOACCESS,
                   5074:                  &spr_read_generic, &spr_write_generic,
                   5075:                  0x00000000);
                   5076:     /* Hardware implementation registers */
                   5077:     /* XXX : not implemented (XXX: different from 750fx) */
                   5078:     spr_register(env, SPR_HID0, "HID0",
                   5079:                  SPR_NOACCESS, SPR_NOACCESS,
                   5080:                  &spr_read_generic, &spr_write_generic,
                   5081:                  0x00000000);
                   5082:     /* XXX : not implemented */
                   5083:     spr_register(env, SPR_HID1, "HID1",
                   5084:                  SPR_NOACCESS, SPR_NOACCESS,
                   5085:                  &spr_read_generic, &spr_write_generic,
                   5086:                  0x00000000);
                   5087:     /* XXX : not implemented (XXX: different from 750fx) */
                   5088:     spr_register(env, SPR_750FX_HID2, "HID2",
                   5089:                  SPR_NOACCESS, SPR_NOACCESS,
                   5090:                  &spr_read_generic, &spr_write_generic,
                   5091:                  0x00000000);
                   5092:     /* Memory management */
                   5093:     gen_low_BATs(env);
                   5094:     /* PowerPC 750fx & 750gx has 8 DBATs and 8 IBATs */
                   5095:     gen_high_BATs(env);
                   5096:     init_excp_7x0(env);
                   5097:     env->dcache_line_size = 32;
                   5098:     env->icache_line_size = 32;
                   5099:     /* Allocate hardware IRQ controller */
                   5100:     ppc6xx_irq_init(env);
                   5101: }
                   5102: 
                   5103: /* PowerPC 745                                                               */
                   5104: #define POWERPC_INSNS_745    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5105:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5106:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   5107:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   5108:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5109:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   5110:                               PPC_SEGMENT | PPC_EXTERN)
                   5111: #define POWERPC_MSRM_745     (0x000000000005FF77ULL)
                   5112: #define POWERPC_MMU_745      (POWERPC_MMU_SOFT_6xx)
                   5113: #define POWERPC_EXCP_745     (POWERPC_EXCP_7x5)
                   5114: #define POWERPC_INPUT_745    (PPC_FLAGS_INPUT_6xx)
                   5115: #define POWERPC_BFDM_745     (bfd_mach_ppc_750)
                   5116: #define POWERPC_FLAG_745     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   5117:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   5118: #define check_pow_745        check_pow_hid0
                   5119: 
                   5120: static void init_proc_745 (CPUPPCState *env)
                   5121: {
                   5122:     gen_spr_ne_601(env);
                   5123:     gen_spr_7xx(env);
                   5124:     gen_spr_G2_755(env);
                   5125:     /* Time base */
                   5126:     gen_tbl(env);
                   5127:     /* Thermal management */
                   5128:     gen_spr_thrm(env);
                   5129:     /* Hardware implementation registers */
                   5130:     /* XXX : not implemented */
                   5131:     spr_register(env, SPR_HID0, "HID0",
                   5132:                  SPR_NOACCESS, SPR_NOACCESS,
                   5133:                  &spr_read_generic, &spr_write_generic,
                   5134:                  0x00000000);
                   5135:     /* XXX : not implemented */
                   5136:     spr_register(env, SPR_HID1, "HID1",
                   5137:                  SPR_NOACCESS, SPR_NOACCESS,
                   5138:                  &spr_read_generic, &spr_write_generic,
                   5139:                  0x00000000);
                   5140:     /* XXX : not implemented */
                   5141:     spr_register(env, SPR_HID2, "HID2",
                   5142:                  SPR_NOACCESS, SPR_NOACCESS,
                   5143:                  &spr_read_generic, &spr_write_generic,
                   5144:                  0x00000000);
                   5145:     /* Memory management */
                   5146:     gen_low_BATs(env);
                   5147:     gen_high_BATs(env);
                   5148:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   5149:     init_excp_7x5(env);
                   5150:     env->dcache_line_size = 32;
                   5151:     env->icache_line_size = 32;
                   5152:     /* Allocate hardware IRQ controller */
                   5153:     ppc6xx_irq_init(env);
                   5154: }
                   5155: 
                   5156: /* PowerPC 755                                                               */
                   5157: #define POWERPC_INSNS_755    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5158:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5159:                               PPC_FLOAT_FRSQRTE | PPC_FLOAT_STFIWX |          \
                   5160:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   5161:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5162:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC | PPC_6xx_TLB | \
                   5163:                               PPC_SEGMENT | PPC_EXTERN)
                   5164: #define POWERPC_MSRM_755     (0x000000000005FF77ULL)
                   5165: #define POWERPC_MMU_755      (POWERPC_MMU_SOFT_6xx)
                   5166: #define POWERPC_EXCP_755     (POWERPC_EXCP_7x5)
                   5167: #define POWERPC_INPUT_755    (PPC_FLAGS_INPUT_6xx)
                   5168: #define POWERPC_BFDM_755     (bfd_mach_ppc_750)
                   5169: #define POWERPC_FLAG_755     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |             \
                   5170:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   5171: #define check_pow_755        check_pow_hid0
                   5172: 
                   5173: static void init_proc_755 (CPUPPCState *env)
                   5174: {
                   5175:     gen_spr_ne_601(env);
                   5176:     gen_spr_7xx(env);
                   5177:     gen_spr_G2_755(env);
                   5178:     /* Time base */
                   5179:     gen_tbl(env);
                   5180:     /* L2 cache control */
                   5181:     /* XXX : not implemented */
                   5182:     spr_register(env, SPR_L2CR, "L2CR",
                   5183:                  SPR_NOACCESS, SPR_NOACCESS,
                   5184:                  &spr_read_generic, &spr_write_generic,
                   5185:                  0x00000000);
                   5186:     /* XXX : not implemented */
                   5187:     spr_register(env, SPR_L2PMCR, "L2PMCR",
                   5188:                  SPR_NOACCESS, SPR_NOACCESS,
                   5189:                  &spr_read_generic, &spr_write_generic,
                   5190:                  0x00000000);
                   5191:     /* Thermal management */
                   5192:     gen_spr_thrm(env);
                   5193:     /* Hardware implementation registers */
                   5194:     /* XXX : not implemented */
                   5195:     spr_register(env, SPR_HID0, "HID0",
                   5196:                  SPR_NOACCESS, SPR_NOACCESS,
                   5197:                  &spr_read_generic, &spr_write_generic,
                   5198:                  0x00000000);
                   5199:     /* XXX : not implemented */
                   5200:     spr_register(env, SPR_HID1, "HID1",
                   5201:                  SPR_NOACCESS, SPR_NOACCESS,
                   5202:                  &spr_read_generic, &spr_write_generic,
                   5203:                  0x00000000);
                   5204:     /* XXX : not implemented */
                   5205:     spr_register(env, SPR_HID2, "HID2",
                   5206:                  SPR_NOACCESS, SPR_NOACCESS,
                   5207:                  &spr_read_generic, &spr_write_generic,
                   5208:                  0x00000000);
                   5209:     /* Memory management */
                   5210:     gen_low_BATs(env);
                   5211:     gen_high_BATs(env);
                   5212:     gen_6xx_7xx_soft_tlb(env, 64, 2);
                   5213:     init_excp_7x5(env);
                   5214:     env->dcache_line_size = 32;
                   5215:     env->icache_line_size = 32;
                   5216:     /* Allocate hardware IRQ controller */
                   5217:     ppc6xx_irq_init(env);
                   5218: }
                   5219: 
                   5220: /* PowerPC 7400 (aka G4)                                                     */
                   5221: #define POWERPC_INSNS_7400   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5222:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5223:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5224:                               PPC_FLOAT_STFIWX |                              \
                   5225:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5226:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5227:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5228:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5229:                               PPC_MEM_TLBIA |                                 \
                   5230:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5231:                               PPC_ALTIVEC)
                   5232: #define POWERPC_MSRM_7400    (0x000000000205FF77ULL)
                   5233: #define POWERPC_MMU_7400     (POWERPC_MMU_32B)
                   5234: #define POWERPC_EXCP_7400    (POWERPC_EXCP_74xx)
                   5235: #define POWERPC_INPUT_7400   (PPC_FLAGS_INPUT_6xx)
                   5236: #define POWERPC_BFDM_7400    (bfd_mach_ppc_7400)
                   5237: #define POWERPC_FLAG_7400    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5238:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5239:                               POWERPC_FLAG_BUS_CLK)
1.1.1.8 ! root     5240: #define check_pow_7400       check_pow_hid0
1.1.1.4   root     5241: 
                   5242: static void init_proc_7400 (CPUPPCState *env)
                   5243: {
                   5244:     gen_spr_ne_601(env);
                   5245:     gen_spr_7xx(env);
                   5246:     /* Time base */
                   5247:     gen_tbl(env);
                   5248:     /* 74xx specific SPR */
                   5249:     gen_spr_74xx(env);
                   5250:     /* XXX : not implemented */
                   5251:     spr_register(env, SPR_UBAMR, "UBAMR",
                   5252:                  &spr_read_ureg, SPR_NOACCESS,
                   5253:                  &spr_read_ureg, SPR_NOACCESS,
                   5254:                  0x00000000);
                   5255:     /* XXX: this seems not implemented on all revisions. */
                   5256:     /* XXX : not implemented */
                   5257:     spr_register(env, SPR_MSSCR1, "MSSCR1",
                   5258:                  SPR_NOACCESS, SPR_NOACCESS,
                   5259:                  &spr_read_generic, &spr_write_generic,
                   5260:                  0x00000000);
                   5261:     /* Thermal management */
                   5262:     gen_spr_thrm(env);
                   5263:     /* Memory management */
                   5264:     gen_low_BATs(env);
                   5265:     init_excp_7400(env);
                   5266:     env->dcache_line_size = 32;
                   5267:     env->icache_line_size = 32;
                   5268:     /* Allocate hardware IRQ controller */
                   5269:     ppc6xx_irq_init(env);
                   5270: }
                   5271: 
                   5272: /* PowerPC 7410 (aka G4)                                                     */
                   5273: #define POWERPC_INSNS_7410   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5274:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5275:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5276:                               PPC_FLOAT_STFIWX |                              \
                   5277:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5278:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5279:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5280:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5281:                               PPC_MEM_TLBIA |                                 \
                   5282:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5283:                               PPC_ALTIVEC)
                   5284: #define POWERPC_MSRM_7410    (0x000000000205FF77ULL)
                   5285: #define POWERPC_MMU_7410     (POWERPC_MMU_32B)
                   5286: #define POWERPC_EXCP_7410    (POWERPC_EXCP_74xx)
                   5287: #define POWERPC_INPUT_7410   (PPC_FLAGS_INPUT_6xx)
                   5288: #define POWERPC_BFDM_7410    (bfd_mach_ppc_7400)
                   5289: #define POWERPC_FLAG_7410    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5290:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5291:                               POWERPC_FLAG_BUS_CLK)
1.1.1.8 ! root     5292: #define check_pow_7410       check_pow_hid0
1.1.1.4   root     5293: 
                   5294: static void init_proc_7410 (CPUPPCState *env)
                   5295: {
                   5296:     gen_spr_ne_601(env);
                   5297:     gen_spr_7xx(env);
                   5298:     /* Time base */
                   5299:     gen_tbl(env);
                   5300:     /* 74xx specific SPR */
                   5301:     gen_spr_74xx(env);
                   5302:     /* XXX : not implemented */
                   5303:     spr_register(env, SPR_UBAMR, "UBAMR",
                   5304:                  &spr_read_ureg, SPR_NOACCESS,
                   5305:                  &spr_read_ureg, SPR_NOACCESS,
                   5306:                  0x00000000);
                   5307:     /* Thermal management */
                   5308:     gen_spr_thrm(env);
                   5309:     /* L2PMCR */
                   5310:     /* XXX : not implemented */
                   5311:     spr_register(env, SPR_L2PMCR, "L2PMCR",
                   5312:                  SPR_NOACCESS, SPR_NOACCESS,
                   5313:                  &spr_read_generic, &spr_write_generic,
                   5314:                  0x00000000);
                   5315:     /* LDSTDB */
                   5316:     /* XXX : not implemented */
                   5317:     spr_register(env, SPR_LDSTDB, "LDSTDB",
                   5318:                  SPR_NOACCESS, SPR_NOACCESS,
                   5319:                  &spr_read_generic, &spr_write_generic,
                   5320:                  0x00000000);
                   5321:     /* Memory management */
                   5322:     gen_low_BATs(env);
                   5323:     init_excp_7400(env);
                   5324:     env->dcache_line_size = 32;
                   5325:     env->icache_line_size = 32;
                   5326:     /* Allocate hardware IRQ controller */
                   5327:     ppc6xx_irq_init(env);
                   5328: }
                   5329: 
                   5330: /* PowerPC 7440 (aka G4)                                                     */
                   5331: #define POWERPC_INSNS_7440   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5332:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5333:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5334:                               PPC_FLOAT_STFIWX |                              \
                   5335:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5336:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5337:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5338:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5339:                               PPC_MEM_TLBIA | PPC_74xx_TLB |                  \
                   5340:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5341:                               PPC_ALTIVEC)
                   5342: #define POWERPC_MSRM_7440    (0x000000000205FF77ULL)
                   5343: #define POWERPC_MMU_7440     (POWERPC_MMU_SOFT_74xx)
                   5344: #define POWERPC_EXCP_7440    (POWERPC_EXCP_74xx)
                   5345: #define POWERPC_INPUT_7440   (PPC_FLAGS_INPUT_6xx)
                   5346: #define POWERPC_BFDM_7440    (bfd_mach_ppc_7400)
                   5347: #define POWERPC_FLAG_7440    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5348:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5349:                               POWERPC_FLAG_BUS_CLK)
                   5350: #define check_pow_7440       check_pow_hid0_74xx
                   5351: 
                   5352: __attribute__ (( unused ))
                   5353: static void init_proc_7440 (CPUPPCState *env)
                   5354: {
                   5355:     gen_spr_ne_601(env);
                   5356:     gen_spr_7xx(env);
                   5357:     /* Time base */
                   5358:     gen_tbl(env);
                   5359:     /* 74xx specific SPR */
                   5360:     gen_spr_74xx(env);
                   5361:     /* XXX : not implemented */
                   5362:     spr_register(env, SPR_UBAMR, "UBAMR",
                   5363:                  &spr_read_ureg, SPR_NOACCESS,
                   5364:                  &spr_read_ureg, SPR_NOACCESS,
                   5365:                  0x00000000);
                   5366:     /* LDSTCR */
                   5367:     /* XXX : not implemented */
                   5368:     spr_register(env, SPR_LDSTCR, "LDSTCR",
                   5369:                  SPR_NOACCESS, SPR_NOACCESS,
                   5370:                  &spr_read_generic, &spr_write_generic,
                   5371:                  0x00000000);
                   5372:     /* ICTRL */
                   5373:     /* XXX : not implemented */
                   5374:     spr_register(env, SPR_ICTRL, "ICTRL",
                   5375:                  SPR_NOACCESS, SPR_NOACCESS,
                   5376:                  &spr_read_generic, &spr_write_generic,
                   5377:                  0x00000000);
                   5378:     /* MSSSR0 */
                   5379:     /* XXX : not implemented */
                   5380:     spr_register(env, SPR_MSSSR0, "MSSSR0",
                   5381:                  SPR_NOACCESS, SPR_NOACCESS,
                   5382:                  &spr_read_generic, &spr_write_generic,
                   5383:                  0x00000000);
                   5384:     /* PMC */
                   5385:     /* XXX : not implemented */
                   5386:     spr_register(env, SPR_PMC5, "PMC5",
                   5387:                  SPR_NOACCESS, SPR_NOACCESS,
                   5388:                  &spr_read_generic, &spr_write_generic,
                   5389:                  0x00000000);
                   5390:     /* XXX : not implemented */
                   5391:     spr_register(env, SPR_UPMC5, "UPMC5",
                   5392:                  &spr_read_ureg, SPR_NOACCESS,
                   5393:                  &spr_read_ureg, SPR_NOACCESS,
                   5394:                  0x00000000);
                   5395:     /* XXX : not implemented */
                   5396:     spr_register(env, SPR_PMC6, "PMC6",
                   5397:                  SPR_NOACCESS, SPR_NOACCESS,
                   5398:                  &spr_read_generic, &spr_write_generic,
                   5399:                  0x00000000);
                   5400:     /* XXX : not implemented */
                   5401:     spr_register(env, SPR_UPMC6, "UPMC6",
                   5402:                  &spr_read_ureg, SPR_NOACCESS,
                   5403:                  &spr_read_ureg, SPR_NOACCESS,
                   5404:                  0x00000000);
                   5405:     /* Memory management */
                   5406:     gen_low_BATs(env);
                   5407:     gen_74xx_soft_tlb(env, 128, 2);
                   5408:     init_excp_7450(env);
                   5409:     env->dcache_line_size = 32;
                   5410:     env->icache_line_size = 32;
                   5411:     /* Allocate hardware IRQ controller */
                   5412:     ppc6xx_irq_init(env);
                   5413: }
                   5414: 
                   5415: /* PowerPC 7450 (aka G4)                                                     */
                   5416: #define POWERPC_INSNS_7450   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5417:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5418:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5419:                               PPC_FLOAT_STFIWX |                              \
                   5420:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5421:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5422:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5423:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5424:                               PPC_MEM_TLBIA | PPC_74xx_TLB |                  \
                   5425:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5426:                               PPC_ALTIVEC)
                   5427: #define POWERPC_MSRM_7450    (0x000000000205FF77ULL)
                   5428: #define POWERPC_MMU_7450     (POWERPC_MMU_SOFT_74xx)
                   5429: #define POWERPC_EXCP_7450    (POWERPC_EXCP_74xx)
                   5430: #define POWERPC_INPUT_7450   (PPC_FLAGS_INPUT_6xx)
                   5431: #define POWERPC_BFDM_7450    (bfd_mach_ppc_7400)
                   5432: #define POWERPC_FLAG_7450    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5433:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5434:                               POWERPC_FLAG_BUS_CLK)
                   5435: #define check_pow_7450       check_pow_hid0_74xx
                   5436: 
                   5437: __attribute__ (( unused ))
                   5438: static void init_proc_7450 (CPUPPCState *env)
                   5439: {
                   5440:     gen_spr_ne_601(env);
                   5441:     gen_spr_7xx(env);
                   5442:     /* Time base */
                   5443:     gen_tbl(env);
                   5444:     /* 74xx specific SPR */
                   5445:     gen_spr_74xx(env);
                   5446:     /* Level 3 cache control */
                   5447:     gen_l3_ctrl(env);
                   5448:     /* L3ITCR1 */
                   5449:     /* XXX : not implemented */
                   5450:     spr_register(env, SPR_L3ITCR1, "L3ITCR1",
                   5451:                  SPR_NOACCESS, SPR_NOACCESS,
                   5452:                  &spr_read_generic, &spr_write_generic,
                   5453:                  0x00000000);
                   5454:     /* L3ITCR2 */
                   5455:     /* XXX : not implemented */
                   5456:     spr_register(env, SPR_L3ITCR2, "L3ITCR2",
                   5457:                  SPR_NOACCESS, SPR_NOACCESS,
                   5458:                  &spr_read_generic, &spr_write_generic,
                   5459:                  0x00000000);
                   5460:     /* L3ITCR3 */
                   5461:     /* XXX : not implemented */
                   5462:     spr_register(env, SPR_L3ITCR3, "L3ITCR3",
                   5463:                  SPR_NOACCESS, SPR_NOACCESS,
                   5464:                  &spr_read_generic, &spr_write_generic,
                   5465:                  0x00000000);
                   5466:     /* L3OHCR */
                   5467:     /* XXX : not implemented */
                   5468:     spr_register(env, SPR_L3OHCR, "L3OHCR",
                   5469:                  SPR_NOACCESS, SPR_NOACCESS,
                   5470:                  &spr_read_generic, &spr_write_generic,
                   5471:                  0x00000000);
                   5472:     /* XXX : not implemented */
                   5473:     spr_register(env, SPR_UBAMR, "UBAMR",
                   5474:                  &spr_read_ureg, SPR_NOACCESS,
                   5475:                  &spr_read_ureg, SPR_NOACCESS,
                   5476:                  0x00000000);
                   5477:     /* LDSTCR */
                   5478:     /* XXX : not implemented */
                   5479:     spr_register(env, SPR_LDSTCR, "LDSTCR",
                   5480:                  SPR_NOACCESS, SPR_NOACCESS,
                   5481:                  &spr_read_generic, &spr_write_generic,
                   5482:                  0x00000000);
                   5483:     /* ICTRL */
                   5484:     /* XXX : not implemented */
                   5485:     spr_register(env, SPR_ICTRL, "ICTRL",
                   5486:                  SPR_NOACCESS, SPR_NOACCESS,
                   5487:                  &spr_read_generic, &spr_write_generic,
                   5488:                  0x00000000);
                   5489:     /* MSSSR0 */
                   5490:     /* XXX : not implemented */
                   5491:     spr_register(env, SPR_MSSSR0, "MSSSR0",
                   5492:                  SPR_NOACCESS, SPR_NOACCESS,
                   5493:                  &spr_read_generic, &spr_write_generic,
                   5494:                  0x00000000);
                   5495:     /* PMC */
                   5496:     /* XXX : not implemented */
                   5497:     spr_register(env, SPR_PMC5, "PMC5",
                   5498:                  SPR_NOACCESS, SPR_NOACCESS,
                   5499:                  &spr_read_generic, &spr_write_generic,
                   5500:                  0x00000000);
                   5501:     /* XXX : not implemented */
                   5502:     spr_register(env, SPR_UPMC5, "UPMC5",
                   5503:                  &spr_read_ureg, SPR_NOACCESS,
                   5504:                  &spr_read_ureg, SPR_NOACCESS,
                   5505:                  0x00000000);
                   5506:     /* XXX : not implemented */
                   5507:     spr_register(env, SPR_PMC6, "PMC6",
                   5508:                  SPR_NOACCESS, SPR_NOACCESS,
                   5509:                  &spr_read_generic, &spr_write_generic,
                   5510:                  0x00000000);
                   5511:     /* XXX : not implemented */
                   5512:     spr_register(env, SPR_UPMC6, "UPMC6",
                   5513:                  &spr_read_ureg, SPR_NOACCESS,
                   5514:                  &spr_read_ureg, SPR_NOACCESS,
                   5515:                  0x00000000);
                   5516:     /* Memory management */
                   5517:     gen_low_BATs(env);
                   5518:     gen_74xx_soft_tlb(env, 128, 2);
                   5519:     init_excp_7450(env);
                   5520:     env->dcache_line_size = 32;
                   5521:     env->icache_line_size = 32;
                   5522:     /* Allocate hardware IRQ controller */
                   5523:     ppc6xx_irq_init(env);
                   5524: }
                   5525: 
                   5526: /* PowerPC 7445 (aka G4)                                                     */
                   5527: #define POWERPC_INSNS_7445   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5528:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5529:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5530:                               PPC_FLOAT_STFIWX |                              \
                   5531:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5532:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5533:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5534:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5535:                               PPC_MEM_TLBIA | PPC_74xx_TLB |                  \
                   5536:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5537:                               PPC_ALTIVEC)
                   5538: #define POWERPC_MSRM_7445    (0x000000000205FF77ULL)
                   5539: #define POWERPC_MMU_7445     (POWERPC_MMU_SOFT_74xx)
                   5540: #define POWERPC_EXCP_7445    (POWERPC_EXCP_74xx)
                   5541: #define POWERPC_INPUT_7445   (PPC_FLAGS_INPUT_6xx)
                   5542: #define POWERPC_BFDM_7445    (bfd_mach_ppc_7400)
                   5543: #define POWERPC_FLAG_7445    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5544:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5545:                               POWERPC_FLAG_BUS_CLK)
                   5546: #define check_pow_7445       check_pow_hid0_74xx
                   5547: 
                   5548: __attribute__ (( unused ))
                   5549: static void init_proc_7445 (CPUPPCState *env)
                   5550: {
                   5551:     gen_spr_ne_601(env);
                   5552:     gen_spr_7xx(env);
                   5553:     /* Time base */
                   5554:     gen_tbl(env);
                   5555:     /* 74xx specific SPR */
                   5556:     gen_spr_74xx(env);
                   5557:     /* LDSTCR */
                   5558:     /* XXX : not implemented */
                   5559:     spr_register(env, SPR_LDSTCR, "LDSTCR",
                   5560:                  SPR_NOACCESS, SPR_NOACCESS,
                   5561:                  &spr_read_generic, &spr_write_generic,
                   5562:                  0x00000000);
                   5563:     /* ICTRL */
                   5564:     /* XXX : not implemented */
                   5565:     spr_register(env, SPR_ICTRL, "ICTRL",
                   5566:                  SPR_NOACCESS, SPR_NOACCESS,
                   5567:                  &spr_read_generic, &spr_write_generic,
                   5568:                  0x00000000);
                   5569:     /* MSSSR0 */
                   5570:     /* XXX : not implemented */
                   5571:     spr_register(env, SPR_MSSSR0, "MSSSR0",
                   5572:                  SPR_NOACCESS, SPR_NOACCESS,
                   5573:                  &spr_read_generic, &spr_write_generic,
                   5574:                  0x00000000);
                   5575:     /* PMC */
                   5576:     /* XXX : not implemented */
                   5577:     spr_register(env, SPR_PMC5, "PMC5",
                   5578:                  SPR_NOACCESS, SPR_NOACCESS,
                   5579:                  &spr_read_generic, &spr_write_generic,
                   5580:                  0x00000000);
                   5581:     /* XXX : not implemented */
                   5582:     spr_register(env, SPR_UPMC5, "UPMC5",
                   5583:                  &spr_read_ureg, SPR_NOACCESS,
                   5584:                  &spr_read_ureg, SPR_NOACCESS,
                   5585:                  0x00000000);
                   5586:     /* XXX : not implemented */
                   5587:     spr_register(env, SPR_PMC6, "PMC6",
                   5588:                  SPR_NOACCESS, SPR_NOACCESS,
                   5589:                  &spr_read_generic, &spr_write_generic,
                   5590:                  0x00000000);
                   5591:     /* XXX : not implemented */
                   5592:     spr_register(env, SPR_UPMC6, "UPMC6",
                   5593:                  &spr_read_ureg, SPR_NOACCESS,
                   5594:                  &spr_read_ureg, SPR_NOACCESS,
                   5595:                  0x00000000);
                   5596:     /* SPRGs */
                   5597:     spr_register(env, SPR_SPRG4, "SPRG4",
                   5598:                  SPR_NOACCESS, SPR_NOACCESS,
                   5599:                  &spr_read_generic, &spr_write_generic,
                   5600:                  0x00000000);
                   5601:     spr_register(env, SPR_USPRG4, "USPRG4",
                   5602:                  &spr_read_ureg, SPR_NOACCESS,
                   5603:                  &spr_read_ureg, SPR_NOACCESS,
                   5604:                  0x00000000);
                   5605:     spr_register(env, SPR_SPRG5, "SPRG5",
                   5606:                  SPR_NOACCESS, SPR_NOACCESS,
                   5607:                  &spr_read_generic, &spr_write_generic,
                   5608:                  0x00000000);
                   5609:     spr_register(env, SPR_USPRG5, "USPRG5",
                   5610:                  &spr_read_ureg, SPR_NOACCESS,
                   5611:                  &spr_read_ureg, SPR_NOACCESS,
                   5612:                  0x00000000);
                   5613:     spr_register(env, SPR_SPRG6, "SPRG6",
                   5614:                  SPR_NOACCESS, SPR_NOACCESS,
                   5615:                  &spr_read_generic, &spr_write_generic,
                   5616:                  0x00000000);
                   5617:     spr_register(env, SPR_USPRG6, "USPRG6",
                   5618:                  &spr_read_ureg, SPR_NOACCESS,
                   5619:                  &spr_read_ureg, SPR_NOACCESS,
                   5620:                  0x00000000);
                   5621:     spr_register(env, SPR_SPRG7, "SPRG7",
                   5622:                  SPR_NOACCESS, SPR_NOACCESS,
                   5623:                  &spr_read_generic, &spr_write_generic,
                   5624:                  0x00000000);
                   5625:     spr_register(env, SPR_USPRG7, "USPRG7",
                   5626:                  &spr_read_ureg, SPR_NOACCESS,
                   5627:                  &spr_read_ureg, SPR_NOACCESS,
                   5628:                  0x00000000);
                   5629:     /* Memory management */
                   5630:     gen_low_BATs(env);
                   5631:     gen_high_BATs(env);
                   5632:     gen_74xx_soft_tlb(env, 128, 2);
                   5633:     init_excp_7450(env);
                   5634:     env->dcache_line_size = 32;
                   5635:     env->icache_line_size = 32;
                   5636:     /* Allocate hardware IRQ controller */
                   5637:     ppc6xx_irq_init(env);
                   5638: }
                   5639: 
                   5640: /* PowerPC 7455 (aka G4)                                                     */
                   5641: #define POWERPC_INSNS_7455   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5642:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5643:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5644:                               PPC_FLOAT_STFIWX |                              \
                   5645:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5646:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5647:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5648:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5649:                               PPC_MEM_TLBIA | PPC_74xx_TLB |                  \
                   5650:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5651:                               PPC_ALTIVEC)
                   5652: #define POWERPC_MSRM_7455    (0x000000000205FF77ULL)
                   5653: #define POWERPC_MMU_7455     (POWERPC_MMU_SOFT_74xx)
                   5654: #define POWERPC_EXCP_7455    (POWERPC_EXCP_74xx)
                   5655: #define POWERPC_INPUT_7455   (PPC_FLAGS_INPUT_6xx)
                   5656: #define POWERPC_BFDM_7455    (bfd_mach_ppc_7400)
                   5657: #define POWERPC_FLAG_7455    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5658:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5659:                               POWERPC_FLAG_BUS_CLK)
                   5660: #define check_pow_7455       check_pow_hid0_74xx
                   5661: 
                   5662: __attribute__ (( unused ))
                   5663: static void init_proc_7455 (CPUPPCState *env)
                   5664: {
                   5665:     gen_spr_ne_601(env);
                   5666:     gen_spr_7xx(env);
                   5667:     /* Time base */
                   5668:     gen_tbl(env);
                   5669:     /* 74xx specific SPR */
                   5670:     gen_spr_74xx(env);
                   5671:     /* Level 3 cache control */
                   5672:     gen_l3_ctrl(env);
                   5673:     /* LDSTCR */
                   5674:     /* XXX : not implemented */
                   5675:     spr_register(env, SPR_LDSTCR, "LDSTCR",
                   5676:                  SPR_NOACCESS, SPR_NOACCESS,
                   5677:                  &spr_read_generic, &spr_write_generic,
                   5678:                  0x00000000);
                   5679:     /* ICTRL */
                   5680:     /* XXX : not implemented */
                   5681:     spr_register(env, SPR_ICTRL, "ICTRL",
                   5682:                  SPR_NOACCESS, SPR_NOACCESS,
                   5683:                  &spr_read_generic, &spr_write_generic,
                   5684:                  0x00000000);
                   5685:     /* MSSSR0 */
                   5686:     /* XXX : not implemented */
                   5687:     spr_register(env, SPR_MSSSR0, "MSSSR0",
                   5688:                  SPR_NOACCESS, SPR_NOACCESS,
                   5689:                  &spr_read_generic, &spr_write_generic,
                   5690:                  0x00000000);
                   5691:     /* PMC */
                   5692:     /* XXX : not implemented */
                   5693:     spr_register(env, SPR_PMC5, "PMC5",
                   5694:                  SPR_NOACCESS, SPR_NOACCESS,
                   5695:                  &spr_read_generic, &spr_write_generic,
                   5696:                  0x00000000);
                   5697:     /* XXX : not implemented */
                   5698:     spr_register(env, SPR_UPMC5, "UPMC5",
                   5699:                  &spr_read_ureg, SPR_NOACCESS,
                   5700:                  &spr_read_ureg, SPR_NOACCESS,
                   5701:                  0x00000000);
                   5702:     /* XXX : not implemented */
                   5703:     spr_register(env, SPR_PMC6, "PMC6",
                   5704:                  SPR_NOACCESS, SPR_NOACCESS,
                   5705:                  &spr_read_generic, &spr_write_generic,
                   5706:                  0x00000000);
                   5707:     /* XXX : not implemented */
                   5708:     spr_register(env, SPR_UPMC6, "UPMC6",
                   5709:                  &spr_read_ureg, SPR_NOACCESS,
                   5710:                  &spr_read_ureg, SPR_NOACCESS,
                   5711:                  0x00000000);
                   5712:     /* SPRGs */
                   5713:     spr_register(env, SPR_SPRG4, "SPRG4",
                   5714:                  SPR_NOACCESS, SPR_NOACCESS,
                   5715:                  &spr_read_generic, &spr_write_generic,
                   5716:                  0x00000000);
                   5717:     spr_register(env, SPR_USPRG4, "USPRG4",
                   5718:                  &spr_read_ureg, SPR_NOACCESS,
                   5719:                  &spr_read_ureg, SPR_NOACCESS,
                   5720:                  0x00000000);
                   5721:     spr_register(env, SPR_SPRG5, "SPRG5",
                   5722:                  SPR_NOACCESS, SPR_NOACCESS,
                   5723:                  &spr_read_generic, &spr_write_generic,
                   5724:                  0x00000000);
                   5725:     spr_register(env, SPR_USPRG5, "USPRG5",
                   5726:                  &spr_read_ureg, SPR_NOACCESS,
                   5727:                  &spr_read_ureg, SPR_NOACCESS,
                   5728:                  0x00000000);
                   5729:     spr_register(env, SPR_SPRG6, "SPRG6",
                   5730:                  SPR_NOACCESS, SPR_NOACCESS,
                   5731:                  &spr_read_generic, &spr_write_generic,
                   5732:                  0x00000000);
                   5733:     spr_register(env, SPR_USPRG6, "USPRG6",
                   5734:                  &spr_read_ureg, SPR_NOACCESS,
                   5735:                  &spr_read_ureg, SPR_NOACCESS,
                   5736:                  0x00000000);
                   5737:     spr_register(env, SPR_SPRG7, "SPRG7",
                   5738:                  SPR_NOACCESS, SPR_NOACCESS,
                   5739:                  &spr_read_generic, &spr_write_generic,
                   5740:                  0x00000000);
                   5741:     spr_register(env, SPR_USPRG7, "USPRG7",
                   5742:                  &spr_read_ureg, SPR_NOACCESS,
                   5743:                  &spr_read_ureg, SPR_NOACCESS,
                   5744:                  0x00000000);
                   5745:     /* Memory management */
                   5746:     gen_low_BATs(env);
                   5747:     gen_high_BATs(env);
                   5748:     gen_74xx_soft_tlb(env, 128, 2);
                   5749:     init_excp_7450(env);
                   5750:     env->dcache_line_size = 32;
                   5751:     env->icache_line_size = 32;
                   5752:     /* Allocate hardware IRQ controller */
                   5753:     ppc6xx_irq_init(env);
                   5754: }
                   5755: 
                   5756: /* PowerPC 7457 (aka G4)                                                     */
                   5757: #define POWERPC_INSNS_7457   (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5758:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5759:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5760:                               PPC_FLOAT_STFIWX |                              \
                   5761:                               PPC_CACHE | PPC_CACHE_ICBI |                    \
                   5762:                               PPC_CACHE_DCBA | PPC_CACHE_DCBZ |               \
                   5763:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5764:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5765:                               PPC_MEM_TLBIA | PPC_74xx_TLB |                  \
                   5766:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   5767:                               PPC_ALTIVEC)
                   5768: #define POWERPC_MSRM_7457    (0x000000000205FF77ULL)
                   5769: #define POWERPC_MMU_7457     (POWERPC_MMU_SOFT_74xx)
                   5770: #define POWERPC_EXCP_7457    (POWERPC_EXCP_74xx)
                   5771: #define POWERPC_INPUT_7457   (PPC_FLAGS_INPUT_6xx)
                   5772: #define POWERPC_BFDM_7457    (bfd_mach_ppc_7400)
                   5773: #define POWERPC_FLAG_7457    (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5774:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5775:                               POWERPC_FLAG_BUS_CLK)
                   5776: #define check_pow_7457       check_pow_hid0_74xx
                   5777: 
                   5778: __attribute__ (( unused ))
                   5779: static void init_proc_7457 (CPUPPCState *env)
                   5780: {
                   5781:     gen_spr_ne_601(env);
                   5782:     gen_spr_7xx(env);
                   5783:     /* Time base */
                   5784:     gen_tbl(env);
                   5785:     /* 74xx specific SPR */
                   5786:     gen_spr_74xx(env);
                   5787:     /* Level 3 cache control */
                   5788:     gen_l3_ctrl(env);
                   5789:     /* L3ITCR1 */
                   5790:     /* XXX : not implemented */
                   5791:     spr_register(env, SPR_L3ITCR1, "L3ITCR1",
                   5792:                  SPR_NOACCESS, SPR_NOACCESS,
                   5793:                  &spr_read_generic, &spr_write_generic,
                   5794:                  0x00000000);
                   5795:     /* L3ITCR2 */
                   5796:     /* XXX : not implemented */
                   5797:     spr_register(env, SPR_L3ITCR2, "L3ITCR2",
                   5798:                  SPR_NOACCESS, SPR_NOACCESS,
                   5799:                  &spr_read_generic, &spr_write_generic,
                   5800:                  0x00000000);
                   5801:     /* L3ITCR3 */
                   5802:     /* XXX : not implemented */
                   5803:     spr_register(env, SPR_L3ITCR3, "L3ITCR3",
                   5804:                  SPR_NOACCESS, SPR_NOACCESS,
                   5805:                  &spr_read_generic, &spr_write_generic,
                   5806:                  0x00000000);
                   5807:     /* L3OHCR */
                   5808:     /* XXX : not implemented */
                   5809:     spr_register(env, SPR_L3OHCR, "L3OHCR",
                   5810:                  SPR_NOACCESS, SPR_NOACCESS,
                   5811:                  &spr_read_generic, &spr_write_generic,
                   5812:                  0x00000000);
                   5813:     /* LDSTCR */
                   5814:     /* XXX : not implemented */
                   5815:     spr_register(env, SPR_LDSTCR, "LDSTCR",
                   5816:                  SPR_NOACCESS, SPR_NOACCESS,
                   5817:                  &spr_read_generic, &spr_write_generic,
                   5818:                  0x00000000);
                   5819:     /* ICTRL */
                   5820:     /* XXX : not implemented */
                   5821:     spr_register(env, SPR_ICTRL, "ICTRL",
                   5822:                  SPR_NOACCESS, SPR_NOACCESS,
                   5823:                  &spr_read_generic, &spr_write_generic,
                   5824:                  0x00000000);
                   5825:     /* MSSSR0 */
                   5826:     /* XXX : not implemented */
                   5827:     spr_register(env, SPR_MSSSR0, "MSSSR0",
                   5828:                  SPR_NOACCESS, SPR_NOACCESS,
                   5829:                  &spr_read_generic, &spr_write_generic,
                   5830:                  0x00000000);
                   5831:     /* PMC */
                   5832:     /* XXX : not implemented */
                   5833:     spr_register(env, SPR_PMC5, "PMC5",
                   5834:                  SPR_NOACCESS, SPR_NOACCESS,
                   5835:                  &spr_read_generic, &spr_write_generic,
                   5836:                  0x00000000);
                   5837:     /* XXX : not implemented */
                   5838:     spr_register(env, SPR_UPMC5, "UPMC5",
                   5839:                  &spr_read_ureg, SPR_NOACCESS,
                   5840:                  &spr_read_ureg, SPR_NOACCESS,
                   5841:                  0x00000000);
                   5842:     /* XXX : not implemented */
                   5843:     spr_register(env, SPR_PMC6, "PMC6",
                   5844:                  SPR_NOACCESS, SPR_NOACCESS,
                   5845:                  &spr_read_generic, &spr_write_generic,
                   5846:                  0x00000000);
                   5847:     /* XXX : not implemented */
                   5848:     spr_register(env, SPR_UPMC6, "UPMC6",
                   5849:                  &spr_read_ureg, SPR_NOACCESS,
                   5850:                  &spr_read_ureg, SPR_NOACCESS,
                   5851:                  0x00000000);
                   5852:     /* SPRGs */
                   5853:     spr_register(env, SPR_SPRG4, "SPRG4",
                   5854:                  SPR_NOACCESS, SPR_NOACCESS,
                   5855:                  &spr_read_generic, &spr_write_generic,
                   5856:                  0x00000000);
                   5857:     spr_register(env, SPR_USPRG4, "USPRG4",
                   5858:                  &spr_read_ureg, SPR_NOACCESS,
                   5859:                  &spr_read_ureg, SPR_NOACCESS,
                   5860:                  0x00000000);
                   5861:     spr_register(env, SPR_SPRG5, "SPRG5",
                   5862:                  SPR_NOACCESS, SPR_NOACCESS,
                   5863:                  &spr_read_generic, &spr_write_generic,
                   5864:                  0x00000000);
                   5865:     spr_register(env, SPR_USPRG5, "USPRG5",
                   5866:                  &spr_read_ureg, SPR_NOACCESS,
                   5867:                  &spr_read_ureg, SPR_NOACCESS,
                   5868:                  0x00000000);
                   5869:     spr_register(env, SPR_SPRG6, "SPRG6",
                   5870:                  SPR_NOACCESS, SPR_NOACCESS,
                   5871:                  &spr_read_generic, &spr_write_generic,
                   5872:                  0x00000000);
                   5873:     spr_register(env, SPR_USPRG6, "USPRG6",
                   5874:                  &spr_read_ureg, SPR_NOACCESS,
                   5875:                  &spr_read_ureg, SPR_NOACCESS,
                   5876:                  0x00000000);
                   5877:     spr_register(env, SPR_SPRG7, "SPRG7",
                   5878:                  SPR_NOACCESS, SPR_NOACCESS,
                   5879:                  &spr_read_generic, &spr_write_generic,
                   5880:                  0x00000000);
                   5881:     spr_register(env, SPR_USPRG7, "USPRG7",
                   5882:                  &spr_read_ureg, SPR_NOACCESS,
                   5883:                  &spr_read_ureg, SPR_NOACCESS,
                   5884:                  0x00000000);
                   5885:     /* Memory management */
                   5886:     gen_low_BATs(env);
                   5887:     gen_high_BATs(env);
                   5888:     gen_74xx_soft_tlb(env, 128, 2);
                   5889:     init_excp_7450(env);
                   5890:     env->dcache_line_size = 32;
                   5891:     env->icache_line_size = 32;
                   5892:     /* Allocate hardware IRQ controller */
                   5893:     ppc6xx_irq_init(env);
                   5894: }
                   5895: 
                   5896: #if defined (TARGET_PPC64)
                   5897: /* PowerPC 970                                                               */
                   5898: #define POWERPC_INSNS_970    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5899:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5900:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5901:                               PPC_FLOAT_STFIWX |                              \
                   5902:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZT |  \
                   5903:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5904:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   5905:                               PPC_64B | PPC_ALTIVEC |                         \
                   5906:                               PPC_SEGMENT_64B | PPC_SLBI)
                   5907: #define POWERPC_MSRM_970     (0x900000000204FF36ULL)
                   5908: #define POWERPC_MMU_970      (POWERPC_MMU_64B)
                   5909: //#define POWERPC_EXCP_970     (POWERPC_EXCP_970)
                   5910: #define POWERPC_INPUT_970    (PPC_FLAGS_INPUT_970)
                   5911: #define POWERPC_BFDM_970     (bfd_mach_ppc64)
                   5912: #define POWERPC_FLAG_970     (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   5913:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   5914:                               POWERPC_FLAG_BUS_CLK)
1.1       root     5915: 
1.1.1.4   root     5916: #if defined(CONFIG_USER_ONLY)
                   5917: #define POWERPC970_HID5_INIT 0x00000080
                   5918: #else
                   5919: #define POWERPC970_HID5_INIT 0x00000000
                   5920: #endif
1.1       root     5921: 
1.1.1.4   root     5922: static int check_pow_970 (CPUPPCState *env)
1.1       root     5923: {
1.1.1.4   root     5924:     if (env->spr[SPR_HID0] & 0x00600000)
                   5925:         return 1;
1.1       root     5926: 
                   5927:     return 0;
                   5928: }
                   5929: 
1.1.1.4   root     5930: static void init_proc_970 (CPUPPCState *env)
1.1       root     5931: {
1.1.1.4   root     5932:     gen_spr_ne_601(env);
                   5933:     gen_spr_7xx(env);
                   5934:     /* Time base */
                   5935:     gen_tbl(env);
                   5936:     /* Hardware implementation registers */
                   5937:     /* XXX : not implemented */
                   5938:     spr_register(env, SPR_HID0, "HID0",
                   5939:                  SPR_NOACCESS, SPR_NOACCESS,
                   5940:                  &spr_read_generic, &spr_write_clear,
                   5941:                  0x60000000);
                   5942:     /* XXX : not implemented */
                   5943:     spr_register(env, SPR_HID1, "HID1",
                   5944:                  SPR_NOACCESS, SPR_NOACCESS,
                   5945:                  &spr_read_generic, &spr_write_generic,
                   5946:                  0x00000000);
                   5947:     /* XXX : not implemented */
                   5948:     spr_register(env, SPR_750FX_HID2, "HID2",
                   5949:                  SPR_NOACCESS, SPR_NOACCESS,
                   5950:                  &spr_read_generic, &spr_write_generic,
                   5951:                  0x00000000);
                   5952:     /* XXX : not implemented */
                   5953:     spr_register(env, SPR_970_HID5, "HID5",
                   5954:                  SPR_NOACCESS, SPR_NOACCESS,
                   5955:                  &spr_read_generic, &spr_write_generic,
                   5956:                  POWERPC970_HID5_INIT);
                   5957:     /* XXX : not implemented */
                   5958:     spr_register(env, SPR_L2CR, "L2CR",
                   5959:                  SPR_NOACCESS, SPR_NOACCESS,
                   5960:                  &spr_read_generic, &spr_write_generic,
                   5961:                  0x00000000);
                   5962:     /* Memory management */
                   5963:     /* XXX: not correct */
                   5964:     gen_low_BATs(env);
                   5965:     /* XXX : not implemented */
                   5966:     spr_register(env, SPR_MMUCFG, "MMUCFG",
                   5967:                  SPR_NOACCESS, SPR_NOACCESS,
                   5968:                  &spr_read_generic, SPR_NOACCESS,
                   5969:                  0x00000000); /* TOFIX */
                   5970:     /* XXX : not implemented */
                   5971:     spr_register(env, SPR_MMUCSR0, "MMUCSR0",
                   5972:                  SPR_NOACCESS, SPR_NOACCESS,
                   5973:                  &spr_read_generic, &spr_write_generic,
                   5974:                  0x00000000); /* TOFIX */
                   5975:     spr_register(env, SPR_HIOR, "SPR_HIOR",
                   5976:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.5   root     5977:                  &spr_read_hior, &spr_write_hior,
                   5978:                  0x00000000);
1.1.1.4   root     5979: #if !defined(CONFIG_USER_ONLY)
                   5980:     env->slb_nr = 32;
                   5981: #endif
                   5982:     init_excp_970(env);
                   5983:     env->dcache_line_size = 128;
                   5984:     env->icache_line_size = 128;
                   5985:     /* Allocate hardware IRQ controller */
                   5986:     ppc970_irq_init(env);
1.1.1.5   root     5987:     /* Can't find information on what this should be on reset.  This
                   5988:      * value is the one used by 74xx processors. */
                   5989:     vscr_init(env, 0x00010000);
1.1.1.4   root     5990: }
                   5991: 
                   5992: /* PowerPC 970FX (aka G5)                                                    */
                   5993: #define POWERPC_INSNS_970FX  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   5994:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   5995:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   5996:                               PPC_FLOAT_STFIWX |                              \
                   5997:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZT |  \
                   5998:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   5999:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   6000:                               PPC_64B | PPC_ALTIVEC |                         \
                   6001:                               PPC_SEGMENT_64B | PPC_SLBI)
                   6002: #define POWERPC_MSRM_970FX   (0x800000000204FF36ULL)
                   6003: #define POWERPC_MMU_970FX    (POWERPC_MMU_64B)
                   6004: #define POWERPC_EXCP_970FX   (POWERPC_EXCP_970)
                   6005: #define POWERPC_INPUT_970FX  (PPC_FLAGS_INPUT_970)
                   6006: #define POWERPC_BFDM_970FX   (bfd_mach_ppc64)
                   6007: #define POWERPC_FLAG_970FX   (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   6008:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   6009:                               POWERPC_FLAG_BUS_CLK)
1.1       root     6010: 
1.1.1.4   root     6011: static int check_pow_970FX (CPUPPCState *env)
1.1       root     6012: {
1.1.1.4   root     6013:     if (env->spr[SPR_HID0] & 0x00600000)
                   6014:         return 1;
1.1       root     6015: 
                   6016:     return 0;
                   6017: }
                   6018: 
1.1.1.4   root     6019: static void init_proc_970FX (CPUPPCState *env)
1.1       root     6020: {
1.1.1.4   root     6021:     gen_spr_ne_601(env);
                   6022:     gen_spr_7xx(env);
                   6023:     /* Time base */
                   6024:     gen_tbl(env);
                   6025:     /* Hardware implementation registers */
                   6026:     /* XXX : not implemented */
                   6027:     spr_register(env, SPR_HID0, "HID0",
                   6028:                  SPR_NOACCESS, SPR_NOACCESS,
                   6029:                  &spr_read_generic, &spr_write_clear,
                   6030:                  0x60000000);
                   6031:     /* XXX : not implemented */
                   6032:     spr_register(env, SPR_HID1, "HID1",
                   6033:                  SPR_NOACCESS, SPR_NOACCESS,
                   6034:                  &spr_read_generic, &spr_write_generic,
                   6035:                  0x00000000);
                   6036:     /* XXX : not implemented */
                   6037:     spr_register(env, SPR_750FX_HID2, "HID2",
                   6038:                  SPR_NOACCESS, SPR_NOACCESS,
                   6039:                  &spr_read_generic, &spr_write_generic,
                   6040:                  0x00000000);
                   6041:     /* XXX : not implemented */
                   6042:     spr_register(env, SPR_970_HID5, "HID5",
                   6043:                  SPR_NOACCESS, SPR_NOACCESS,
                   6044:                  &spr_read_generic, &spr_write_generic,
                   6045:                  POWERPC970_HID5_INIT);
                   6046:     /* XXX : not implemented */
                   6047:     spr_register(env, SPR_L2CR, "L2CR",
                   6048:                  SPR_NOACCESS, SPR_NOACCESS,
                   6049:                  &spr_read_generic, &spr_write_generic,
                   6050:                  0x00000000);
                   6051:     /* Memory management */
                   6052:     /* XXX: not correct */
                   6053:     gen_low_BATs(env);
                   6054:     /* XXX : not implemented */
                   6055:     spr_register(env, SPR_MMUCFG, "MMUCFG",
                   6056:                  SPR_NOACCESS, SPR_NOACCESS,
                   6057:                  &spr_read_generic, SPR_NOACCESS,
                   6058:                  0x00000000); /* TOFIX */
                   6059:     /* XXX : not implemented */
                   6060:     spr_register(env, SPR_MMUCSR0, "MMUCSR0",
                   6061:                  SPR_NOACCESS, SPR_NOACCESS,
                   6062:                  &spr_read_generic, &spr_write_generic,
                   6063:                  0x00000000); /* TOFIX */
                   6064:     spr_register(env, SPR_HIOR, "SPR_HIOR",
                   6065:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.5   root     6066:                  &spr_read_hior, &spr_write_hior,
                   6067:                  0x00000000);
1.1.1.6   root     6068:     spr_register(env, SPR_CTRL, "SPR_CTRL",
                   6069:                  SPR_NOACCESS, SPR_NOACCESS,
                   6070:                  &spr_read_generic, &spr_write_generic,
                   6071:                  0x00000000);
                   6072:     spr_register(env, SPR_UCTRL, "SPR_UCTRL",
                   6073:                  SPR_NOACCESS, SPR_NOACCESS,
                   6074:                  &spr_read_generic, &spr_write_generic,
                   6075:                  0x00000000);
                   6076:     spr_register(env, SPR_VRSAVE, "SPR_VRSAVE",
                   6077:                  &spr_read_generic, &spr_write_generic,
                   6078:                  &spr_read_generic, &spr_write_generic,
                   6079:                  0x00000000);
1.1.1.4   root     6080: #if !defined(CONFIG_USER_ONLY)
1.1.1.6   root     6081:     env->slb_nr = 64;
1.1.1.4   root     6082: #endif
                   6083:     init_excp_970(env);
                   6084:     env->dcache_line_size = 128;
                   6085:     env->icache_line_size = 128;
                   6086:     /* Allocate hardware IRQ controller */
                   6087:     ppc970_irq_init(env);
1.1.1.5   root     6088:     /* Can't find information on what this should be on reset.  This
                   6089:      * value is the one used by 74xx processors. */
                   6090:     vscr_init(env, 0x00010000);
1.1.1.4   root     6091: }
                   6092: 
                   6093: /* PowerPC 970 GX                                                            */
                   6094: #define POWERPC_INSNS_970GX  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   6095:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   6096:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   6097:                               PPC_FLOAT_STFIWX |                              \
                   6098:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZT |  \
                   6099:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   6100:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   6101:                               PPC_64B | PPC_ALTIVEC |                         \
                   6102:                               PPC_SEGMENT_64B | PPC_SLBI)
                   6103: #define POWERPC_MSRM_970GX   (0x800000000204FF36ULL)
                   6104: #define POWERPC_MMU_970GX    (POWERPC_MMU_64B)
                   6105: #define POWERPC_EXCP_970GX   (POWERPC_EXCP_970)
                   6106: #define POWERPC_INPUT_970GX  (PPC_FLAGS_INPUT_970)
                   6107: #define POWERPC_BFDM_970GX   (bfd_mach_ppc64)
                   6108: #define POWERPC_FLAG_970GX   (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   6109:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   6110:                               POWERPC_FLAG_BUS_CLK)
1.1       root     6111: 
1.1.1.4   root     6112: static int check_pow_970GX (CPUPPCState *env)
1.1       root     6113: {
1.1.1.4   root     6114:     if (env->spr[SPR_HID0] & 0x00600000)
                   6115:         return 1;
1.1       root     6116: 
1.1.1.4   root     6117:     return 0;
1.1       root     6118: }
                   6119: 
1.1.1.4   root     6120: static void init_proc_970GX (CPUPPCState *env)
1.1       root     6121: {
1.1.1.4   root     6122:     gen_spr_ne_601(env);
                   6123:     gen_spr_7xx(env);
                   6124:     /* Time base */
                   6125:     gen_tbl(env);
                   6126:     /* Hardware implementation registers */
                   6127:     /* XXX : not implemented */
                   6128:     spr_register(env, SPR_HID0, "HID0",
                   6129:                  SPR_NOACCESS, SPR_NOACCESS,
                   6130:                  &spr_read_generic, &spr_write_clear,
                   6131:                  0x60000000);
                   6132:     /* XXX : not implemented */
                   6133:     spr_register(env, SPR_HID1, "HID1",
                   6134:                  SPR_NOACCESS, SPR_NOACCESS,
                   6135:                  &spr_read_generic, &spr_write_generic,
                   6136:                  0x00000000);
                   6137:     /* XXX : not implemented */
                   6138:     spr_register(env, SPR_750FX_HID2, "HID2",
                   6139:                  SPR_NOACCESS, SPR_NOACCESS,
                   6140:                  &spr_read_generic, &spr_write_generic,
                   6141:                  0x00000000);
                   6142:     /* XXX : not implemented */
                   6143:     spr_register(env, SPR_970_HID5, "HID5",
                   6144:                  SPR_NOACCESS, SPR_NOACCESS,
                   6145:                  &spr_read_generic, &spr_write_generic,
                   6146:                  POWERPC970_HID5_INIT);
                   6147:     /* XXX : not implemented */
                   6148:     spr_register(env, SPR_L2CR, "L2CR",
                   6149:                  SPR_NOACCESS, SPR_NOACCESS,
                   6150:                  &spr_read_generic, &spr_write_generic,
                   6151:                  0x00000000);
                   6152:     /* Memory management */
                   6153:     /* XXX: not correct */
                   6154:     gen_low_BATs(env);
                   6155:     /* XXX : not implemented */
                   6156:     spr_register(env, SPR_MMUCFG, "MMUCFG",
                   6157:                  SPR_NOACCESS, SPR_NOACCESS,
                   6158:                  &spr_read_generic, SPR_NOACCESS,
                   6159:                  0x00000000); /* TOFIX */
                   6160:     /* XXX : not implemented */
                   6161:     spr_register(env, SPR_MMUCSR0, "MMUCSR0",
                   6162:                  SPR_NOACCESS, SPR_NOACCESS,
                   6163:                  &spr_read_generic, &spr_write_generic,
                   6164:                  0x00000000); /* TOFIX */
                   6165:     spr_register(env, SPR_HIOR, "SPR_HIOR",
                   6166:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.5   root     6167:                  &spr_read_hior, &spr_write_hior,
                   6168:                  0x00000000);
1.1.1.4   root     6169: #if !defined(CONFIG_USER_ONLY)
                   6170:     env->slb_nr = 32;
                   6171: #endif
                   6172:     init_excp_970(env);
                   6173:     env->dcache_line_size = 128;
                   6174:     env->icache_line_size = 128;
                   6175:     /* Allocate hardware IRQ controller */
                   6176:     ppc970_irq_init(env);
1.1.1.5   root     6177:     /* Can't find information on what this should be on reset.  This
                   6178:      * value is the one used by 74xx processors. */
                   6179:     vscr_init(env, 0x00010000);
1.1.1.4   root     6180: }
                   6181: 
                   6182: /* PowerPC 970 MP                                                            */
                   6183: #define POWERPC_INSNS_970MP  (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   6184:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   6185:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   6186:                               PPC_FLOAT_STFIWX |                              \
                   6187:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZT |  \
                   6188:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   6189:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   6190:                               PPC_64B | PPC_ALTIVEC |                         \
                   6191:                               PPC_SEGMENT_64B | PPC_SLBI)
                   6192: #define POWERPC_MSRM_970MP   (0x900000000204FF36ULL)
                   6193: #define POWERPC_MMU_970MP    (POWERPC_MMU_64B)
                   6194: #define POWERPC_EXCP_970MP   (POWERPC_EXCP_970)
                   6195: #define POWERPC_INPUT_970MP  (PPC_FLAGS_INPUT_970)
                   6196: #define POWERPC_BFDM_970MP   (bfd_mach_ppc64)
                   6197: #define POWERPC_FLAG_970MP   (POWERPC_FLAG_VRE | POWERPC_FLAG_SE |            \
                   6198:                               POWERPC_FLAG_BE | POWERPC_FLAG_PMM |            \
                   6199:                               POWERPC_FLAG_BUS_CLK)
1.1       root     6200: 
1.1.1.4   root     6201: static int check_pow_970MP (CPUPPCState *env)
                   6202: {
                   6203:     if (env->spr[SPR_HID0] & 0x01C00000)
                   6204:         return 1;
                   6205: 
                   6206:     return 0;
                   6207: }
                   6208: 
                   6209: static void init_proc_970MP (CPUPPCState *env)
                   6210: {
                   6211:     gen_spr_ne_601(env);
                   6212:     gen_spr_7xx(env);
                   6213:     /* Time base */
                   6214:     gen_tbl(env);
                   6215:     /* Hardware implementation registers */
                   6216:     /* XXX : not implemented */
                   6217:     spr_register(env, SPR_HID0, "HID0",
                   6218:                  SPR_NOACCESS, SPR_NOACCESS,
                   6219:                  &spr_read_generic, &spr_write_clear,
                   6220:                  0x60000000);
                   6221:     /* XXX : not implemented */
                   6222:     spr_register(env, SPR_HID1, "HID1",
                   6223:                  SPR_NOACCESS, SPR_NOACCESS,
                   6224:                  &spr_read_generic, &spr_write_generic,
                   6225:                  0x00000000);
                   6226:     /* XXX : not implemented */
                   6227:     spr_register(env, SPR_750FX_HID2, "HID2",
                   6228:                  SPR_NOACCESS, SPR_NOACCESS,
                   6229:                  &spr_read_generic, &spr_write_generic,
                   6230:                  0x00000000);
                   6231:     /* XXX : not implemented */
                   6232:     spr_register(env, SPR_970_HID5, "HID5",
                   6233:                  SPR_NOACCESS, SPR_NOACCESS,
                   6234:                  &spr_read_generic, &spr_write_generic,
                   6235:                  POWERPC970_HID5_INIT);
                   6236:     /* XXX : not implemented */
                   6237:     spr_register(env, SPR_L2CR, "L2CR",
                   6238:                  SPR_NOACCESS, SPR_NOACCESS,
                   6239:                  &spr_read_generic, &spr_write_generic,
                   6240:                  0x00000000);
                   6241:     /* Memory management */
                   6242:     /* XXX: not correct */
                   6243:     gen_low_BATs(env);
                   6244:     /* XXX : not implemented */
                   6245:     spr_register(env, SPR_MMUCFG, "MMUCFG",
                   6246:                  SPR_NOACCESS, SPR_NOACCESS,
                   6247:                  &spr_read_generic, SPR_NOACCESS,
                   6248:                  0x00000000); /* TOFIX */
                   6249:     /* XXX : not implemented */
                   6250:     spr_register(env, SPR_MMUCSR0, "MMUCSR0",
                   6251:                  SPR_NOACCESS, SPR_NOACCESS,
                   6252:                  &spr_read_generic, &spr_write_generic,
                   6253:                  0x00000000); /* TOFIX */
                   6254:     spr_register(env, SPR_HIOR, "SPR_HIOR",
                   6255:                  SPR_NOACCESS, SPR_NOACCESS,
1.1.1.5   root     6256:                  &spr_read_hior, &spr_write_hior,
                   6257:                  0x00000000);
1.1.1.4   root     6258: #if !defined(CONFIG_USER_ONLY)
                   6259:     env->slb_nr = 32;
                   6260: #endif
                   6261:     init_excp_970(env);
                   6262:     env->dcache_line_size = 128;
                   6263:     env->icache_line_size = 128;
                   6264:     /* Allocate hardware IRQ controller */
                   6265:     ppc970_irq_init(env);
1.1.1.5   root     6266:     /* Can't find information on what this should be on reset.  This
                   6267:      * value is the one used by 74xx processors. */
                   6268:     vscr_init(env, 0x00010000);
1.1.1.4   root     6269: }
                   6270: 
                   6271: /* PowerPC 620                                                               */
                   6272: #define POWERPC_INSNS_620    (PPC_INSNS_BASE | PPC_STRING | PPC_MFTB |        \
                   6273:                               PPC_FLOAT | PPC_FLOAT_FSEL | PPC_FLOAT_FRES |   \
                   6274:                               PPC_FLOAT_FSQRT | PPC_FLOAT_FRSQRTE |           \
                   6275:                               PPC_FLOAT_STFIWX |                              \
                   6276:                               PPC_CACHE | PPC_CACHE_ICBI | PPC_CACHE_DCBZ |   \
                   6277:                               PPC_MEM_SYNC | PPC_MEM_EIEIO |                  \
                   6278:                               PPC_MEM_TLBIE | PPC_MEM_TLBSYNC |               \
                   6279:                               PPC_SEGMENT | PPC_EXTERN |                      \
                   6280:                               PPC_64B | PPC_SLBI)
                   6281: #define POWERPC_MSRM_620     (0x800000000005FF77ULL)
                   6282: //#define POWERPC_MMU_620      (POWERPC_MMU_620)
                   6283: #define POWERPC_EXCP_620     (POWERPC_EXCP_970)
                   6284: #define POWERPC_INPUT_620    (PPC_FLAGS_INPUT_6xx)
                   6285: #define POWERPC_BFDM_620     (bfd_mach_ppc64)
                   6286: #define POWERPC_FLAG_620     (POWERPC_FLAG_SE | POWERPC_FLAG_BE |            \
                   6287:                               POWERPC_FLAG_PMM | POWERPC_FLAG_BUS_CLK)
                   6288: #define check_pow_620        check_pow_nocheck /* Check this */
                   6289: 
                   6290: __attribute__ (( unused ))
                   6291: static void init_proc_620 (CPUPPCState *env)
                   6292: {
                   6293:     gen_spr_ne_601(env);
                   6294:     gen_spr_620(env);
                   6295:     /* Time base */
                   6296:     gen_tbl(env);
                   6297:     /* Hardware implementation registers */
                   6298:     /* XXX : not implemented */
                   6299:     spr_register(env, SPR_HID0, "HID0",
                   6300:                  SPR_NOACCESS, SPR_NOACCESS,
                   6301:                  &spr_read_generic, &spr_write_generic,
                   6302:                  0x00000000);
                   6303:     /* Memory management */
                   6304:     gen_low_BATs(env);
                   6305:     init_excp_620(env);
                   6306:     env->dcache_line_size = 64;
                   6307:     env->icache_line_size = 64;
                   6308:     /* Allocate hardware IRQ controller */
                   6309:     ppc6xx_irq_init(env);
                   6310: }
                   6311: #endif /* defined (TARGET_PPC64) */
                   6312: 
                   6313: /* Default 32 bits PowerPC target will be 604 */
                   6314: #define CPU_POWERPC_PPC32     CPU_POWERPC_604
                   6315: #define POWERPC_INSNS_PPC32   POWERPC_INSNS_604
                   6316: #define POWERPC_MSRM_PPC32    POWERPC_MSRM_604
                   6317: #define POWERPC_MMU_PPC32     POWERPC_MMU_604
                   6318: #define POWERPC_EXCP_PPC32    POWERPC_EXCP_604
                   6319: #define POWERPC_INPUT_PPC32   POWERPC_INPUT_604
                   6320: #define POWERPC_BFDM_PPC32    POWERPC_BFDM_604
                   6321: #define POWERPC_FLAG_PPC32    POWERPC_FLAG_604
                   6322: #define check_pow_PPC32       check_pow_604
                   6323: #define init_proc_PPC32       init_proc_604
                   6324: 
                   6325: /* Default 64 bits PowerPC target will be 970 FX */
                   6326: #define CPU_POWERPC_PPC64     CPU_POWERPC_970FX
                   6327: #define POWERPC_INSNS_PPC64   POWERPC_INSNS_970FX
                   6328: #define POWERPC_MSRM_PPC64    POWERPC_MSRM_970FX
                   6329: #define POWERPC_MMU_PPC64     POWERPC_MMU_970FX
                   6330: #define POWERPC_EXCP_PPC64    POWERPC_EXCP_970FX
                   6331: #define POWERPC_INPUT_PPC64   POWERPC_INPUT_970FX
                   6332: #define POWERPC_BFDM_PPC64    POWERPC_BFDM_970FX
                   6333: #define POWERPC_FLAG_PPC64    POWERPC_FLAG_970FX
                   6334: #define check_pow_PPC64       check_pow_970FX
                   6335: #define init_proc_PPC64       init_proc_970FX
                   6336: 
                   6337: /* Default PowerPC target will be PowerPC 32 */
                   6338: #if defined (TARGET_PPC64) && 0 // XXX: TODO
                   6339: #define CPU_POWERPC_DEFAULT   CPU_POWERPC_PPC64
                   6340: #define POWERPC_INSNS_DEFAULT POWERPC_INSNS_PPC64
                   6341: #define POWERPC_MSRM_DEFAULT  POWERPC_MSRM_PPC64
                   6342: #define POWERPC_MMU_DEFAULT   POWERPC_MMU_PPC64
                   6343: #define POWERPC_EXCP_DEFAULT  POWERPC_EXCP_PPC64
                   6344: #define POWERPC_INPUT_DEFAULT POWERPC_INPUT_PPC64
                   6345: #define POWERPC_BFDM_DEFAULT  POWERPC_BFDM_PPC64
                   6346: #define POWERPC_FLAG_DEFAULT  POWERPC_FLAG_PPC64
                   6347: #define check_pow_DEFAULT     check_pow_PPC64
                   6348: #define init_proc_DEFAULT     init_proc_PPC64
                   6349: #else
                   6350: #define CPU_POWERPC_DEFAULT   CPU_POWERPC_PPC32
                   6351: #define POWERPC_INSNS_DEFAULT POWERPC_INSNS_PPC32
                   6352: #define POWERPC_MSRM_DEFAULT  POWERPC_MSRM_PPC32
                   6353: #define POWERPC_MMU_DEFAULT   POWERPC_MMU_PPC32
                   6354: #define POWERPC_EXCP_DEFAULT  POWERPC_EXCP_PPC32
                   6355: #define POWERPC_INPUT_DEFAULT POWERPC_INPUT_PPC32
                   6356: #define POWERPC_BFDM_DEFAULT  POWERPC_BFDM_PPC32
                   6357: #define POWERPC_FLAG_DEFAULT  POWERPC_FLAG_PPC32
                   6358: #define check_pow_DEFAULT     check_pow_PPC32
                   6359: #define init_proc_DEFAULT     init_proc_PPC32
1.1       root     6360: #endif
1.1.1.4   root     6361: 
                   6362: /*****************************************************************************/
                   6363: /* PVR definitions for most known PowerPC                                    */
                   6364: enum {
                   6365:     /* PowerPC 401 family */
                   6366:     /* Generic PowerPC 401 */
                   6367: #define CPU_POWERPC_401              CPU_POWERPC_401G2
                   6368:     /* PowerPC 401 cores */
                   6369:     CPU_POWERPC_401A1              = 0x00210000,
                   6370:     CPU_POWERPC_401B2              = 0x00220000,
                   6371: #if 0
                   6372:     CPU_POWERPC_401B3              = xxx,
                   6373: #endif
                   6374:     CPU_POWERPC_401C2              = 0x00230000,
                   6375:     CPU_POWERPC_401D2              = 0x00240000,
                   6376:     CPU_POWERPC_401E2              = 0x00250000,
                   6377:     CPU_POWERPC_401F2              = 0x00260000,
                   6378:     CPU_POWERPC_401G2              = 0x00270000,
                   6379:     /* PowerPC 401 microcontrolers */
                   6380: #if 0
                   6381:     CPU_POWERPC_401GF              = xxx,
                   6382: #endif
                   6383: #define CPU_POWERPC_IOP480           CPU_POWERPC_401B2
                   6384:     /* IBM Processor for Network Resources */
                   6385:     CPU_POWERPC_COBRA              = 0x10100000, /* XXX: 405 ? */
                   6386: #if 0
                   6387:     CPU_POWERPC_XIPCHIP            = xxx,
                   6388: #endif
                   6389:     /* PowerPC 403 family */
                   6390:     /* Generic PowerPC 403 */
                   6391: #define CPU_POWERPC_403              CPU_POWERPC_403GC
                   6392:     /* PowerPC 403 microcontrollers */
                   6393:     CPU_POWERPC_403GA              = 0x00200011,
                   6394:     CPU_POWERPC_403GB              = 0x00200100,
                   6395:     CPU_POWERPC_403GC              = 0x00200200,
                   6396:     CPU_POWERPC_403GCX             = 0x00201400,
                   6397: #if 0
                   6398:     CPU_POWERPC_403GP              = xxx,
                   6399: #endif
                   6400:     /* PowerPC 405 family */
                   6401:     /* Generic PowerPC 405 */
                   6402: #define CPU_POWERPC_405              CPU_POWERPC_405D4
                   6403:     /* PowerPC 405 cores */
                   6404: #if 0
                   6405:     CPU_POWERPC_405A3              = xxx,
                   6406: #endif
                   6407: #if 0
                   6408:     CPU_POWERPC_405A4              = xxx,
                   6409: #endif
                   6410: #if 0
                   6411:     CPU_POWERPC_405B3              = xxx,
                   6412: #endif
                   6413: #if 0
                   6414:     CPU_POWERPC_405B4              = xxx,
                   6415: #endif
                   6416: #if 0
                   6417:     CPU_POWERPC_405C3              = xxx,
                   6418: #endif
                   6419: #if 0
                   6420:     CPU_POWERPC_405C4              = xxx,
                   6421: #endif
                   6422:     CPU_POWERPC_405D2              = 0x20010000,
                   6423: #if 0
                   6424:     CPU_POWERPC_405D3              = xxx,
                   6425: #endif
                   6426:     CPU_POWERPC_405D4              = 0x41810000,
                   6427: #if 0
                   6428:     CPU_POWERPC_405D5              = xxx,
                   6429: #endif
                   6430: #if 0
                   6431:     CPU_POWERPC_405E4              = xxx,
                   6432: #endif
                   6433: #if 0
                   6434:     CPU_POWERPC_405F4              = xxx,
                   6435: #endif
                   6436: #if 0
                   6437:     CPU_POWERPC_405F5              = xxx,
                   6438: #endif
                   6439: #if 0
                   6440:     CPU_POWERPC_405F6              = xxx,
                   6441: #endif
                   6442:     /* PowerPC 405 microcontrolers */
                   6443:     /* XXX: missing 0x200108a0 */
                   6444: #define CPU_POWERPC_405CR            CPU_POWERPC_405CRc
                   6445:     CPU_POWERPC_405CRa             = 0x40110041,
                   6446:     CPU_POWERPC_405CRb             = 0x401100C5,
                   6447:     CPU_POWERPC_405CRc             = 0x40110145,
                   6448:     CPU_POWERPC_405EP              = 0x51210950,
                   6449: #if 0
                   6450:     CPU_POWERPC_405EXr             = xxx,
                   6451: #endif
                   6452:     CPU_POWERPC_405EZ              = 0x41511460, /* 0x51210950 ? */
                   6453: #if 0
                   6454:     CPU_POWERPC_405FX              = xxx,
                   6455: #endif
                   6456: #define CPU_POWERPC_405GP            CPU_POWERPC_405GPd
                   6457:     CPU_POWERPC_405GPa             = 0x40110000,
                   6458:     CPU_POWERPC_405GPb             = 0x40110040,
                   6459:     CPU_POWERPC_405GPc             = 0x40110082,
                   6460:     CPU_POWERPC_405GPd             = 0x401100C4,
                   6461: #define CPU_POWERPC_405GPe           CPU_POWERPC_405CRc
                   6462:     CPU_POWERPC_405GPR             = 0x50910951,
                   6463: #if 0
                   6464:     CPU_POWERPC_405H               = xxx,
                   6465: #endif
                   6466: #if 0
                   6467:     CPU_POWERPC_405L               = xxx,
                   6468: #endif
                   6469:     CPU_POWERPC_405LP              = 0x41F10000,
                   6470: #if 0
                   6471:     CPU_POWERPC_405PM              = xxx,
                   6472: #endif
                   6473: #if 0
                   6474:     CPU_POWERPC_405PS              = xxx,
                   6475: #endif
                   6476: #if 0
                   6477:     CPU_POWERPC_405S               = xxx,
                   6478: #endif
                   6479:     /* IBM network processors */
                   6480:     CPU_POWERPC_NPE405H            = 0x414100C0,
                   6481:     CPU_POWERPC_NPE405H2           = 0x41410140,
                   6482:     CPU_POWERPC_NPE405L            = 0x416100C0,
                   6483:     CPU_POWERPC_NPE4GS3            = 0x40B10000,
                   6484: #if 0
                   6485:     CPU_POWERPC_NPCxx1             = xxx,
                   6486: #endif
                   6487: #if 0
                   6488:     CPU_POWERPC_NPR161             = xxx,
                   6489: #endif
                   6490: #if 0
                   6491:     CPU_POWERPC_LC77700            = xxx,
                   6492: #endif
                   6493:     /* IBM STBxxx (PowerPC 401/403/405 core based microcontrollers) */
                   6494: #if 0
                   6495:     CPU_POWERPC_STB01000           = xxx,
                   6496: #endif
                   6497: #if 0
                   6498:     CPU_POWERPC_STB01010           = xxx,
                   6499: #endif
                   6500: #if 0
                   6501:     CPU_POWERPC_STB0210            = xxx, /* 401B3 */
                   6502: #endif
                   6503:     CPU_POWERPC_STB03              = 0x40310000, /* 0x40130000 ? */
                   6504: #if 0
                   6505:     CPU_POWERPC_STB043             = xxx,
                   6506: #endif
                   6507: #if 0
                   6508:     CPU_POWERPC_STB045             = xxx,
                   6509: #endif
                   6510:     CPU_POWERPC_STB04              = 0x41810000,
                   6511:     CPU_POWERPC_STB25              = 0x51510950,
                   6512: #if 0
                   6513:     CPU_POWERPC_STB130             = xxx,
                   6514: #endif
                   6515:     /* Xilinx cores */
                   6516:     CPU_POWERPC_X2VP4              = 0x20010820,
                   6517: #define CPU_POWERPC_X2VP7            CPU_POWERPC_X2VP4
                   6518:     CPU_POWERPC_X2VP20             = 0x20010860,
                   6519: #define CPU_POWERPC_X2VP50           CPU_POWERPC_X2VP20
                   6520: #if 0
                   6521:     CPU_POWERPC_ZL10310            = xxx,
                   6522: #endif
                   6523: #if 0
                   6524:     CPU_POWERPC_ZL10311            = xxx,
                   6525: #endif
                   6526: #if 0
                   6527:     CPU_POWERPC_ZL10320            = xxx,
                   6528: #endif
                   6529: #if 0
                   6530:     CPU_POWERPC_ZL10321            = xxx,
                   6531: #endif
                   6532:     /* PowerPC 440 family */
                   6533:     /* Generic PowerPC 440 */
                   6534: #define CPU_POWERPC_440              CPU_POWERPC_440GXf
                   6535:     /* PowerPC 440 cores */
                   6536: #if 0
                   6537:     CPU_POWERPC_440A4              = xxx,
                   6538: #endif
                   6539: #if 0
                   6540:     CPU_POWERPC_440A5              = xxx,
                   6541: #endif
                   6542: #if 0
                   6543:     CPU_POWERPC_440B4              = xxx,
                   6544: #endif
                   6545: #if 0
                   6546:     CPU_POWERPC_440F5              = xxx,
                   6547: #endif
                   6548: #if 0
                   6549:     CPU_POWERPC_440G5              = xxx,
                   6550: #endif
                   6551: #if 0
                   6552:     CPU_POWERPC_440H4              = xxx,
                   6553: #endif
                   6554: #if 0
                   6555:     CPU_POWERPC_440H6              = xxx,
                   6556: #endif
                   6557:     /* PowerPC 440 microcontrolers */
                   6558: #define CPU_POWERPC_440EP            CPU_POWERPC_440EPb
                   6559:     CPU_POWERPC_440EPa             = 0x42221850,
                   6560:     CPU_POWERPC_440EPb             = 0x422218D3,
                   6561: #define CPU_POWERPC_440GP            CPU_POWERPC_440GPc
                   6562:     CPU_POWERPC_440GPb             = 0x40120440,
                   6563:     CPU_POWERPC_440GPc             = 0x40120481,
                   6564: #define CPU_POWERPC_440GR            CPU_POWERPC_440GRa
                   6565: #define CPU_POWERPC_440GRa           CPU_POWERPC_440EPb
                   6566:     CPU_POWERPC_440GRX             = 0x200008D0,
                   6567: #define CPU_POWERPC_440EPX           CPU_POWERPC_440GRX
                   6568: #define CPU_POWERPC_440GX            CPU_POWERPC_440GXf
                   6569:     CPU_POWERPC_440GXa             = 0x51B21850,
                   6570:     CPU_POWERPC_440GXb             = 0x51B21851,
                   6571:     CPU_POWERPC_440GXc             = 0x51B21892,
                   6572:     CPU_POWERPC_440GXf             = 0x51B21894,
                   6573: #if 0
                   6574:     CPU_POWERPC_440S               = xxx,
                   6575: #endif
                   6576:     CPU_POWERPC_440SP              = 0x53221850,
                   6577:     CPU_POWERPC_440SP2             = 0x53221891,
                   6578:     CPU_POWERPC_440SPE             = 0x53421890,
                   6579:     /* PowerPC 460 family */
                   6580: #if 0
                   6581:     /* Generic PowerPC 464 */
                   6582: #define CPU_POWERPC_464              CPU_POWERPC_464H90
                   6583: #endif
                   6584:     /* PowerPC 464 microcontrolers */
                   6585: #if 0
                   6586:     CPU_POWERPC_464H90             = xxx,
                   6587: #endif
                   6588: #if 0
                   6589:     CPU_POWERPC_464H90FP           = xxx,
                   6590: #endif
                   6591:     /* Freescale embedded PowerPC cores */
                   6592:     /* PowerPC MPC 5xx cores (aka RCPU) */
                   6593:     CPU_POWERPC_MPC5xx             = 0x00020020,
                   6594: #define CPU_POWERPC_MGT560           CPU_POWERPC_MPC5xx
                   6595: #define CPU_POWERPC_MPC509           CPU_POWERPC_MPC5xx
                   6596: #define CPU_POWERPC_MPC533           CPU_POWERPC_MPC5xx
                   6597: #define CPU_POWERPC_MPC534           CPU_POWERPC_MPC5xx
                   6598: #define CPU_POWERPC_MPC555           CPU_POWERPC_MPC5xx
                   6599: #define CPU_POWERPC_MPC556           CPU_POWERPC_MPC5xx
                   6600: #define CPU_POWERPC_MPC560           CPU_POWERPC_MPC5xx
                   6601: #define CPU_POWERPC_MPC561           CPU_POWERPC_MPC5xx
                   6602: #define CPU_POWERPC_MPC562           CPU_POWERPC_MPC5xx
                   6603: #define CPU_POWERPC_MPC563           CPU_POWERPC_MPC5xx
                   6604: #define CPU_POWERPC_MPC564           CPU_POWERPC_MPC5xx
                   6605: #define CPU_POWERPC_MPC565           CPU_POWERPC_MPC5xx
                   6606: #define CPU_POWERPC_MPC566           CPU_POWERPC_MPC5xx
                   6607:     /* PowerPC MPC 8xx cores (aka PowerQUICC) */
                   6608:     CPU_POWERPC_MPC8xx             = 0x00500000,
                   6609: #define CPU_POWERPC_MGT823           CPU_POWERPC_MPC8xx
                   6610: #define CPU_POWERPC_MPC821           CPU_POWERPC_MPC8xx
                   6611: #define CPU_POWERPC_MPC823           CPU_POWERPC_MPC8xx
                   6612: #define CPU_POWERPC_MPC850           CPU_POWERPC_MPC8xx
                   6613: #define CPU_POWERPC_MPC852T          CPU_POWERPC_MPC8xx
                   6614: #define CPU_POWERPC_MPC855T          CPU_POWERPC_MPC8xx
                   6615: #define CPU_POWERPC_MPC857           CPU_POWERPC_MPC8xx
                   6616: #define CPU_POWERPC_MPC859           CPU_POWERPC_MPC8xx
                   6617: #define CPU_POWERPC_MPC860           CPU_POWERPC_MPC8xx
                   6618: #define CPU_POWERPC_MPC862           CPU_POWERPC_MPC8xx
                   6619: #define CPU_POWERPC_MPC866           CPU_POWERPC_MPC8xx
                   6620: #define CPU_POWERPC_MPC870           CPU_POWERPC_MPC8xx
                   6621: #define CPU_POWERPC_MPC875           CPU_POWERPC_MPC8xx
                   6622: #define CPU_POWERPC_MPC880           CPU_POWERPC_MPC8xx
                   6623: #define CPU_POWERPC_MPC885           CPU_POWERPC_MPC8xx
                   6624:     /* G2 cores (aka PowerQUICC-II) */
                   6625:     CPU_POWERPC_G2                 = 0x00810011,
                   6626:     CPU_POWERPC_G2H4               = 0x80811010,
                   6627:     CPU_POWERPC_G2gp               = 0x80821010,
                   6628:     CPU_POWERPC_G2ls               = 0x90810010,
                   6629:     CPU_POWERPC_MPC603             = 0x00810100,
                   6630:     CPU_POWERPC_G2_HIP3            = 0x00810101,
                   6631:     CPU_POWERPC_G2_HIP4            = 0x80811014,
                   6632:     /*   G2_LE core (aka PowerQUICC-II) */
                   6633:     CPU_POWERPC_G2LE               = 0x80820010,
                   6634:     CPU_POWERPC_G2LEgp             = 0x80822010,
                   6635:     CPU_POWERPC_G2LEls             = 0xA0822010,
                   6636:     CPU_POWERPC_G2LEgp1            = 0x80822011,
                   6637:     CPU_POWERPC_G2LEgp3            = 0x80822013,
                   6638:     /* MPC52xx microcontrollers  */
                   6639:     /* XXX: MPC 5121 ? */
                   6640: #define CPU_POWERPC_MPC52xx          CPU_POWERPC_MPC5200
                   6641: #define CPU_POWERPC_MPC5200          CPU_POWERPC_MPC5200_v12
                   6642: #define CPU_POWERPC_MPC5200_v10      CPU_POWERPC_G2LEgp1
                   6643: #define CPU_POWERPC_MPC5200_v11      CPU_POWERPC_G2LEgp1
                   6644: #define CPU_POWERPC_MPC5200_v12      CPU_POWERPC_G2LEgp1
                   6645: #define CPU_POWERPC_MPC5200B         CPU_POWERPC_MPC5200B_v21
                   6646: #define CPU_POWERPC_MPC5200B_v20     CPU_POWERPC_G2LEgp1
                   6647: #define CPU_POWERPC_MPC5200B_v21     CPU_POWERPC_G2LEgp1
                   6648:     /* MPC82xx microcontrollers */
                   6649: #define CPU_POWERPC_MPC82xx          CPU_POWERPC_MPC8280
                   6650: #define CPU_POWERPC_MPC8240          CPU_POWERPC_MPC603
                   6651: #define CPU_POWERPC_MPC8241          CPU_POWERPC_G2_HIP4
                   6652: #define CPU_POWERPC_MPC8245          CPU_POWERPC_G2_HIP4
                   6653: #define CPU_POWERPC_MPC8247          CPU_POWERPC_G2LEgp3
                   6654: #define CPU_POWERPC_MPC8248          CPU_POWERPC_G2LEgp3
                   6655: #define CPU_POWERPC_MPC8250          CPU_POWERPC_MPC8250_HiP4
                   6656: #define CPU_POWERPC_MPC8250_HiP3     CPU_POWERPC_G2_HIP3
                   6657: #define CPU_POWERPC_MPC8250_HiP4     CPU_POWERPC_G2_HIP4
                   6658: #define CPU_POWERPC_MPC8255          CPU_POWERPC_MPC8255_HiP4
                   6659: #define CPU_POWERPC_MPC8255_HiP3     CPU_POWERPC_G2_HIP3
                   6660: #define CPU_POWERPC_MPC8255_HiP4     CPU_POWERPC_G2_HIP4
                   6661: #define CPU_POWERPC_MPC8260          CPU_POWERPC_MPC8260_HiP4
                   6662: #define CPU_POWERPC_MPC8260_HiP3     CPU_POWERPC_G2_HIP3
                   6663: #define CPU_POWERPC_MPC8260_HiP4     CPU_POWERPC_G2_HIP4
                   6664: #define CPU_POWERPC_MPC8264          CPU_POWERPC_MPC8264_HiP4
                   6665: #define CPU_POWERPC_MPC8264_HiP3     CPU_POWERPC_G2_HIP3
                   6666: #define CPU_POWERPC_MPC8264_HiP4     CPU_POWERPC_G2_HIP4
                   6667: #define CPU_POWERPC_MPC8265          CPU_POWERPC_MPC8265_HiP4
                   6668: #define CPU_POWERPC_MPC8265_HiP3     CPU_POWERPC_G2_HIP3
                   6669: #define CPU_POWERPC_MPC8265_HiP4     CPU_POWERPC_G2_HIP4
                   6670: #define CPU_POWERPC_MPC8266          CPU_POWERPC_MPC8266_HiP4
                   6671: #define CPU_POWERPC_MPC8266_HiP3     CPU_POWERPC_G2_HIP3
                   6672: #define CPU_POWERPC_MPC8266_HiP4     CPU_POWERPC_G2_HIP4
                   6673: #define CPU_POWERPC_MPC8270          CPU_POWERPC_G2LEgp3
                   6674: #define CPU_POWERPC_MPC8271          CPU_POWERPC_G2LEgp3
                   6675: #define CPU_POWERPC_MPC8272          CPU_POWERPC_G2LEgp3
                   6676: #define CPU_POWERPC_MPC8275          CPU_POWERPC_G2LEgp3
                   6677: #define CPU_POWERPC_MPC8280          CPU_POWERPC_G2LEgp3
                   6678:     /* e200 family */
                   6679:     /* e200 cores */
                   6680: #define CPU_POWERPC_e200             CPU_POWERPC_e200z6
                   6681: #if 0
                   6682:     CPU_POWERPC_e200z0             = xxx,
                   6683: #endif
                   6684: #if 0
                   6685:     CPU_POWERPC_e200z1             = xxx,
                   6686: #endif
                   6687: #if 0 /* ? */
                   6688:     CPU_POWERPC_e200z3             = 0x81120000,
                   6689: #endif
                   6690:     CPU_POWERPC_e200z5             = 0x81000000,
                   6691:     CPU_POWERPC_e200z6             = 0x81120000,
                   6692:     /* MPC55xx microcontrollers */
                   6693: #define CPU_POWERPC_MPC55xx          CPU_POWERPC_MPC5567
                   6694: #if 0
                   6695: #define CPU_POWERPC_MPC5514E         CPU_POWERPC_MPC5514E_v1
                   6696: #define CPU_POWERPC_MPC5514E_v0      CPU_POWERPC_e200z0
                   6697: #define CPU_POWERPC_MPC5514E_v1      CPU_POWERPC_e200z1
                   6698: #define CPU_POWERPC_MPC5514G         CPU_POWERPC_MPC5514G_v1
                   6699: #define CPU_POWERPC_MPC5514G_v0      CPU_POWERPC_e200z0
                   6700: #define CPU_POWERPC_MPC5514G_v1      CPU_POWERPC_e200z1
                   6701: #define CPU_POWERPC_MPC5515S         CPU_POWERPC_e200z1
                   6702: #define CPU_POWERPC_MPC5516E         CPU_POWERPC_MPC5516E_v1
                   6703: #define CPU_POWERPC_MPC5516E_v0      CPU_POWERPC_e200z0
                   6704: #define CPU_POWERPC_MPC5516E_v1      CPU_POWERPC_e200z1
                   6705: #define CPU_POWERPC_MPC5516G         CPU_POWERPC_MPC5516G_v1
                   6706: #define CPU_POWERPC_MPC5516G_v0      CPU_POWERPC_e200z0
                   6707: #define CPU_POWERPC_MPC5516G_v1      CPU_POWERPC_e200z1
                   6708: #define CPU_POWERPC_MPC5516S         CPU_POWERPC_e200z1
                   6709: #endif
                   6710: #if 0
                   6711: #define CPU_POWERPC_MPC5533          CPU_POWERPC_e200z3
                   6712: #define CPU_POWERPC_MPC5534          CPU_POWERPC_e200z3
                   6713: #endif
                   6714: #define CPU_POWERPC_MPC5553          CPU_POWERPC_e200z6
                   6715: #define CPU_POWERPC_MPC5554          CPU_POWERPC_e200z6
                   6716: #define CPU_POWERPC_MPC5561          CPU_POWERPC_e200z6
                   6717: #define CPU_POWERPC_MPC5565          CPU_POWERPC_e200z6
                   6718: #define CPU_POWERPC_MPC5566          CPU_POWERPC_e200z6
                   6719: #define CPU_POWERPC_MPC5567          CPU_POWERPC_e200z6
                   6720:     /* e300 family */
                   6721:     /* e300 cores */
                   6722: #define CPU_POWERPC_e300             CPU_POWERPC_e300c3
                   6723:     CPU_POWERPC_e300c1             = 0x00830010,
                   6724:     CPU_POWERPC_e300c2             = 0x00840010,
                   6725:     CPU_POWERPC_e300c3             = 0x00850010,
                   6726:     CPU_POWERPC_e300c4             = 0x00860010,
                   6727:     /* MPC83xx microcontrollers */
1.1.1.7   root     6728: #define CPU_POWERPC_MPC831x          CPU_POWERPC_e300c3
                   6729: #define CPU_POWERPC_MPC832x          CPU_POWERPC_e300c2
                   6730: #define CPU_POWERPC_MPC834x          CPU_POWERPC_e300c1
                   6731: #define CPU_POWERPC_MPC835x          CPU_POWERPC_e300c1
                   6732: #define CPU_POWERPC_MPC836x          CPU_POWERPC_e300c1
                   6733: #define CPU_POWERPC_MPC837x          CPU_POWERPC_e300c4
1.1.1.4   root     6734:     /* e500 family */
                   6735:     /* e500 cores  */
                   6736: #define CPU_POWERPC_e500             CPU_POWERPC_e500v2_v22
1.1.1.5   root     6737: #define CPU_POWERPC_e500v1           CPU_POWERPC_e500v1_v20
1.1.1.4   root     6738: #define CPU_POWERPC_e500v2           CPU_POWERPC_e500v2_v22
1.1.1.5   root     6739:     CPU_POWERPC_e500v1_v10         = 0x80200010,
                   6740:     CPU_POWERPC_e500v1_v20         = 0x80200020,
1.1.1.4   root     6741:     CPU_POWERPC_e500v2_v10         = 0x80210010,
                   6742:     CPU_POWERPC_e500v2_v11         = 0x80210011,
                   6743:     CPU_POWERPC_e500v2_v20         = 0x80210020,
                   6744:     CPU_POWERPC_e500v2_v21         = 0x80210021,
                   6745:     CPU_POWERPC_e500v2_v22         = 0x80210022,
                   6746:     CPU_POWERPC_e500v2_v30         = 0x80210030,
                   6747:     /* MPC85xx microcontrollers */
                   6748: #define CPU_POWERPC_MPC8533          CPU_POWERPC_MPC8533_v11
                   6749: #define CPU_POWERPC_MPC8533_v10      CPU_POWERPC_e500v2_v21
                   6750: #define CPU_POWERPC_MPC8533_v11      CPU_POWERPC_e500v2_v22
                   6751: #define CPU_POWERPC_MPC8533E         CPU_POWERPC_MPC8533E_v11
                   6752: #define CPU_POWERPC_MPC8533E_v10     CPU_POWERPC_e500v2_v21
                   6753: #define CPU_POWERPC_MPC8533E_v11     CPU_POWERPC_e500v2_v22
                   6754: #define CPU_POWERPC_MPC8540          CPU_POWERPC_MPC8540_v21
1.1.1.5   root     6755: #define CPU_POWERPC_MPC8540_v10      CPU_POWERPC_e500v1_v10
                   6756: #define CPU_POWERPC_MPC8540_v20      CPU_POWERPC_e500v1_v20
                   6757: #define CPU_POWERPC_MPC8540_v21      CPU_POWERPC_e500v1_v20
1.1.1.4   root     6758: #define CPU_POWERPC_MPC8541          CPU_POWERPC_MPC8541_v11
1.1.1.5   root     6759: #define CPU_POWERPC_MPC8541_v10      CPU_POWERPC_e500v1_v20
                   6760: #define CPU_POWERPC_MPC8541_v11      CPU_POWERPC_e500v1_v20
1.1.1.4   root     6761: #define CPU_POWERPC_MPC8541E         CPU_POWERPC_MPC8541E_v11
1.1.1.5   root     6762: #define CPU_POWERPC_MPC8541E_v10     CPU_POWERPC_e500v1_v20
                   6763: #define CPU_POWERPC_MPC8541E_v11     CPU_POWERPC_e500v1_v20
1.1.1.4   root     6764: #define CPU_POWERPC_MPC8543          CPU_POWERPC_MPC8543_v21
                   6765: #define CPU_POWERPC_MPC8543_v10      CPU_POWERPC_e500v2_v10
                   6766: #define CPU_POWERPC_MPC8543_v11      CPU_POWERPC_e500v2_v11
                   6767: #define CPU_POWERPC_MPC8543_v20      CPU_POWERPC_e500v2_v20
                   6768: #define CPU_POWERPC_MPC8543_v21      CPU_POWERPC_e500v2_v21
                   6769: #define CPU_POWERPC_MPC8543E         CPU_POWERPC_MPC8543E_v21
                   6770: #define CPU_POWERPC_MPC8543E_v10     CPU_POWERPC_e500v2_v10
                   6771: #define CPU_POWERPC_MPC8543E_v11     CPU_POWERPC_e500v2_v11
                   6772: #define CPU_POWERPC_MPC8543E_v20     CPU_POWERPC_e500v2_v20
                   6773: #define CPU_POWERPC_MPC8543E_v21     CPU_POWERPC_e500v2_v21
                   6774: #define CPU_POWERPC_MPC8544          CPU_POWERPC_MPC8544_v11
                   6775: #define CPU_POWERPC_MPC8544_v10      CPU_POWERPC_e500v2_v21
                   6776: #define CPU_POWERPC_MPC8544_v11      CPU_POWERPC_e500v2_v22
                   6777: #define CPU_POWERPC_MPC8544E_v11     CPU_POWERPC_e500v2_v22
                   6778: #define CPU_POWERPC_MPC8544E         CPU_POWERPC_MPC8544E_v11
                   6779: #define CPU_POWERPC_MPC8544E_v10     CPU_POWERPC_e500v2_v21
                   6780: #define CPU_POWERPC_MPC8545          CPU_POWERPC_MPC8545_v21
                   6781: #define CPU_POWERPC_MPC8545_v10      CPU_POWERPC_e500v2_v10
                   6782: #define CPU_POWERPC_MPC8545_v20      CPU_POWERPC_e500v2_v20
                   6783: #define CPU_POWERPC_MPC8545_v21      CPU_POWERPC_e500v2_v21
                   6784: #define CPU_POWERPC_MPC8545E         CPU_POWERPC_MPC8545E_v21
                   6785: #define CPU_POWERPC_MPC8545E_v10     CPU_POWERPC_e500v2_v10
                   6786: #define CPU_POWERPC_MPC8545E_v20     CPU_POWERPC_e500v2_v20
                   6787: #define CPU_POWERPC_MPC8545E_v21     CPU_POWERPC_e500v2_v21
                   6788: #define CPU_POWERPC_MPC8547E         CPU_POWERPC_MPC8545E_v21
                   6789: #define CPU_POWERPC_MPC8547E_v10     CPU_POWERPC_e500v2_v10
                   6790: #define CPU_POWERPC_MPC8547E_v20     CPU_POWERPC_e500v2_v20
                   6791: #define CPU_POWERPC_MPC8547E_v21     CPU_POWERPC_e500v2_v21
                   6792: #define CPU_POWERPC_MPC8548          CPU_POWERPC_MPC8548_v21
                   6793: #define CPU_POWERPC_MPC8548_v10      CPU_POWERPC_e500v2_v10
                   6794: #define CPU_POWERPC_MPC8548_v11      CPU_POWERPC_e500v2_v11
                   6795: #define CPU_POWERPC_MPC8548_v20      CPU_POWERPC_e500v2_v20
                   6796: #define CPU_POWERPC_MPC8548_v21      CPU_POWERPC_e500v2_v21
                   6797: #define CPU_POWERPC_MPC8548E         CPU_POWERPC_MPC8548E_v21
                   6798: #define CPU_POWERPC_MPC8548E_v10     CPU_POWERPC_e500v2_v10
                   6799: #define CPU_POWERPC_MPC8548E_v11     CPU_POWERPC_e500v2_v11
                   6800: #define CPU_POWERPC_MPC8548E_v20     CPU_POWERPC_e500v2_v20
                   6801: #define CPU_POWERPC_MPC8548E_v21     CPU_POWERPC_e500v2_v21
                   6802: #define CPU_POWERPC_MPC8555          CPU_POWERPC_MPC8555_v11
                   6803: #define CPU_POWERPC_MPC8555_v10      CPU_POWERPC_e500v2_v10
                   6804: #define CPU_POWERPC_MPC8555_v11      CPU_POWERPC_e500v2_v11
                   6805: #define CPU_POWERPC_MPC8555E         CPU_POWERPC_MPC8555E_v11
                   6806: #define CPU_POWERPC_MPC8555E_v10     CPU_POWERPC_e500v2_v10
                   6807: #define CPU_POWERPC_MPC8555E_v11     CPU_POWERPC_e500v2_v11
                   6808: #define CPU_POWERPC_MPC8560          CPU_POWERPC_MPC8560_v21
                   6809: #define CPU_POWERPC_MPC8560_v10      CPU_POWERPC_e500v2_v10
                   6810: #define CPU_POWERPC_MPC8560_v20      CPU_POWERPC_e500v2_v20
                   6811: #define CPU_POWERPC_MPC8560_v21      CPU_POWERPC_e500v2_v21
                   6812: #define CPU_POWERPC_MPC8567          CPU_POWERPC_e500v2_v22
                   6813: #define CPU_POWERPC_MPC8567E         CPU_POWERPC_e500v2_v22
                   6814: #define CPU_POWERPC_MPC8568          CPU_POWERPC_e500v2_v22
                   6815: #define CPU_POWERPC_MPC8568E         CPU_POWERPC_e500v2_v22
                   6816: #define CPU_POWERPC_MPC8572          CPU_POWERPC_e500v2_v30
                   6817: #define CPU_POWERPC_MPC8572E         CPU_POWERPC_e500v2_v30
                   6818:     /* e600 family */
                   6819:     /* e600 cores */
                   6820:     CPU_POWERPC_e600               = 0x80040010,
                   6821:     /* MPC86xx microcontrollers */
                   6822: #define CPU_POWERPC_MPC8610          CPU_POWERPC_e600
                   6823: #define CPU_POWERPC_MPC8641          CPU_POWERPC_e600
                   6824: #define CPU_POWERPC_MPC8641D         CPU_POWERPC_e600
                   6825:     /* PowerPC 6xx cores */
                   6826: #define CPU_POWERPC_601              CPU_POWERPC_601_v2
                   6827:     CPU_POWERPC_601_v0             = 0x00010001,
                   6828:     CPU_POWERPC_601_v1             = 0x00010001,
                   6829: #define CPU_POWERPC_601v             CPU_POWERPC_601_v2
                   6830:     CPU_POWERPC_601_v2             = 0x00010002,
                   6831:     CPU_POWERPC_602                = 0x00050100,
                   6832:     CPU_POWERPC_603                = 0x00030100,
                   6833: #define CPU_POWERPC_603E             CPU_POWERPC_603E_v41
                   6834:     CPU_POWERPC_603E_v11           = 0x00060101,
                   6835:     CPU_POWERPC_603E_v12           = 0x00060102,
                   6836:     CPU_POWERPC_603E_v13           = 0x00060103,
                   6837:     CPU_POWERPC_603E_v14           = 0x00060104,
                   6838:     CPU_POWERPC_603E_v22           = 0x00060202,
                   6839:     CPU_POWERPC_603E_v3            = 0x00060300,
                   6840:     CPU_POWERPC_603E_v4            = 0x00060400,
                   6841:     CPU_POWERPC_603E_v41           = 0x00060401,
                   6842:     CPU_POWERPC_603E7t             = 0x00071201,
                   6843:     CPU_POWERPC_603E7v             = 0x00070100,
                   6844:     CPU_POWERPC_603E7v1            = 0x00070101,
                   6845:     CPU_POWERPC_603E7v2            = 0x00070201,
                   6846:     CPU_POWERPC_603E7              = 0x00070200,
                   6847:     CPU_POWERPC_603P               = 0x00070000,
                   6848: #define CPU_POWERPC_603R             CPU_POWERPC_603E7t
                   6849:     /* XXX: missing 0x00040303 (604) */
                   6850:     CPU_POWERPC_604                = 0x00040103,
                   6851: #define CPU_POWERPC_604E             CPU_POWERPC_604E_v24
                   6852:     /* XXX: missing 0x00091203 */
                   6853:     /* XXX: missing 0x00092110 */
                   6854:     /* XXX: missing 0x00092120 */
                   6855:     CPU_POWERPC_604E_v10           = 0x00090100,
                   6856:     CPU_POWERPC_604E_v22           = 0x00090202,
                   6857:     CPU_POWERPC_604E_v24           = 0x00090204,
                   6858:     /* XXX: missing 0x000a0100 */
                   6859:     /* XXX: missing 0x00093102 */
                   6860:     CPU_POWERPC_604R               = 0x000a0101,
                   6861: #if 0
                   6862:     CPU_POWERPC_604EV              = xxx, /* XXX: same as 604R ? */
                   6863: #endif
                   6864:     /* PowerPC 740/750 cores (aka G3) */
                   6865:     /* XXX: missing 0x00084202 */
                   6866: #define CPU_POWERPC_7x0              CPU_POWERPC_7x0_v31
                   6867:     CPU_POWERPC_7x0_v10            = 0x00080100,
                   6868:     CPU_POWERPC_7x0_v20            = 0x00080200,
                   6869:     CPU_POWERPC_7x0_v21            = 0x00080201,
                   6870:     CPU_POWERPC_7x0_v22            = 0x00080202,
                   6871:     CPU_POWERPC_7x0_v30            = 0x00080300,
                   6872:     CPU_POWERPC_7x0_v31            = 0x00080301,
                   6873:     CPU_POWERPC_740E               = 0x00080100,
                   6874:     CPU_POWERPC_750E               = 0x00080200,
                   6875:     CPU_POWERPC_7x0P               = 0x10080000,
                   6876:     /* XXX: missing 0x00087010 (CL ?) */
                   6877: #define CPU_POWERPC_750CL            CPU_POWERPC_750CL_v20
                   6878:     CPU_POWERPC_750CL_v10          = 0x00087200,
                   6879:     CPU_POWERPC_750CL_v20          = 0x00087210, /* aka rev E */
                   6880: #define CPU_POWERPC_750CX            CPU_POWERPC_750CX_v22
                   6881:     CPU_POWERPC_750CX_v10          = 0x00082100,
                   6882:     CPU_POWERPC_750CX_v20          = 0x00082200,
                   6883:     CPU_POWERPC_750CX_v21          = 0x00082201,
                   6884:     CPU_POWERPC_750CX_v22          = 0x00082202,
                   6885: #define CPU_POWERPC_750CXE           CPU_POWERPC_750CXE_v31b
                   6886:     CPU_POWERPC_750CXE_v21         = 0x00082211,
                   6887:     CPU_POWERPC_750CXE_v22         = 0x00082212,
                   6888:     CPU_POWERPC_750CXE_v23         = 0x00082213,
                   6889:     CPU_POWERPC_750CXE_v24         = 0x00082214,
                   6890:     CPU_POWERPC_750CXE_v24b        = 0x00083214,
                   6891:     CPU_POWERPC_750CXE_v30         = 0x00082310,
                   6892:     CPU_POWERPC_750CXE_v31         = 0x00082311,
                   6893:     CPU_POWERPC_750CXE_v31b        = 0x00083311,
                   6894:     CPU_POWERPC_750CXR             = 0x00083410,
                   6895:     CPU_POWERPC_750FL              = 0x70000203,
                   6896: #define CPU_POWERPC_750FX            CPU_POWERPC_750FX_v23
                   6897:     CPU_POWERPC_750FX_v10          = 0x70000100,
                   6898:     CPU_POWERPC_750FX_v20          = 0x70000200,
                   6899:     CPU_POWERPC_750FX_v21          = 0x70000201,
                   6900:     CPU_POWERPC_750FX_v22          = 0x70000202,
                   6901:     CPU_POWERPC_750FX_v23          = 0x70000203,
                   6902:     CPU_POWERPC_750GL              = 0x70020102,
                   6903: #define CPU_POWERPC_750GX            CPU_POWERPC_750GX_v12
                   6904:     CPU_POWERPC_750GX_v10          = 0x70020100,
                   6905:     CPU_POWERPC_750GX_v11          = 0x70020101,
                   6906:     CPU_POWERPC_750GX_v12          = 0x70020102,
                   6907: #define CPU_POWERPC_750L             CPU_POWERPC_750L_v32 /* Aka LoneStar */
                   6908:     CPU_POWERPC_750L_v20           = 0x00088200,
                   6909:     CPU_POWERPC_750L_v21           = 0x00088201,
                   6910:     CPU_POWERPC_750L_v22           = 0x00088202,
                   6911:     CPU_POWERPC_750L_v30           = 0x00088300,
                   6912:     CPU_POWERPC_750L_v32           = 0x00088302,
                   6913:     /* PowerPC 745/755 cores */
                   6914: #define CPU_POWERPC_7x5              CPU_POWERPC_7x5_v28
                   6915:     CPU_POWERPC_7x5_v10            = 0x00083100,
                   6916:     CPU_POWERPC_7x5_v11            = 0x00083101,
                   6917:     CPU_POWERPC_7x5_v20            = 0x00083200,
                   6918:     CPU_POWERPC_7x5_v21            = 0x00083201,
                   6919:     CPU_POWERPC_7x5_v22            = 0x00083202, /* aka D */
                   6920:     CPU_POWERPC_7x5_v23            = 0x00083203, /* aka E */
                   6921:     CPU_POWERPC_7x5_v24            = 0x00083204,
                   6922:     CPU_POWERPC_7x5_v25            = 0x00083205,
                   6923:     CPU_POWERPC_7x5_v26            = 0x00083206,
                   6924:     CPU_POWERPC_7x5_v27            = 0x00083207,
                   6925:     CPU_POWERPC_7x5_v28            = 0x00083208,
                   6926: #if 0
                   6927:     CPU_POWERPC_7x5P               = xxx,
                   6928: #endif
                   6929:     /* PowerPC 74xx cores (aka G4) */
                   6930:     /* XXX: missing 0x000C1101 */
                   6931: #define CPU_POWERPC_7400             CPU_POWERPC_7400_v29
                   6932:     CPU_POWERPC_7400_v10           = 0x000C0100,
                   6933:     CPU_POWERPC_7400_v11           = 0x000C0101,
                   6934:     CPU_POWERPC_7400_v20           = 0x000C0200,
                   6935:     CPU_POWERPC_7400_v21           = 0x000C0201,
                   6936:     CPU_POWERPC_7400_v22           = 0x000C0202,
                   6937:     CPU_POWERPC_7400_v26           = 0x000C0206,
                   6938:     CPU_POWERPC_7400_v27           = 0x000C0207,
                   6939:     CPU_POWERPC_7400_v28           = 0x000C0208,
                   6940:     CPU_POWERPC_7400_v29           = 0x000C0209,
                   6941: #define CPU_POWERPC_7410             CPU_POWERPC_7410_v14
                   6942:     CPU_POWERPC_7410_v10           = 0x800C1100,
                   6943:     CPU_POWERPC_7410_v11           = 0x800C1101,
                   6944:     CPU_POWERPC_7410_v12           = 0x800C1102, /* aka C */
                   6945:     CPU_POWERPC_7410_v13           = 0x800C1103, /* aka D */
                   6946:     CPU_POWERPC_7410_v14           = 0x800C1104, /* aka E */
                   6947: #define CPU_POWERPC_7448             CPU_POWERPC_7448_v21
                   6948:     CPU_POWERPC_7448_v10           = 0x80040100,
                   6949:     CPU_POWERPC_7448_v11           = 0x80040101,
                   6950:     CPU_POWERPC_7448_v20           = 0x80040200,
                   6951:     CPU_POWERPC_7448_v21           = 0x80040201,
                   6952: #define CPU_POWERPC_7450             CPU_POWERPC_7450_v21
                   6953:     CPU_POWERPC_7450_v10           = 0x80000100,
                   6954:     CPU_POWERPC_7450_v11           = 0x80000101,
                   6955:     CPU_POWERPC_7450_v12           = 0x80000102,
                   6956:     CPU_POWERPC_7450_v20           = 0x80000200, /* aka A, B, C, D: 2.04 */
                   6957:     CPU_POWERPC_7450_v21           = 0x80000201, /* aka E */
                   6958: #define CPU_POWERPC_74x1             CPU_POWERPC_74x1_v23
                   6959:     CPU_POWERPC_74x1_v23           = 0x80000203, /* aka G: 2.3 */
                   6960:     /* XXX: this entry might be a bug in some documentation */
                   6961:     CPU_POWERPC_74x1_v210          = 0x80000210, /* aka G: 2.3 ? */
                   6962: #define CPU_POWERPC_74x5             CPU_POWERPC_74x5_v32
                   6963:     CPU_POWERPC_74x5_v10           = 0x80010100,
                   6964:     /* XXX: missing 0x80010200 */
                   6965:     CPU_POWERPC_74x5_v21           = 0x80010201, /* aka C: 2.1 */
                   6966:     CPU_POWERPC_74x5_v32           = 0x80010302,
                   6967:     CPU_POWERPC_74x5_v33           = 0x80010303, /* aka F: 3.3 */
                   6968:     CPU_POWERPC_74x5_v34           = 0x80010304, /* aka G: 3.4 */
                   6969: #define CPU_POWERPC_74x7             CPU_POWERPC_74x7_v12
                   6970:     CPU_POWERPC_74x7_v10           = 0x80020100, /* aka A: 1.0 */
                   6971:     CPU_POWERPC_74x7_v11           = 0x80020101, /* aka B: 1.1 */
                   6972:     CPU_POWERPC_74x7_v12           = 0x80020102, /* aka C: 1.2 */
                   6973: #define CPU_POWERPC_74x7A            CPU_POWERPC_74x7A_v12
                   6974:     CPU_POWERPC_74x7A_v10          = 0x80030100, /* aka A: 1.0 */
                   6975:     CPU_POWERPC_74x7A_v11          = 0x80030101, /* aka B: 1.1 */
                   6976:     CPU_POWERPC_74x7A_v12          = 0x80030102, /* aka C: 1.2 */
                   6977:     /* 64 bits PowerPC */
                   6978: #if defined(TARGET_PPC64)
                   6979:     CPU_POWERPC_620                = 0x00140000,
                   6980:     CPU_POWERPC_630                = 0x00400000,
                   6981:     CPU_POWERPC_631                = 0x00410104,
                   6982:     CPU_POWERPC_POWER4             = 0x00350000,
                   6983:     CPU_POWERPC_POWER4P            = 0x00380000,
                   6984:      /* XXX: missing 0x003A0201 */
                   6985:     CPU_POWERPC_POWER5             = 0x003A0203,
                   6986: #define CPU_POWERPC_POWER5GR         CPU_POWERPC_POWER5
                   6987:     CPU_POWERPC_POWER5P            = 0x003B0000,
                   6988: #define CPU_POWERPC_POWER5GS         CPU_POWERPC_POWER5P
                   6989:     CPU_POWERPC_POWER6             = 0x003E0000,
                   6990:     CPU_POWERPC_POWER6_5           = 0x0F000001, /* POWER6 in POWER5 mode */
                   6991:     CPU_POWERPC_POWER6A            = 0x0F000002,
                   6992:     CPU_POWERPC_970                = 0x00390202,
                   6993: #define CPU_POWERPC_970FX            CPU_POWERPC_970FX_v31
                   6994:     CPU_POWERPC_970FX_v10          = 0x00391100,
                   6995:     CPU_POWERPC_970FX_v20          = 0x003C0200,
                   6996:     CPU_POWERPC_970FX_v21          = 0x003C0201,
                   6997:     CPU_POWERPC_970FX_v30          = 0x003C0300,
                   6998:     CPU_POWERPC_970FX_v31          = 0x003C0301,
                   6999:     CPU_POWERPC_970GX              = 0x00450000,
                   7000: #define CPU_POWERPC_970MP            CPU_POWERPC_970MP_v11
                   7001:     CPU_POWERPC_970MP_v10          = 0x00440100,
                   7002:     CPU_POWERPC_970MP_v11          = 0x00440101,
                   7003: #define CPU_POWERPC_CELL             CPU_POWERPC_CELL_v32
                   7004:     CPU_POWERPC_CELL_v10           = 0x00700100,
                   7005:     CPU_POWERPC_CELL_v20           = 0x00700400,
                   7006:     CPU_POWERPC_CELL_v30           = 0x00700500,
                   7007:     CPU_POWERPC_CELL_v31           = 0x00700501,
                   7008: #define CPU_POWERPC_CELL_v32         CPU_POWERPC_CELL_v31
                   7009:     CPU_POWERPC_RS64               = 0x00330000,
                   7010:     CPU_POWERPC_RS64II             = 0x00340000,
                   7011:     CPU_POWERPC_RS64III            = 0x00360000,
                   7012:     CPU_POWERPC_RS64IV             = 0x00370000,
                   7013: #endif /* defined(TARGET_PPC64) */
                   7014:     /* Original POWER */
                   7015:     /* XXX: should be POWER (RIOS), RSC3308, RSC4608,
                   7016:      * POWER2 (RIOS2) & RSC2 (P2SC) here
                   7017:      */
                   7018: #if 0
                   7019:     CPU_POWER                      = xxx, /* 0x20000 ? 0x30000 for RSC ? */
1.1       root     7020: #endif
1.1.1.4   root     7021: #if 0
                   7022:     CPU_POWER2                     = xxx, /* 0x40000 ? */
1.1       root     7023: #endif
1.1.1.4   root     7024:     /* PA Semi core */
                   7025:     CPU_POWERPC_PA6T               = 0x00900000,
                   7026: };
                   7027: 
                   7028: /* System version register (used on MPC 8xxx)                                */
                   7029: enum {
                   7030:     POWERPC_SVR_NONE               = 0x00000000,
                   7031: #define POWERPC_SVR_52xx             POWERPC_SVR_5200
                   7032: #define POWERPC_SVR_5200             POWERPC_SVR_5200_v12
                   7033:     POWERPC_SVR_5200_v10           = 0x80110010,
                   7034:     POWERPC_SVR_5200_v11           = 0x80110011,
                   7035:     POWERPC_SVR_5200_v12           = 0x80110012,
                   7036: #define POWERPC_SVR_5200B            POWERPC_SVR_5200B_v21
                   7037:     POWERPC_SVR_5200B_v20          = 0x80110020,
                   7038:     POWERPC_SVR_5200B_v21          = 0x80110021,
                   7039: #define POWERPC_SVR_55xx             POWERPC_SVR_5567
                   7040: #if 0
                   7041:     POWERPC_SVR_5533               = xxx,
                   7042: #endif
                   7043: #if 0
                   7044:     POWERPC_SVR_5534               = xxx,
                   7045: #endif
                   7046: #if 0
                   7047:     POWERPC_SVR_5553               = xxx,
                   7048: #endif
                   7049: #if 0
                   7050:     POWERPC_SVR_5554               = xxx,
                   7051: #endif
                   7052: #if 0
                   7053:     POWERPC_SVR_5561               = xxx,
                   7054: #endif
                   7055: #if 0
                   7056:     POWERPC_SVR_5565               = xxx,
                   7057: #endif
                   7058: #if 0
                   7059:     POWERPC_SVR_5566               = xxx,
                   7060: #endif
                   7061: #if 0
                   7062:     POWERPC_SVR_5567               = xxx,
                   7063: #endif
                   7064: #if 0
                   7065:     POWERPC_SVR_8313               = xxx,
                   7066: #endif
                   7067: #if 0
                   7068:     POWERPC_SVR_8313E              = xxx,
                   7069: #endif
                   7070: #if 0
                   7071:     POWERPC_SVR_8314               = xxx,
                   7072: #endif
                   7073: #if 0
                   7074:     POWERPC_SVR_8314E              = xxx,
                   7075: #endif
                   7076: #if 0
                   7077:     POWERPC_SVR_8315               = xxx,
                   7078: #endif
                   7079: #if 0
                   7080:     POWERPC_SVR_8315E              = xxx,
                   7081: #endif
                   7082: #if 0
                   7083:     POWERPC_SVR_8321               = xxx,
                   7084: #endif
                   7085: #if 0
                   7086:     POWERPC_SVR_8321E              = xxx,
                   7087: #endif
                   7088: #if 0
                   7089:     POWERPC_SVR_8323               = xxx,
                   7090: #endif
                   7091: #if 0
                   7092:     POWERPC_SVR_8323E              = xxx,
                   7093: #endif
1.1.1.7   root     7094:     POWERPC_SVR_8343               = 0x80570010,
1.1.1.4   root     7095:     POWERPC_SVR_8343A              = 0x80570030,
1.1.1.7   root     7096:     POWERPC_SVR_8343E              = 0x80560010,
1.1.1.4   root     7097:     POWERPC_SVR_8343EA             = 0x80560030,
1.1.1.7   root     7098: #define POWERPC_SVR_8347             POWERPC_SVR_8347T
                   7099:     POWERPC_SVR_8347P              = 0x80550010, /* PBGA package */
                   7100:     POWERPC_SVR_8347T              = 0x80530010, /* TBGA package */
1.1.1.4   root     7101: #define POWERPC_SVR_8347A            POWERPC_SVR_8347AT
                   7102:     POWERPC_SVR_8347AP             = 0x80550030, /* PBGA package */
                   7103:     POWERPC_SVR_8347AT             = 0x80530030, /* TBGA package */
1.1.1.7   root     7104: #define POWERPC_SVR_8347E            POWERPC_SVR_8347ET
                   7105:     POWERPC_SVR_8347EP             = 0x80540010, /* PBGA package */
                   7106:     POWERPC_SVR_8347ET             = 0x80520010, /* TBGA package */
1.1.1.4   root     7107: #define POWERPC_SVR_8347EA            POWERPC_SVR_8347EAT
                   7108:     POWERPC_SVR_8347EAP            = 0x80540030, /* PBGA package */
                   7109:     POWERPC_SVR_8347EAT            = 0x80520030, /* TBGA package */
                   7110:     POWERPC_SVR_8349               = 0x80510010,
                   7111:     POWERPC_SVR_8349A              = 0x80510030,
                   7112:     POWERPC_SVR_8349E              = 0x80500010,
                   7113:     POWERPC_SVR_8349EA             = 0x80500030,
                   7114: #if 0
                   7115:     POWERPC_SVR_8358E              = xxx,
                   7116: #endif
                   7117: #if 0
                   7118:     POWERPC_SVR_8360E              = xxx,
                   7119: #endif
                   7120: #define POWERPC_SVR_E500             0x40000000
                   7121:     POWERPC_SVR_8377               = 0x80C70010 | POWERPC_SVR_E500,
                   7122:     POWERPC_SVR_8377E              = 0x80C60010 | POWERPC_SVR_E500,
                   7123:     POWERPC_SVR_8378               = 0x80C50010 | POWERPC_SVR_E500,
                   7124:     POWERPC_SVR_8378E              = 0x80C40010 | POWERPC_SVR_E500,
                   7125:     POWERPC_SVR_8379               = 0x80C30010 | POWERPC_SVR_E500,
                   7126:     POWERPC_SVR_8379E              = 0x80C00010 | POWERPC_SVR_E500,
                   7127: #define POWERPC_SVR_8533             POWERPC_SVR_8533_v11
                   7128:     POWERPC_SVR_8533_v10           = 0x80340010 | POWERPC_SVR_E500,
                   7129:     POWERPC_SVR_8533_v11           = 0x80340011 | POWERPC_SVR_E500,
                   7130: #define POWERPC_SVR_8533E            POWERPC_SVR_8533E_v11
                   7131:     POWERPC_SVR_8533E_v10          = 0x803C0010 | POWERPC_SVR_E500,
                   7132:     POWERPC_SVR_8533E_v11          = 0x803C0011 | POWERPC_SVR_E500,
                   7133: #define POWERPC_SVR_8540             POWERPC_SVR_8540_v21
                   7134:     POWERPC_SVR_8540_v10           = 0x80300010 | POWERPC_SVR_E500,
                   7135:     POWERPC_SVR_8540_v20           = 0x80300020 | POWERPC_SVR_E500,
                   7136:     POWERPC_SVR_8540_v21           = 0x80300021 | POWERPC_SVR_E500,
                   7137: #define POWERPC_SVR_8541             POWERPC_SVR_8541_v11
                   7138:     POWERPC_SVR_8541_v10           = 0x80720010 | POWERPC_SVR_E500,
                   7139:     POWERPC_SVR_8541_v11           = 0x80720011 | POWERPC_SVR_E500,
                   7140: #define POWERPC_SVR_8541E            POWERPC_SVR_8541E_v11
                   7141:     POWERPC_SVR_8541E_v10          = 0x807A0010 | POWERPC_SVR_E500,
                   7142:     POWERPC_SVR_8541E_v11          = 0x807A0011 | POWERPC_SVR_E500,
                   7143: #define POWERPC_SVR_8543             POWERPC_SVR_8543_v21
                   7144:     POWERPC_SVR_8543_v10           = 0x80320010 | POWERPC_SVR_E500,
                   7145:     POWERPC_SVR_8543_v11           = 0x80320011 | POWERPC_SVR_E500,
                   7146:     POWERPC_SVR_8543_v20           = 0x80320020 | POWERPC_SVR_E500,
                   7147:     POWERPC_SVR_8543_v21           = 0x80320021 | POWERPC_SVR_E500,
                   7148: #define POWERPC_SVR_8543E            POWERPC_SVR_8543E_v21
                   7149:     POWERPC_SVR_8543E_v10          = 0x803A0010 | POWERPC_SVR_E500,
                   7150:     POWERPC_SVR_8543E_v11          = 0x803A0011 | POWERPC_SVR_E500,
                   7151:     POWERPC_SVR_8543E_v20          = 0x803A0020 | POWERPC_SVR_E500,
                   7152:     POWERPC_SVR_8543E_v21          = 0x803A0021 | POWERPC_SVR_E500,
                   7153: #define POWERPC_SVR_8544             POWERPC_SVR_8544_v11
                   7154:     POWERPC_SVR_8544_v10           = 0x80340110 | POWERPC_SVR_E500,
                   7155:     POWERPC_SVR_8544_v11           = 0x80340111 | POWERPC_SVR_E500,
                   7156: #define POWERPC_SVR_8544E            POWERPC_SVR_8544E_v11
                   7157:     POWERPC_SVR_8544E_v10          = 0x803C0110 | POWERPC_SVR_E500,
                   7158:     POWERPC_SVR_8544E_v11          = 0x803C0111 | POWERPC_SVR_E500,
                   7159: #define POWERPC_SVR_8545             POWERPC_SVR_8545_v21
                   7160:     POWERPC_SVR_8545_v20           = 0x80310220 | POWERPC_SVR_E500,
                   7161:     POWERPC_SVR_8545_v21           = 0x80310221 | POWERPC_SVR_E500,
                   7162: #define POWERPC_SVR_8545E            POWERPC_SVR_8545E_v21
                   7163:     POWERPC_SVR_8545E_v20          = 0x80390220 | POWERPC_SVR_E500,
                   7164:     POWERPC_SVR_8545E_v21          = 0x80390221 | POWERPC_SVR_E500,
                   7165: #define POWERPC_SVR_8547E            POWERPC_SVR_8547E_v21
                   7166:     POWERPC_SVR_8547E_v20          = 0x80390120 | POWERPC_SVR_E500,
                   7167:     POWERPC_SVR_8547E_v21          = 0x80390121 | POWERPC_SVR_E500,
                   7168: #define POWERPC_SVR_8548             POWERPC_SVR_8548_v21
                   7169:     POWERPC_SVR_8548_v10           = 0x80310010 | POWERPC_SVR_E500,
                   7170:     POWERPC_SVR_8548_v11           = 0x80310011 | POWERPC_SVR_E500,
                   7171:     POWERPC_SVR_8548_v20           = 0x80310020 | POWERPC_SVR_E500,
                   7172:     POWERPC_SVR_8548_v21           = 0x80310021 | POWERPC_SVR_E500,
                   7173: #define POWERPC_SVR_8548E            POWERPC_SVR_8548E_v21
                   7174:     POWERPC_SVR_8548E_v10          = 0x80390010 | POWERPC_SVR_E500,
                   7175:     POWERPC_SVR_8548E_v11          = 0x80390011 | POWERPC_SVR_E500,
                   7176:     POWERPC_SVR_8548E_v20          = 0x80390020 | POWERPC_SVR_E500,
                   7177:     POWERPC_SVR_8548E_v21          = 0x80390021 | POWERPC_SVR_E500,
                   7178: #define POWERPC_SVR_8555             POWERPC_SVR_8555_v11
                   7179:     POWERPC_SVR_8555_v10           = 0x80710010 | POWERPC_SVR_E500,
                   7180:     POWERPC_SVR_8555_v11           = 0x80710011 | POWERPC_SVR_E500,
                   7181: #define POWERPC_SVR_8555E            POWERPC_SVR_8555_v11
                   7182:     POWERPC_SVR_8555E_v10          = 0x80790010 | POWERPC_SVR_E500,
                   7183:     POWERPC_SVR_8555E_v11          = 0x80790011 | POWERPC_SVR_E500,
                   7184: #define POWERPC_SVR_8560             POWERPC_SVR_8560_v21
                   7185:     POWERPC_SVR_8560_v10           = 0x80700010 | POWERPC_SVR_E500,
                   7186:     POWERPC_SVR_8560_v20           = 0x80700020 | POWERPC_SVR_E500,
                   7187:     POWERPC_SVR_8560_v21           = 0x80700021 | POWERPC_SVR_E500,
                   7188:     POWERPC_SVR_8567               = 0x80750111 | POWERPC_SVR_E500,
                   7189:     POWERPC_SVR_8567E              = 0x807D0111 | POWERPC_SVR_E500,
                   7190:     POWERPC_SVR_8568               = 0x80750011 | POWERPC_SVR_E500,
                   7191:     POWERPC_SVR_8568E              = 0x807D0011 | POWERPC_SVR_E500,
                   7192:     POWERPC_SVR_8572               = 0x80E00010 | POWERPC_SVR_E500,
                   7193:     POWERPC_SVR_8572E              = 0x80E80010 | POWERPC_SVR_E500,
                   7194: #if 0
                   7195:     POWERPC_SVR_8610               = xxx,
1.1       root     7196: #endif
1.1.1.4   root     7197:     POWERPC_SVR_8641               = 0x80900021,
                   7198:     POWERPC_SVR_8641D              = 0x80900121,
                   7199: };
                   7200: 
                   7201: /*****************************************************************************/
                   7202: /* PowerPC CPU definitions                                                   */
                   7203: #define POWERPC_DEF_SVR(_name, _pvr, _svr, _type)                             \
                   7204:     {                                                                         \
                   7205:         .name        = _name,                                                 \
                   7206:         .pvr         = _pvr,                                                  \
                   7207:         .svr         = _svr,                                                  \
                   7208:         .insns_flags = glue(POWERPC_INSNS_,_type),                            \
                   7209:         .msr_mask    = glue(POWERPC_MSRM_,_type),                             \
                   7210:         .mmu_model   = glue(POWERPC_MMU_,_type),                              \
                   7211:         .excp_model  = glue(POWERPC_EXCP_,_type),                             \
                   7212:         .bus_model   = glue(POWERPC_INPUT_,_type),                            \
                   7213:         .bfd_mach    = glue(POWERPC_BFDM_,_type),                             \
                   7214:         .flags       = glue(POWERPC_FLAG_,_type),                             \
                   7215:         .init_proc   = &glue(init_proc_,_type),                               \
                   7216:         .check_pow   = &glue(check_pow_,_type),                               \
                   7217:     }
                   7218: #define POWERPC_DEF(_name, _pvr, _type)                                       \
                   7219: POWERPC_DEF_SVR(_name, _pvr, POWERPC_SVR_NONE, _type)
                   7220: 
                   7221: static const ppc_def_t ppc_defs[] = {
                   7222:     /* Embedded PowerPC                                                      */
                   7223:     /* PowerPC 401 family                                                    */
                   7224:     /* Generic PowerPC 401 */
                   7225:     POWERPC_DEF("401",           CPU_POWERPC_401,                    401),
                   7226:     /* PowerPC 401 cores                                                     */
                   7227:     /* PowerPC 401A1 */
                   7228:     POWERPC_DEF("401A1",         CPU_POWERPC_401A1,                  401),
                   7229:     /* PowerPC 401B2                                                         */
                   7230:     POWERPC_DEF("401B2",         CPU_POWERPC_401B2,                  401x2),
                   7231: #if defined (TODO)
                   7232:     /* PowerPC 401B3                                                         */
                   7233:     POWERPC_DEF("401B3",         CPU_POWERPC_401B3,                  401x3),
                   7234: #endif
                   7235:     /* PowerPC 401C2                                                         */
                   7236:     POWERPC_DEF("401C2",         CPU_POWERPC_401C2,                  401x2),
                   7237:     /* PowerPC 401D2                                                         */
                   7238:     POWERPC_DEF("401D2",         CPU_POWERPC_401D2,                  401x2),
                   7239:     /* PowerPC 401E2                                                         */
                   7240:     POWERPC_DEF("401E2",         CPU_POWERPC_401E2,                  401x2),
                   7241:     /* PowerPC 401F2                                                         */
                   7242:     POWERPC_DEF("401F2",         CPU_POWERPC_401F2,                  401x2),
                   7243:     /* PowerPC 401G2                                                         */
                   7244:     /* XXX: to be checked */
                   7245:     POWERPC_DEF("401G2",         CPU_POWERPC_401G2,                  401x2),
                   7246:     /* PowerPC 401 microcontrolers                                           */
                   7247: #if defined (TODO)
                   7248:     /* PowerPC 401GF                                                         */
                   7249:     POWERPC_DEF("401GF",         CPU_POWERPC_401GF,                  401),
                   7250: #endif
                   7251:     /* IOP480 (401 microcontroler)                                           */
                   7252:     POWERPC_DEF("IOP480",        CPU_POWERPC_IOP480,                 IOP480),
                   7253:     /* IBM Processor for Network Resources                                   */
                   7254:     POWERPC_DEF("Cobra",         CPU_POWERPC_COBRA,                  401),
                   7255: #if defined (TODO)
                   7256:     POWERPC_DEF("Xipchip",       CPU_POWERPC_XIPCHIP,                401),
                   7257: #endif
                   7258:     /* PowerPC 403 family                                                    */
                   7259:     /* Generic PowerPC 403                                                   */
                   7260:     POWERPC_DEF("403",           CPU_POWERPC_403,                    403),
                   7261:     /* PowerPC 403 microcontrolers                                           */
                   7262:     /* PowerPC 403 GA                                                        */
                   7263:     POWERPC_DEF("403GA",         CPU_POWERPC_403GA,                  403),
                   7264:     /* PowerPC 403 GB                                                        */
                   7265:     POWERPC_DEF("403GB",         CPU_POWERPC_403GB,                  403),
                   7266:     /* PowerPC 403 GC                                                        */
                   7267:     POWERPC_DEF("403GC",         CPU_POWERPC_403GC,                  403),
                   7268:     /* PowerPC 403 GCX                                                       */
                   7269:     POWERPC_DEF("403GCX",        CPU_POWERPC_403GCX,                 403GCX),
                   7270: #if defined (TODO)
                   7271:     /* PowerPC 403 GP                                                        */
                   7272:     POWERPC_DEF("403GP",         CPU_POWERPC_403GP,                  403),
                   7273: #endif
                   7274:     /* PowerPC 405 family                                                    */
                   7275:     /* Generic PowerPC 405                                                   */
                   7276:     POWERPC_DEF("405",           CPU_POWERPC_405,                    405),
                   7277:     /* PowerPC 405 cores                                                     */
                   7278: #if defined (TODO)
                   7279:     /* PowerPC 405 A3                                                        */
                   7280:     POWERPC_DEF("405A3",         CPU_POWERPC_405A3,                  405),
                   7281: #endif
                   7282: #if defined (TODO)
                   7283:     /* PowerPC 405 A4                                                        */
                   7284:     POWERPC_DEF("405A4",         CPU_POWERPC_405A4,                  405),
                   7285: #endif
                   7286: #if defined (TODO)
                   7287:     /* PowerPC 405 B3                                                        */
                   7288:     POWERPC_DEF("405B3",         CPU_POWERPC_405B3,                  405),
                   7289: #endif
                   7290: #if defined (TODO)
                   7291:     /* PowerPC 405 B4                                                        */
                   7292:     POWERPC_DEF("405B4",         CPU_POWERPC_405B4,                  405),
                   7293: #endif
                   7294: #if defined (TODO)
                   7295:     /* PowerPC 405 C3                                                        */
                   7296:     POWERPC_DEF("405C3",         CPU_POWERPC_405C3,                  405),
                   7297: #endif
                   7298: #if defined (TODO)
                   7299:     /* PowerPC 405 C4                                                        */
                   7300:     POWERPC_DEF("405C4",         CPU_POWERPC_405C4,                  405),
                   7301: #endif
                   7302:     /* PowerPC 405 D2                                                        */
                   7303:     POWERPC_DEF("405D2",         CPU_POWERPC_405D2,                  405),
                   7304: #if defined (TODO)
                   7305:     /* PowerPC 405 D3                                                        */
                   7306:     POWERPC_DEF("405D3",         CPU_POWERPC_405D3,                  405),
                   7307: #endif
                   7308:     /* PowerPC 405 D4                                                        */
                   7309:     POWERPC_DEF("405D4",         CPU_POWERPC_405D4,                  405),
                   7310: #if defined (TODO)
                   7311:     /* PowerPC 405 D5                                                        */
                   7312:     POWERPC_DEF("405D5",         CPU_POWERPC_405D5,                  405),
                   7313: #endif
                   7314: #if defined (TODO)
                   7315:     /* PowerPC 405 E4                                                        */
                   7316:     POWERPC_DEF("405E4",         CPU_POWERPC_405E4,                  405),
                   7317: #endif
                   7318: #if defined (TODO)
                   7319:     /* PowerPC 405 F4                                                        */
                   7320:     POWERPC_DEF("405F4",         CPU_POWERPC_405F4,                  405),
                   7321: #endif
                   7322: #if defined (TODO)
                   7323:     /* PowerPC 405 F5                                                        */
                   7324:     POWERPC_DEF("405F5",         CPU_POWERPC_405F5,                  405),
                   7325: #endif
                   7326: #if defined (TODO)
                   7327:     /* PowerPC 405 F6                                                        */
                   7328:     POWERPC_DEF("405F6",         CPU_POWERPC_405F6,                  405),
                   7329: #endif
                   7330:     /* PowerPC 405 microcontrolers                                           */
                   7331:     /* PowerPC 405 CR                                                        */
                   7332:     POWERPC_DEF("405CR",         CPU_POWERPC_405CR,                  405),
                   7333:     /* PowerPC 405 CRa                                                       */
                   7334:     POWERPC_DEF("405CRa",        CPU_POWERPC_405CRa,                 405),
                   7335:     /* PowerPC 405 CRb                                                       */
                   7336:     POWERPC_DEF("405CRb",        CPU_POWERPC_405CRb,                 405),
                   7337:     /* PowerPC 405 CRc                                                       */
                   7338:     POWERPC_DEF("405CRc",        CPU_POWERPC_405CRc,                 405),
                   7339:     /* PowerPC 405 EP                                                        */
                   7340:     POWERPC_DEF("405EP",         CPU_POWERPC_405EP,                  405),
                   7341: #if defined(TODO)
                   7342:     /* PowerPC 405 EXr                                                       */
                   7343:     POWERPC_DEF("405EXr",        CPU_POWERPC_405EXr,                 405),
                   7344: #endif
                   7345:     /* PowerPC 405 EZ                                                        */
                   7346:     POWERPC_DEF("405EZ",         CPU_POWERPC_405EZ,                  405),
                   7347: #if defined(TODO)
                   7348:     /* PowerPC 405 FX                                                        */
                   7349:     POWERPC_DEF("405FX",         CPU_POWERPC_405FX,                  405),
                   7350: #endif
                   7351:     /* PowerPC 405 GP                                                        */
                   7352:     POWERPC_DEF("405GP",         CPU_POWERPC_405GP,                  405),
                   7353:     /* PowerPC 405 GPa                                                       */
                   7354:     POWERPC_DEF("405GPa",        CPU_POWERPC_405GPa,                 405),
                   7355:     /* PowerPC 405 GPb                                                       */
                   7356:     POWERPC_DEF("405GPb",        CPU_POWERPC_405GPb,                 405),
                   7357:     /* PowerPC 405 GPc                                                       */
                   7358:     POWERPC_DEF("405GPc",        CPU_POWERPC_405GPc,                 405),
                   7359:     /* PowerPC 405 GPd                                                       */
                   7360:     POWERPC_DEF("405GPd",        CPU_POWERPC_405GPd,                 405),
                   7361:     /* PowerPC 405 GPe                                                       */
                   7362:     POWERPC_DEF("405GPe",        CPU_POWERPC_405GPe,                 405),
                   7363:     /* PowerPC 405 GPR                                                       */
                   7364:     POWERPC_DEF("405GPR",        CPU_POWERPC_405GPR,                 405),
                   7365: #if defined(TODO)
                   7366:     /* PowerPC 405 H                                                         */
                   7367:     POWERPC_DEF("405H",          CPU_POWERPC_405H,                   405),
                   7368: #endif
                   7369: #if defined(TODO)
                   7370:     /* PowerPC 405 L                                                         */
                   7371:     POWERPC_DEF("405L",          CPU_POWERPC_405L,                   405),
                   7372: #endif
                   7373:     /* PowerPC 405 LP                                                        */
                   7374:     POWERPC_DEF("405LP",         CPU_POWERPC_405LP,                  405),
                   7375: #if defined(TODO)
                   7376:     /* PowerPC 405 PM                                                        */
                   7377:     POWERPC_DEF("405PM",         CPU_POWERPC_405PM,                  405),
                   7378: #endif
                   7379: #if defined(TODO)
                   7380:     /* PowerPC 405 PS                                                        */
                   7381:     POWERPC_DEF("405PS",         CPU_POWERPC_405PS,                  405),
                   7382: #endif
                   7383: #if defined(TODO)
                   7384:     /* PowerPC 405 S                                                         */
                   7385:     POWERPC_DEF("405S",          CPU_POWERPC_405S,                   405),
                   7386: #endif
                   7387:     /* Npe405 H                                                              */
                   7388:     POWERPC_DEF("Npe405H",       CPU_POWERPC_NPE405H,                405),
                   7389:     /* Npe405 H2                                                             */
                   7390:     POWERPC_DEF("Npe405H2",      CPU_POWERPC_NPE405H2,               405),
                   7391:     /* Npe405 L                                                              */
                   7392:     POWERPC_DEF("Npe405L",       CPU_POWERPC_NPE405L,                405),
                   7393:     /* Npe4GS3                                                               */
                   7394:     POWERPC_DEF("Npe4GS3",       CPU_POWERPC_NPE4GS3,                405),
                   7395: #if defined (TODO)
                   7396:     POWERPC_DEF("Npcxx1",        CPU_POWERPC_NPCxx1,                 405),
                   7397: #endif
                   7398: #if defined (TODO)
                   7399:     POWERPC_DEF("Npr161",        CPU_POWERPC_NPR161,                 405),
                   7400: #endif
                   7401: #if defined (TODO)
                   7402:     /* PowerPC LC77700 (Sanyo)                                               */
                   7403:     POWERPC_DEF("LC77700",       CPU_POWERPC_LC77700,                405),
                   7404: #endif
                   7405:     /* PowerPC 401/403/405 based set-top-box microcontrolers                 */
                   7406: #if defined (TODO)
                   7407:     /* STB010000                                                             */
                   7408:     POWERPC_DEF("STB01000",      CPU_POWERPC_STB01000,               401x2),
                   7409: #endif
                   7410: #if defined (TODO)
                   7411:     /* STB01010                                                              */
                   7412:     POWERPC_DEF("STB01010",      CPU_POWERPC_STB01010,               401x2),
                   7413: #endif
                   7414: #if defined (TODO)
                   7415:     /* STB0210                                                               */
                   7416:     POWERPC_DEF("STB0210",       CPU_POWERPC_STB0210,                401x3),
                   7417: #endif
                   7418:     /* STB03xx                                                               */
                   7419:     POWERPC_DEF("STB03",         CPU_POWERPC_STB03,                  405),
                   7420: #if defined (TODO)
                   7421:     /* STB043x                                                               */
                   7422:     POWERPC_DEF("STB043",        CPU_POWERPC_STB043,                 405),
                   7423: #endif
                   7424: #if defined (TODO)
                   7425:     /* STB045x                                                               */
                   7426:     POWERPC_DEF("STB045",        CPU_POWERPC_STB045,                 405),
                   7427: #endif
                   7428:     /* STB04xx                                                               */
                   7429:     POWERPC_DEF("STB04",         CPU_POWERPC_STB04,                  405),
                   7430:     /* STB25xx                                                               */
                   7431:     POWERPC_DEF("STB25",         CPU_POWERPC_STB25,                  405),
                   7432: #if defined (TODO)
                   7433:     /* STB130                                                                */
                   7434:     POWERPC_DEF("STB130",        CPU_POWERPC_STB130,                 405),
                   7435: #endif
                   7436:     /* Xilinx PowerPC 405 cores                                              */
                   7437:     POWERPC_DEF("x2vp4",         CPU_POWERPC_X2VP4,                  405),
                   7438:     POWERPC_DEF("x2vp7",         CPU_POWERPC_X2VP7,                  405),
                   7439:     POWERPC_DEF("x2vp20",        CPU_POWERPC_X2VP20,                 405),
                   7440:     POWERPC_DEF("x2vp50",        CPU_POWERPC_X2VP50,                 405),
                   7441: #if defined (TODO)
                   7442:     /* Zarlink ZL10310                                                       */
                   7443:     POWERPC_DEF("zl10310",       CPU_POWERPC_ZL10310,                405),
                   7444: #endif
                   7445: #if defined (TODO)
                   7446:     /* Zarlink ZL10311                                                       */
                   7447:     POWERPC_DEF("zl10311",       CPU_POWERPC_ZL10311,                405),
                   7448: #endif
                   7449: #if defined (TODO)
                   7450:     /* Zarlink ZL10320                                                       */
                   7451:     POWERPC_DEF("zl10320",       CPU_POWERPC_ZL10320,                405),
                   7452: #endif
                   7453: #if defined (TODO)
                   7454:     /* Zarlink ZL10321                                                       */
                   7455:     POWERPC_DEF("zl10321",       CPU_POWERPC_ZL10321,                405),
                   7456: #endif
                   7457:     /* PowerPC 440 family                                                    */
                   7458: #if defined(TODO_USER_ONLY)
                   7459:     /* Generic PowerPC 440                                                   */
                   7460:     POWERPC_DEF("440",           CPU_POWERPC_440,                    440GP),
                   7461: #endif
                   7462:     /* PowerPC 440 cores                                                     */
                   7463: #if defined (TODO)
                   7464:     /* PowerPC 440 A4                                                        */
                   7465:     POWERPC_DEF("440A4",         CPU_POWERPC_440A4,                  440x4),
                   7466: #endif
                   7467: #if defined (TODO)
                   7468:     /* PowerPC 440 A5                                                        */
                   7469:     POWERPC_DEF("440A5",         CPU_POWERPC_440A5,                  440x5),
                   7470: #endif
                   7471: #if defined (TODO)
                   7472:     /* PowerPC 440 B4                                                        */
                   7473:     POWERPC_DEF("440B4",         CPU_POWERPC_440B4,                  440x4),
                   7474: #endif
                   7475: #if defined (TODO)
                   7476:     /* PowerPC 440 G4                                                        */
                   7477:     POWERPC_DEF("440G4",         CPU_POWERPC_440G4,                  440x4),
                   7478: #endif
                   7479: #if defined (TODO)
                   7480:     /* PowerPC 440 F5                                                        */
                   7481:     POWERPC_DEF("440F5",         CPU_POWERPC_440F5,                  440x5),
                   7482: #endif
                   7483: #if defined (TODO)
                   7484:     /* PowerPC 440 G5                                                        */
                   7485:     POWERPC_DEF("440G5",         CPU_POWERPC_440G5,                  440x5),
                   7486: #endif
                   7487: #if defined (TODO)
                   7488:     /* PowerPC 440H4                                                         */
                   7489:     POWERPC_DEF("440H4",         CPU_POWERPC_440H4,                  440x4),
                   7490: #endif
                   7491: #if defined (TODO)
                   7492:     /* PowerPC 440H6                                                         */
                   7493:     POWERPC_DEF("440H6",         CPU_POWERPC_440H6,                  440Gx5),
                   7494: #endif
                   7495:     /* PowerPC 440 microcontrolers                                           */
                   7496: #if defined(TODO_USER_ONLY)
                   7497:     /* PowerPC 440 EP                                                        */
                   7498:     POWERPC_DEF("440EP",         CPU_POWERPC_440EP,                  440EP),
                   7499: #endif
                   7500: #if defined(TODO_USER_ONLY)
                   7501:     /* PowerPC 440 EPa                                                       */
                   7502:     POWERPC_DEF("440EPa",        CPU_POWERPC_440EPa,                 440EP),
                   7503: #endif
                   7504: #if defined(TODO_USER_ONLY)
                   7505:     /* PowerPC 440 EPb                                                       */
                   7506:     POWERPC_DEF("440EPb",        CPU_POWERPC_440EPb,                 440EP),
                   7507: #endif
                   7508: #if defined(TODO_USER_ONLY)
                   7509:     /* PowerPC 440 EPX                                                       */
                   7510:     POWERPC_DEF("440EPX",        CPU_POWERPC_440EPX,                 440EP),
                   7511: #endif
                   7512: #if defined(TODO_USER_ONLY)
                   7513:     /* PowerPC 440 GP                                                        */
                   7514:     POWERPC_DEF("440GP",         CPU_POWERPC_440GP,                  440GP),
                   7515: #endif
                   7516: #if defined(TODO_USER_ONLY)
                   7517:     /* PowerPC 440 GPb                                                       */
                   7518:     POWERPC_DEF("440GPb",        CPU_POWERPC_440GPb,                 440GP),
                   7519: #endif
                   7520: #if defined(TODO_USER_ONLY)
                   7521:     /* PowerPC 440 GPc                                                       */
                   7522:     POWERPC_DEF("440GPc",        CPU_POWERPC_440GPc,                 440GP),
                   7523: #endif
                   7524: #if defined(TODO_USER_ONLY)
                   7525:     /* PowerPC 440 GR                                                        */
                   7526:     POWERPC_DEF("440GR",         CPU_POWERPC_440GR,                  440x5),
                   7527: #endif
                   7528: #if defined(TODO_USER_ONLY)
                   7529:     /* PowerPC 440 GRa                                                       */
                   7530:     POWERPC_DEF("440GRa",        CPU_POWERPC_440GRa,                 440x5),
                   7531: #endif
                   7532: #if defined(TODO_USER_ONLY)
                   7533:     /* PowerPC 440 GRX                                                       */
                   7534:     POWERPC_DEF("440GRX",        CPU_POWERPC_440GRX,                 440x5),
                   7535: #endif
                   7536: #if defined(TODO_USER_ONLY)
                   7537:     /* PowerPC 440 GX                                                        */
                   7538:     POWERPC_DEF("440GX",         CPU_POWERPC_440GX,                  440EP),
                   7539: #endif
                   7540: #if defined(TODO_USER_ONLY)
                   7541:     /* PowerPC 440 GXa                                                       */
                   7542:     POWERPC_DEF("440GXa",        CPU_POWERPC_440GXa,                 440EP),
                   7543: #endif
                   7544: #if defined(TODO_USER_ONLY)
                   7545:     /* PowerPC 440 GXb                                                       */
                   7546:     POWERPC_DEF("440GXb",        CPU_POWERPC_440GXb,                 440EP),
                   7547: #endif
                   7548: #if defined(TODO_USER_ONLY)
                   7549:     /* PowerPC 440 GXc                                                       */
                   7550:     POWERPC_DEF("440GXc",        CPU_POWERPC_440GXc,                 440EP),
                   7551: #endif
                   7552: #if defined(TODO_USER_ONLY)
                   7553:     /* PowerPC 440 GXf                                                       */
                   7554:     POWERPC_DEF("440GXf",        CPU_POWERPC_440GXf,                 440EP),
                   7555: #endif
                   7556: #if defined(TODO)
                   7557:     /* PowerPC 440 S                                                         */
                   7558:     POWERPC_DEF("440S",          CPU_POWERPC_440S,                   440),
                   7559: #endif
                   7560: #if defined(TODO_USER_ONLY)
                   7561:     /* PowerPC 440 SP                                                        */
                   7562:     POWERPC_DEF("440SP",         CPU_POWERPC_440SP,                  440EP),
                   7563: #endif
                   7564: #if defined(TODO_USER_ONLY)
                   7565:     /* PowerPC 440 SP2                                                       */
                   7566:     POWERPC_DEF("440SP2",        CPU_POWERPC_440SP2,                 440EP),
                   7567: #endif
                   7568: #if defined(TODO_USER_ONLY)
                   7569:     /* PowerPC 440 SPE                                                       */
                   7570:     POWERPC_DEF("440SPE",        CPU_POWERPC_440SPE,                 440EP),
                   7571: #endif
                   7572:     /* PowerPC 460 family                                                    */
                   7573: #if defined (TODO)
                   7574:     /* Generic PowerPC 464                                                   */
                   7575:     POWERPC_DEF("464",           CPU_POWERPC_464,                    460),
                   7576: #endif
                   7577:     /* PowerPC 464 microcontrolers                                           */
                   7578: #if defined (TODO)
                   7579:     /* PowerPC 464H90                                                        */
                   7580:     POWERPC_DEF("464H90",        CPU_POWERPC_464H90,                 460),
                   7581: #endif
                   7582: #if defined (TODO)
                   7583:     /* PowerPC 464H90F                                                       */
                   7584:     POWERPC_DEF("464H90F",       CPU_POWERPC_464H90F,                460F),
                   7585: #endif
                   7586:     /* Freescale embedded PowerPC cores                                      */
                   7587:     /* MPC5xx family (aka RCPU)                                              */
                   7588: #if defined(TODO_USER_ONLY)
                   7589:     /* Generic MPC5xx core                                                   */
                   7590:     POWERPC_DEF("MPC5xx",        CPU_POWERPC_MPC5xx,                 MPC5xx),
                   7591: #endif
                   7592: #if defined(TODO_USER_ONLY)
                   7593:     /* Codename for MPC5xx core                                              */
                   7594:     POWERPC_DEF("RCPU",          CPU_POWERPC_MPC5xx,                 MPC5xx),
                   7595: #endif
                   7596:     /* MPC5xx microcontrollers                                               */
                   7597: #if defined(TODO_USER_ONLY)
                   7598:     /* MGT560                                                                */
                   7599:     POWERPC_DEF("MGT560",        CPU_POWERPC_MGT560,                 MPC5xx),
                   7600: #endif
                   7601: #if defined(TODO_USER_ONLY)
                   7602:     /* MPC509                                                                */
                   7603:     POWERPC_DEF("MPC509",        CPU_POWERPC_MPC509,                 MPC5xx),
                   7604: #endif
                   7605: #if defined(TODO_USER_ONLY)
                   7606:     /* MPC533                                                                */
                   7607:     POWERPC_DEF("MPC533",        CPU_POWERPC_MPC533,                 MPC5xx),
                   7608: #endif
                   7609: #if defined(TODO_USER_ONLY)
                   7610:     /* MPC534                                                                */
                   7611:     POWERPC_DEF("MPC534",        CPU_POWERPC_MPC534,                 MPC5xx),
                   7612: #endif
                   7613: #if defined(TODO_USER_ONLY)
                   7614:     /* MPC555                                                                */
                   7615:     POWERPC_DEF("MPC555",        CPU_POWERPC_MPC555,                 MPC5xx),
                   7616: #endif
                   7617: #if defined(TODO_USER_ONLY)
                   7618:     /* MPC556                                                                */
                   7619:     POWERPC_DEF("MPC556",        CPU_POWERPC_MPC556,                 MPC5xx),
                   7620: #endif
                   7621: #if defined(TODO_USER_ONLY)
                   7622:     /* MPC560                                                                */
                   7623:     POWERPC_DEF("MPC560",        CPU_POWERPC_MPC560,                 MPC5xx),
                   7624: #endif
                   7625: #if defined(TODO_USER_ONLY)
                   7626:     /* MPC561                                                                */
                   7627:     POWERPC_DEF("MPC561",        CPU_POWERPC_MPC561,                 MPC5xx),
                   7628: #endif
                   7629: #if defined(TODO_USER_ONLY)
                   7630:     /* MPC562                                                                */
                   7631:     POWERPC_DEF("MPC562",        CPU_POWERPC_MPC562,                 MPC5xx),
                   7632: #endif
                   7633: #if defined(TODO_USER_ONLY)
                   7634:     /* MPC563                                                                */
                   7635:     POWERPC_DEF("MPC563",        CPU_POWERPC_MPC563,                 MPC5xx),
                   7636: #endif
                   7637: #if defined(TODO_USER_ONLY)
                   7638:     /* MPC564                                                                */
                   7639:     POWERPC_DEF("MPC564",        CPU_POWERPC_MPC564,                 MPC5xx),
                   7640: #endif
                   7641: #if defined(TODO_USER_ONLY)
                   7642:     /* MPC565                                                                */
                   7643:     POWERPC_DEF("MPC565",        CPU_POWERPC_MPC565,                 MPC5xx),
                   7644: #endif
                   7645: #if defined(TODO_USER_ONLY)
                   7646:     /* MPC566                                                                */
                   7647:     POWERPC_DEF("MPC566",        CPU_POWERPC_MPC566,                 MPC5xx),
                   7648: #endif
                   7649:     /* MPC8xx family (aka PowerQUICC)                                        */
                   7650: #if defined(TODO_USER_ONLY)
                   7651:     /* Generic MPC8xx core                                                   */
                   7652:     POWERPC_DEF("MPC8xx",        CPU_POWERPC_MPC8xx,                 MPC8xx),
                   7653: #endif
                   7654: #if defined(TODO_USER_ONLY)
                   7655:     /* Codename for MPC8xx core                                              */
                   7656:     POWERPC_DEF("PowerQUICC",    CPU_POWERPC_MPC8xx,                 MPC8xx),
                   7657: #endif
                   7658:     /* MPC8xx microcontrollers                                               */
                   7659: #if defined(TODO_USER_ONLY)
                   7660:     /* MGT823                                                                */
                   7661:     POWERPC_DEF("MGT823",        CPU_POWERPC_MGT823,                 MPC8xx),
                   7662: #endif
                   7663: #if defined(TODO_USER_ONLY)
                   7664:     /* MPC821                                                                */
                   7665:     POWERPC_DEF("MPC821",        CPU_POWERPC_MPC821,                 MPC8xx),
                   7666: #endif
                   7667: #if defined(TODO_USER_ONLY)
                   7668:     /* MPC823                                                                */
                   7669:     POWERPC_DEF("MPC823",        CPU_POWERPC_MPC823,                 MPC8xx),
                   7670: #endif
                   7671: #if defined(TODO_USER_ONLY)
                   7672:     /* MPC850                                                                */
                   7673:     POWERPC_DEF("MPC850",        CPU_POWERPC_MPC850,                 MPC8xx),
                   7674: #endif
                   7675: #if defined(TODO_USER_ONLY)
                   7676:     /* MPC852T                                                               */
                   7677:     POWERPC_DEF("MPC852T",       CPU_POWERPC_MPC852T,                MPC8xx),
                   7678: #endif
                   7679: #if defined(TODO_USER_ONLY)
                   7680:     /* MPC855T                                                               */
                   7681:     POWERPC_DEF("MPC855T",       CPU_POWERPC_MPC855T,                MPC8xx),
                   7682: #endif
                   7683: #if defined(TODO_USER_ONLY)
                   7684:     /* MPC857                                                                */
                   7685:     POWERPC_DEF("MPC857",        CPU_POWERPC_MPC857,                 MPC8xx),
                   7686: #endif
                   7687: #if defined(TODO_USER_ONLY)
                   7688:     /* MPC859                                                                */
                   7689:     POWERPC_DEF("MPC859",        CPU_POWERPC_MPC859,                 MPC8xx),
                   7690: #endif
                   7691: #if defined(TODO_USER_ONLY)
                   7692:     /* MPC860                                                                */
                   7693:     POWERPC_DEF("MPC860",        CPU_POWERPC_MPC860,                 MPC8xx),
                   7694: #endif
                   7695: #if defined(TODO_USER_ONLY)
                   7696:     /* MPC862                                                                */
                   7697:     POWERPC_DEF("MPC862",        CPU_POWERPC_MPC862,                 MPC8xx),
                   7698: #endif
                   7699: #if defined(TODO_USER_ONLY)
                   7700:     /* MPC866                                                                */
                   7701:     POWERPC_DEF("MPC866",        CPU_POWERPC_MPC866,                 MPC8xx),
                   7702: #endif
                   7703: #if defined(TODO_USER_ONLY)
                   7704:     /* MPC870                                                                */
                   7705:     POWERPC_DEF("MPC870",        CPU_POWERPC_MPC870,                 MPC8xx),
                   7706: #endif
                   7707: #if defined(TODO_USER_ONLY)
                   7708:     /* MPC875                                                                */
                   7709:     POWERPC_DEF("MPC875",        CPU_POWERPC_MPC875,                 MPC8xx),
                   7710: #endif
                   7711: #if defined(TODO_USER_ONLY)
                   7712:     /* MPC880                                                                */
                   7713:     POWERPC_DEF("MPC880",        CPU_POWERPC_MPC880,                 MPC8xx),
                   7714: #endif
                   7715: #if defined(TODO_USER_ONLY)
                   7716:     /* MPC885                                                                */
                   7717:     POWERPC_DEF("MPC885",        CPU_POWERPC_MPC885,                 MPC8xx),
                   7718: #endif
                   7719:     /* MPC82xx family (aka PowerQUICC-II)                                    */
                   7720:     /* Generic MPC52xx core                                                  */
                   7721:     POWERPC_DEF_SVR("MPC52xx",
                   7722:                     CPU_POWERPC_MPC52xx,      POWERPC_SVR_52xx,      G2LE),
                   7723:     /* Generic MPC82xx core                                                  */
                   7724:     POWERPC_DEF("MPC82xx",       CPU_POWERPC_MPC82xx,                G2),
                   7725:     /* Codename for MPC82xx                                                  */
                   7726:     POWERPC_DEF("PowerQUICC-II", CPU_POWERPC_MPC82xx,                G2),
                   7727:     /* PowerPC G2 core                                                       */
                   7728:     POWERPC_DEF("G2",            CPU_POWERPC_G2,                     G2),
                   7729:     /* PowerPC G2 H4 core                                                    */
                   7730:     POWERPC_DEF("G2H4",          CPU_POWERPC_G2H4,                   G2),
                   7731:     /* PowerPC G2 GP core                                                    */
                   7732:     POWERPC_DEF("G2GP",          CPU_POWERPC_G2gp,                   G2),
                   7733:     /* PowerPC G2 LS core                                                    */
                   7734:     POWERPC_DEF("G2LS",          CPU_POWERPC_G2ls,                   G2),
                   7735:     /* PowerPC G2 HiP3 core                                                  */
                   7736:     POWERPC_DEF("G2HiP3",        CPU_POWERPC_G2_HIP3,                G2),
                   7737:     /* PowerPC G2 HiP4 core                                                  */
                   7738:     POWERPC_DEF("G2HiP4",        CPU_POWERPC_G2_HIP4,                G2),
                   7739:     /* PowerPC MPC603 core                                                   */
                   7740:     POWERPC_DEF("MPC603",        CPU_POWERPC_MPC603,                 603E),
                   7741:     /* PowerPC G2le core (same as G2 plus little-endian mode support)        */
                   7742:     POWERPC_DEF("G2le",          CPU_POWERPC_G2LE,                   G2LE),
                   7743:     /* PowerPC G2LE GP core                                                  */
                   7744:     POWERPC_DEF("G2leGP",        CPU_POWERPC_G2LEgp,                 G2LE),
                   7745:     /* PowerPC G2LE LS core                                                  */
                   7746:     POWERPC_DEF("G2leLS",        CPU_POWERPC_G2LEls,                 G2LE),
                   7747:     /* PowerPC G2LE GP1 core                                                 */
                   7748:     POWERPC_DEF("G2leGP1",       CPU_POWERPC_G2LEgp1,                G2LE),
                   7749:     /* PowerPC G2LE GP3 core                                                 */
                   7750:     POWERPC_DEF("G2leGP3",       CPU_POWERPC_G2LEgp1,                G2LE),
                   7751:     /* PowerPC MPC603 microcontrollers                                       */
                   7752:     /* MPC8240                                                               */
                   7753:     POWERPC_DEF("MPC8240",       CPU_POWERPC_MPC8240,                603E),
                   7754:     /* PowerPC G2 microcontrollers                                           */
                   7755: #if defined(TODO)
                   7756:     /* MPC5121                                                               */
                   7757:     POWERPC_DEF_SVR("MPC5121",
                   7758:                     CPU_POWERPC_MPC5121,      POWERPC_SVR_5121,      G2LE),
                   7759: #endif
                   7760:     /* MPC5200                                                               */
                   7761:     POWERPC_DEF_SVR("MPC5200",
                   7762:                     CPU_POWERPC_MPC5200,      POWERPC_SVR_5200,      G2LE),
                   7763:     /* MPC5200 v1.0                                                          */
                   7764:     POWERPC_DEF_SVR("MPC5200_v10",
                   7765:                     CPU_POWERPC_MPC5200_v10,  POWERPC_SVR_5200_v10,  G2LE),
                   7766:     /* MPC5200 v1.1                                                          */
                   7767:     POWERPC_DEF_SVR("MPC5200_v11",
                   7768:                     CPU_POWERPC_MPC5200_v11,  POWERPC_SVR_5200_v11,  G2LE),
                   7769:     /* MPC5200 v1.2                                                          */
                   7770:     POWERPC_DEF_SVR("MPC5200_v12",
                   7771:                     CPU_POWERPC_MPC5200_v12,  POWERPC_SVR_5200_v12,  G2LE),
                   7772:     /* MPC5200B                                                              */
                   7773:     POWERPC_DEF_SVR("MPC5200B",
                   7774:                     CPU_POWERPC_MPC5200B,     POWERPC_SVR_5200B,     G2LE),
                   7775:     /* MPC5200B v2.0                                                         */
                   7776:     POWERPC_DEF_SVR("MPC5200B_v20",
                   7777:                     CPU_POWERPC_MPC5200B_v20, POWERPC_SVR_5200B_v20, G2LE),
                   7778:     /* MPC5200B v2.1                                                         */
                   7779:     POWERPC_DEF_SVR("MPC5200B_v21",
                   7780:                     CPU_POWERPC_MPC5200B_v21, POWERPC_SVR_5200B_v21, G2LE),
                   7781:     /* MPC8241                                                               */
                   7782:     POWERPC_DEF("MPC8241",       CPU_POWERPC_MPC8241,                G2),
                   7783:     /* MPC8245                                                               */
                   7784:     POWERPC_DEF("MPC8245",       CPU_POWERPC_MPC8245,                G2),
                   7785:     /* MPC8247                                                               */
                   7786:     POWERPC_DEF("MPC8247",       CPU_POWERPC_MPC8247,                G2LE),
                   7787:     /* MPC8248                                                               */
                   7788:     POWERPC_DEF("MPC8248",       CPU_POWERPC_MPC8248,                G2LE),
                   7789:     /* MPC8250                                                               */
                   7790:     POWERPC_DEF("MPC8250",       CPU_POWERPC_MPC8250,                G2),
                   7791:     /* MPC8250 HiP3                                                          */
                   7792:     POWERPC_DEF("MPC8250_HiP3",  CPU_POWERPC_MPC8250_HiP3,           G2),
                   7793:     /* MPC8250 HiP4                                                          */
                   7794:     POWERPC_DEF("MPC8250_HiP4",  CPU_POWERPC_MPC8250_HiP4,           G2),
                   7795:     /* MPC8255                                                               */
                   7796:     POWERPC_DEF("MPC8255",       CPU_POWERPC_MPC8255,                G2),
                   7797:     /* MPC8255 HiP3                                                          */
                   7798:     POWERPC_DEF("MPC8255_HiP3",  CPU_POWERPC_MPC8255_HiP3,           G2),
                   7799:     /* MPC8255 HiP4                                                          */
                   7800:     POWERPC_DEF("MPC8255_HiP4",  CPU_POWERPC_MPC8255_HiP4,           G2),
                   7801:     /* MPC8260                                                               */
                   7802:     POWERPC_DEF("MPC8260",       CPU_POWERPC_MPC8260,                G2),
                   7803:     /* MPC8260 HiP3                                                          */
                   7804:     POWERPC_DEF("MPC8260_HiP3",  CPU_POWERPC_MPC8260_HiP3,           G2),
                   7805:     /* MPC8260 HiP4                                                          */
                   7806:     POWERPC_DEF("MPC8260_HiP4",  CPU_POWERPC_MPC8260_HiP4,           G2),
                   7807:     /* MPC8264                                                               */
                   7808:     POWERPC_DEF("MPC8264",       CPU_POWERPC_MPC8264,                G2),
                   7809:     /* MPC8264 HiP3                                                          */
                   7810:     POWERPC_DEF("MPC8264_HiP3",  CPU_POWERPC_MPC8264_HiP3,           G2),
                   7811:     /* MPC8264 HiP4                                                          */
                   7812:     POWERPC_DEF("MPC8264_HiP4",  CPU_POWERPC_MPC8264_HiP4,           G2),
                   7813:     /* MPC8265                                                               */
                   7814:     POWERPC_DEF("MPC8265",       CPU_POWERPC_MPC8265,                G2),
                   7815:     /* MPC8265 HiP3                                                          */
                   7816:     POWERPC_DEF("MPC8265_HiP3",  CPU_POWERPC_MPC8265_HiP3,           G2),
                   7817:     /* MPC8265 HiP4                                                          */
                   7818:     POWERPC_DEF("MPC8265_HiP4",  CPU_POWERPC_MPC8265_HiP4,           G2),
                   7819:     /* MPC8266                                                               */
                   7820:     POWERPC_DEF("MPC8266",       CPU_POWERPC_MPC8266,                G2),
                   7821:     /* MPC8266 HiP3                                                          */
                   7822:     POWERPC_DEF("MPC8266_HiP3",  CPU_POWERPC_MPC8266_HiP3,           G2),
                   7823:     /* MPC8266 HiP4                                                          */
                   7824:     POWERPC_DEF("MPC8266_HiP4",  CPU_POWERPC_MPC8266_HiP4,           G2),
                   7825:     /* MPC8270                                                               */
                   7826:     POWERPC_DEF("MPC8270",       CPU_POWERPC_MPC8270,                G2LE),
                   7827:     /* MPC8271                                                               */
                   7828:     POWERPC_DEF("MPC8271",       CPU_POWERPC_MPC8271,                G2LE),
                   7829:     /* MPC8272                                                               */
                   7830:     POWERPC_DEF("MPC8272",       CPU_POWERPC_MPC8272,                G2LE),
                   7831:     /* MPC8275                                                               */
                   7832:     POWERPC_DEF("MPC8275",       CPU_POWERPC_MPC8275,                G2LE),
                   7833:     /* MPC8280                                                               */
                   7834:     POWERPC_DEF("MPC8280",       CPU_POWERPC_MPC8280,                G2LE),
                   7835:     /* e200 family                                                           */
                   7836:     /* Generic PowerPC e200 core                                             */
                   7837:     POWERPC_DEF("e200",          CPU_POWERPC_e200,                   e200),
                   7838:     /* Generic MPC55xx core                                                  */
                   7839: #if defined (TODO)
                   7840:     POWERPC_DEF_SVR("MPC55xx",
                   7841:                     CPU_POWERPC_MPC55xx,      POWERPC_SVR_55xx,      e200),
                   7842: #endif
                   7843: #if defined (TODO)
                   7844:     /* PowerPC e200z0 core                                                   */
                   7845:     POWERPC_DEF("e200z0",        CPU_POWERPC_e200z0,                 e200),
                   7846: #endif
                   7847: #if defined (TODO)
                   7848:     /* PowerPC e200z1 core                                                   */
                   7849:     POWERPC_DEF("e200z1",        CPU_POWERPC_e200z1,                 e200),
                   7850: #endif
                   7851: #if defined (TODO)
                   7852:     /* PowerPC e200z3 core                                                   */
                   7853:     POWERPC_DEF("e200z3",        CPU_POWERPC_e200z3,                 e200),
                   7854: #endif
                   7855:     /* PowerPC e200z5 core                                                   */
                   7856:     POWERPC_DEF("e200z5",        CPU_POWERPC_e200z5,                 e200),
                   7857:     /* PowerPC e200z6 core                                                   */
                   7858:     POWERPC_DEF("e200z6",        CPU_POWERPC_e200z6,                 e200),
                   7859:     /* PowerPC e200 microcontrollers                                         */
                   7860: #if defined (TODO)
                   7861:     /* MPC5514E                                                              */
                   7862:     POWERPC_DEF_SVR("MPC5514E",
                   7863:                     CPU_POWERPC_MPC5514E,     POWERPC_SVR_5514E,     e200),
                   7864: #endif
                   7865: #if defined (TODO)
                   7866:     /* MPC5514E v0                                                           */
                   7867:     POWERPC_DEF_SVR("MPC5514E_v0",
                   7868:                     CPU_POWERPC_MPC5514E_v0,  POWERPC_SVR_5514E_v0,  e200),
                   7869: #endif
                   7870: #if defined (TODO)
                   7871:     /* MPC5514E v1                                                           */
                   7872:     POWERPC_DEF_SVR("MPC5514E_v1",
                   7873:                     CPU_POWERPC_MPC5514E_v1,  POWERPC_SVR_5514E_v1,  e200),
                   7874: #endif
                   7875: #if defined (TODO)
                   7876:     /* MPC5514G                                                              */
                   7877:     POWERPC_DEF_SVR("MPC5514G",
                   7878:                     CPU_POWERPC_MPC5514G,     POWERPC_SVR_5514G,     e200),
                   7879: #endif
                   7880: #if defined (TODO)
                   7881:     /* MPC5514G v0                                                           */
                   7882:     POWERPC_DEF_SVR("MPC5514G_v0",
                   7883:                     CPU_POWERPC_MPC5514G_v0,  POWERPC_SVR_5514G_v0,  e200),
                   7884: #endif
                   7885: #if defined (TODO)
                   7886:     /* MPC5514G v1                                                           */
                   7887:     POWERPC_DEF_SVR("MPC5514G_v1",
                   7888:                     CPU_POWERPC_MPC5514G_v1,  POWERPC_SVR_5514G_v1,  e200),
                   7889: #endif
                   7890: #if defined (TODO)
                   7891:     /* MPC5515S                                                              */
                   7892:     POWERPC_DEF_SVR("MPC5515S",
                   7893:                     CPU_POWERPC_MPC5515S,     POWERPC_SVR_5515S,     e200),
                   7894: #endif
                   7895: #if defined (TODO)
                   7896:     /* MPC5516E                                                              */
                   7897:     POWERPC_DEF_SVR("MPC5516E",
                   7898:                     CPU_POWERPC_MPC5516E,     POWERPC_SVR_5516E,     e200),
                   7899: #endif
                   7900: #if defined (TODO)
                   7901:     /* MPC5516E v0                                                           */
                   7902:     POWERPC_DEF_SVR("MPC5516E_v0",
                   7903:                     CPU_POWERPC_MPC5516E_v0,  POWERPC_SVR_5516E_v0,  e200),
                   7904: #endif
                   7905: #if defined (TODO)
                   7906:     /* MPC5516E v1                                                           */
                   7907:     POWERPC_DEF_SVR("MPC5516E_v1",
                   7908:                     CPU_POWERPC_MPC5516E_v1,  POWERPC_SVR_5516E_v1,  e200),
                   7909: #endif
                   7910: #if defined (TODO)
                   7911:     /* MPC5516G                                                              */
                   7912:     POWERPC_DEF_SVR("MPC5516G",
                   7913:                     CPU_POWERPC_MPC5516G,     POWERPC_SVR_5516G,     e200),
                   7914: #endif
                   7915: #if defined (TODO)
                   7916:     /* MPC5516G v0                                                           */
                   7917:     POWERPC_DEF_SVR("MPC5516G_v0",
                   7918:                     CPU_POWERPC_MPC5516G_v0,  POWERPC_SVR_5516G_v0,  e200),
                   7919: #endif
                   7920: #if defined (TODO)
                   7921:     /* MPC5516G v1                                                           */
                   7922:     POWERPC_DEF_SVR("MPC5516G_v1",
                   7923:                     CPU_POWERPC_MPC5516G_v1,  POWERPC_SVR_5516G_v1,  e200),
                   7924: #endif
                   7925: #if defined (TODO)
                   7926:     /* MPC5516S                                                              */
                   7927:     POWERPC_DEF_SVR("MPC5516S",
                   7928:                     CPU_POWERPC_MPC5516S,     POWERPC_SVR_5516S,     e200),
                   7929: #endif
                   7930: #if defined (TODO)
                   7931:     /* MPC5533                                                               */
                   7932:     POWERPC_DEF_SVR("MPC5533",
                   7933:                     CPU_POWERPC_MPC5533,      POWERPC_SVR_5533,      e200),
                   7934: #endif
                   7935: #if defined (TODO)
                   7936:     /* MPC5534                                                               */
                   7937:     POWERPC_DEF_SVR("MPC5534",
                   7938:                     CPU_POWERPC_MPC5534,      POWERPC_SVR_5534,      e200),
                   7939: #endif
                   7940: #if defined (TODO)
                   7941:     /* MPC5553                                                               */
                   7942:     POWERPC_DEF_SVR("MPC5553",
                   7943:                     CPU_POWERPC_MPC5553,      POWERPC_SVR_5553,      e200),
                   7944: #endif
                   7945: #if defined (TODO)
                   7946:     /* MPC5554                                                               */
                   7947:     POWERPC_DEF_SVR("MPC5554",
                   7948:                     CPU_POWERPC_MPC5554,      POWERPC_SVR_5554,      e200),
                   7949: #endif
                   7950: #if defined (TODO)
                   7951:     /* MPC5561                                                               */
                   7952:     POWERPC_DEF_SVR("MPC5561",
                   7953:                     CPU_POWERPC_MPC5561,      POWERPC_SVR_5561,      e200),
                   7954: #endif
                   7955: #if defined (TODO)
                   7956:     /* MPC5565                                                               */
                   7957:     POWERPC_DEF_SVR("MPC5565",
                   7958:                     CPU_POWERPC_MPC5565,      POWERPC_SVR_5565,      e200),
                   7959: #endif
                   7960: #if defined (TODO)
                   7961:     /* MPC5566                                                               */
                   7962:     POWERPC_DEF_SVR("MPC5566",
                   7963:                     CPU_POWERPC_MPC5566,      POWERPC_SVR_5566,      e200),
                   7964: #endif
                   7965: #if defined (TODO)
                   7966:     /* MPC5567                                                               */
                   7967:     POWERPC_DEF_SVR("MPC5567",
                   7968:                     CPU_POWERPC_MPC5567,      POWERPC_SVR_5567,      e200),
                   7969: #endif
                   7970:     /* e300 family                                                           */
                   7971:     /* Generic PowerPC e300 core                                             */
                   7972:     POWERPC_DEF("e300",          CPU_POWERPC_e300,                   e300),
                   7973:     /* PowerPC e300c1 core                                                   */
                   7974:     POWERPC_DEF("e300c1",        CPU_POWERPC_e300c1,                 e300),
                   7975:     /* PowerPC e300c2 core                                                   */
                   7976:     POWERPC_DEF("e300c2",        CPU_POWERPC_e300c2,                 e300),
                   7977:     /* PowerPC e300c3 core                                                   */
                   7978:     POWERPC_DEF("e300c3",        CPU_POWERPC_e300c3,                 e300),
                   7979:     /* PowerPC e300c4 core                                                   */
                   7980:     POWERPC_DEF("e300c4",        CPU_POWERPC_e300c4,                 e300),
                   7981:     /* PowerPC e300 microcontrollers                                         */
                   7982: #if defined (TODO)
                   7983:     /* MPC8313                                                               */
                   7984:     POWERPC_DEF_SVR("MPC8313",
1.1.1.7   root     7985:                     CPU_POWERPC_MPC831x,      POWERPC_SVR_8313,      e300),
1.1.1.4   root     7986: #endif
                   7987: #if defined (TODO)
                   7988:     /* MPC8313E                                                              */
                   7989:     POWERPC_DEF_SVR("MPC8313E",
1.1.1.7   root     7990:                     CPU_POWERPC_MPC831x,      POWERPC_SVR_8313E,     e300),
1.1.1.4   root     7991: #endif
                   7992: #if defined (TODO)
                   7993:     /* MPC8314                                                               */
                   7994:     POWERPC_DEF_SVR("MPC8314",
1.1.1.7   root     7995:                     CPU_POWERPC_MPC831x,      POWERPC_SVR_8314,      e300),
1.1.1.4   root     7996: #endif
                   7997: #if defined (TODO)
                   7998:     /* MPC8314E                                                              */
                   7999:     POWERPC_DEF_SVR("MPC8314E",
1.1.1.7   root     8000:                     CPU_POWERPC_MPC831x,      POWERPC_SVR_8314E,     e300),
1.1.1.4   root     8001: #endif
                   8002: #if defined (TODO)
                   8003:     /* MPC8315                                                               */
                   8004:     POWERPC_DEF_SVR("MPC8315",
1.1.1.7   root     8005:                     CPU_POWERPC_MPC831x,      POWERPC_SVR_8315,      e300),
1.1.1.4   root     8006: #endif
                   8007: #if defined (TODO)
                   8008:     /* MPC8315E                                                              */
                   8009:     POWERPC_DEF_SVR("MPC8315E",
1.1.1.7   root     8010:                     CPU_POWERPC_MPC831x,      POWERPC_SVR_8315E,     e300),
1.1.1.4   root     8011: #endif
                   8012: #if defined (TODO)
                   8013:     /* MPC8321                                                               */
                   8014:     POWERPC_DEF_SVR("MPC8321",
1.1.1.7   root     8015:                     CPU_POWERPC_MPC832x,      POWERPC_SVR_8321,      e300),
1.1.1.4   root     8016: #endif
                   8017: #if defined (TODO)
                   8018:     /* MPC8321E                                                              */
                   8019:     POWERPC_DEF_SVR("MPC8321E",
1.1.1.7   root     8020:                     CPU_POWERPC_MPC832x,      POWERPC_SVR_8321E,     e300),
1.1.1.4   root     8021: #endif
                   8022: #if defined (TODO)
                   8023:     /* MPC8323                                                               */
                   8024:     POWERPC_DEF_SVR("MPC8323",
1.1.1.7   root     8025:                     CPU_POWERPC_MPC832x,      POWERPC_SVR_8323,      e300),
1.1.1.4   root     8026: #endif
                   8027: #if defined (TODO)
                   8028:     /* MPC8323E                                                              */
                   8029:     POWERPC_DEF_SVR("MPC8323E",
1.1.1.7   root     8030:                     CPU_POWERPC_MPC832x,      POWERPC_SVR_8323E,     e300),
1.1.1.4   root     8031: #endif
1.1.1.7   root     8032:     /* MPC8343                                                               */
                   8033:     POWERPC_DEF_SVR("MPC8343",
                   8034:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8343,      e300),
1.1.1.4   root     8035:     /* MPC8343A                                                              */
                   8036:     POWERPC_DEF_SVR("MPC8343A",
1.1.1.7   root     8037:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8343A,     e300),
                   8038:     /* MPC8343E                                                              */
                   8039:     POWERPC_DEF_SVR("MPC8343E",
                   8040:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8343E,     e300),
1.1.1.4   root     8041:     /* MPC8343EA                                                             */
                   8042:     POWERPC_DEF_SVR("MPC8343EA",
1.1.1.7   root     8043:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8343EA,    e300),
                   8044:     /* MPC8347                                                               */
                   8045:     POWERPC_DEF_SVR("MPC8347",
                   8046:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347,      e300),
                   8047:     /* MPC8347T                                                              */
                   8048:     POWERPC_DEF_SVR("MPC8347T",
                   8049:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347T,     e300),
                   8050:     /* MPC8347P                                                              */
                   8051:     POWERPC_DEF_SVR("MPC8347P",
                   8052:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347P,     e300),
1.1.1.4   root     8053:     /* MPC8347A                                                              */
                   8054:     POWERPC_DEF_SVR("MPC8347A",
1.1.1.7   root     8055:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347A,     e300),
1.1.1.4   root     8056:     /* MPC8347AT                                                             */
                   8057:     POWERPC_DEF_SVR("MPC8347AT",
1.1.1.7   root     8058:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347AT,    e300),
1.1.1.4   root     8059:     /* MPC8347AP                                                             */
                   8060:     POWERPC_DEF_SVR("MPC8347AP",
1.1.1.7   root     8061:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347AP,    e300),
                   8062:     /* MPC8347E                                                              */
                   8063:     POWERPC_DEF_SVR("MPC8347E",
                   8064:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347E,     e300),
                   8065:     /* MPC8347ET                                                             */
                   8066:     POWERPC_DEF_SVR("MPC8347ET",
                   8067:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347ET,    e300),
                   8068:     /* MPC8343EP                                                             */
                   8069:     POWERPC_DEF_SVR("MPC8347EP",
                   8070:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347EP,    e300),
1.1.1.4   root     8071:     /* MPC8347EA                                                             */
                   8072:     POWERPC_DEF_SVR("MPC8347EA",
1.1.1.7   root     8073:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347EA,    e300),
1.1.1.4   root     8074:     /* MPC8347EAT                                                            */
                   8075:     POWERPC_DEF_SVR("MPC8347EAT",
1.1.1.7   root     8076:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347EAT,   e300),
1.1.1.4   root     8077:     /* MPC8343EAP                                                            */
                   8078:     POWERPC_DEF_SVR("MPC8347EAP",
1.1.1.7   root     8079:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8347EAP,   e300),
1.1.1.4   root     8080:     /* MPC8349                                                               */
                   8081:     POWERPC_DEF_SVR("MPC8349",
1.1.1.7   root     8082:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8349,      e300),
1.1.1.4   root     8083:     /* MPC8349A                                                              */
                   8084:     POWERPC_DEF_SVR("MPC8349A",
1.1.1.7   root     8085:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8349A,     e300),
1.1.1.4   root     8086:     /* MPC8349E                                                              */
                   8087:     POWERPC_DEF_SVR("MPC8349E",
1.1.1.7   root     8088:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8349E,     e300),
1.1.1.4   root     8089:     /* MPC8349EA                                                             */
                   8090:     POWERPC_DEF_SVR("MPC8349EA",
1.1.1.7   root     8091:                     CPU_POWERPC_MPC834x,      POWERPC_SVR_8349EA,    e300),
1.1.1.4   root     8092: #if defined (TODO)
                   8093:     /* MPC8358E                                                              */
                   8094:     POWERPC_DEF_SVR("MPC8358E",
1.1.1.7   root     8095:                     CPU_POWERPC_MPC835x,      POWERPC_SVR_8358E,     e300),
1.1.1.4   root     8096: #endif
                   8097: #if defined (TODO)
                   8098:     /* MPC8360E                                                              */
                   8099:     POWERPC_DEF_SVR("MPC8360E",
1.1.1.7   root     8100:                     CPU_POWERPC_MPC836x,      POWERPC_SVR_8360E,     e300),
1.1.1.4   root     8101: #endif
                   8102:     /* MPC8377                                                               */
                   8103:     POWERPC_DEF_SVR("MPC8377",
1.1.1.7   root     8104:                     CPU_POWERPC_MPC837x,      POWERPC_SVR_8377,      e300),
1.1.1.4   root     8105:     /* MPC8377E                                                              */
                   8106:     POWERPC_DEF_SVR("MPC8377E",
1.1.1.7   root     8107:                     CPU_POWERPC_MPC837x,      POWERPC_SVR_8377E,     e300),
1.1.1.4   root     8108:     /* MPC8378                                                               */
                   8109:     POWERPC_DEF_SVR("MPC8378",
1.1.1.7   root     8110:                     CPU_POWERPC_MPC837x,      POWERPC_SVR_8378,      e300),
1.1.1.4   root     8111:     /* MPC8378E                                                              */
                   8112:     POWERPC_DEF_SVR("MPC8378E",
1.1.1.7   root     8113:                     CPU_POWERPC_MPC837x,      POWERPC_SVR_8378E,     e300),
1.1.1.4   root     8114:     /* MPC8379                                                               */
                   8115:     POWERPC_DEF_SVR("MPC8379",
1.1.1.7   root     8116:                     CPU_POWERPC_MPC837x,      POWERPC_SVR_8379,      e300),
1.1.1.4   root     8117:     /* MPC8379E                                                              */
                   8118:     POWERPC_DEF_SVR("MPC8379E",
1.1.1.7   root     8119:                     CPU_POWERPC_MPC837x,      POWERPC_SVR_8379E,     e300),
1.1.1.4   root     8120:     /* e500 family                                                           */
                   8121:     /* PowerPC e500 core                                                     */
1.1.1.5   root     8122:     POWERPC_DEF("e500",          CPU_POWERPC_e500v2_v22,             e500v2),
                   8123:     /* PowerPC e500v1 core                                                   */
                   8124:     POWERPC_DEF("e500v1",        CPU_POWERPC_e500v1,                 e500v1),
1.1.1.4   root     8125:     /* PowerPC e500 v1.0 core                                                */
1.1.1.5   root     8126:     POWERPC_DEF("e500_v10",      CPU_POWERPC_e500v1_v10,             e500v1),
1.1.1.4   root     8127:     /* PowerPC e500 v2.0 core                                                */
1.1.1.5   root     8128:     POWERPC_DEF("e500_v20",      CPU_POWERPC_e500v1_v20,             e500v1),
1.1.1.4   root     8129:     /* PowerPC e500v2 core                                                   */
1.1.1.5   root     8130:     POWERPC_DEF("e500v2",        CPU_POWERPC_e500v2,                 e500v2),
1.1.1.4   root     8131:     /* PowerPC e500v2 v1.0 core                                              */
1.1.1.5   root     8132:     POWERPC_DEF("e500v2_v10",    CPU_POWERPC_e500v2_v10,             e500v2),
1.1.1.4   root     8133:     /* PowerPC e500v2 v2.0 core                                              */
1.1.1.5   root     8134:     POWERPC_DEF("e500v2_v20",    CPU_POWERPC_e500v2_v20,             e500v2),
1.1.1.4   root     8135:     /* PowerPC e500v2 v2.1 core                                              */
1.1.1.5   root     8136:     POWERPC_DEF("e500v2_v21",    CPU_POWERPC_e500v2_v21,             e500v2),
1.1.1.4   root     8137:     /* PowerPC e500v2 v2.2 core                                              */
1.1.1.5   root     8138:     POWERPC_DEF("e500v2_v22",    CPU_POWERPC_e500v2_v22,             e500v2),
1.1.1.4   root     8139:     /* PowerPC e500v2 v3.0 core                                              */
1.1.1.5   root     8140:     POWERPC_DEF("e500v2_v30",    CPU_POWERPC_e500v2_v30,             e500v2),
1.1.1.4   root     8141:     /* PowerPC e500 microcontrollers                                         */
                   8142:     /* MPC8533                                                               */
                   8143:     POWERPC_DEF_SVR("MPC8533",
1.1.1.5   root     8144:                     CPU_POWERPC_MPC8533,      POWERPC_SVR_8533,      e500v2),
1.1.1.4   root     8145:     /* MPC8533 v1.0                                                          */
                   8146:     POWERPC_DEF_SVR("MPC8533_v10",
1.1.1.5   root     8147:                     CPU_POWERPC_MPC8533_v10,  POWERPC_SVR_8533_v10,  e500v2),
1.1.1.4   root     8148:     /* MPC8533 v1.1                                                          */
                   8149:     POWERPC_DEF_SVR("MPC8533_v11",
1.1.1.5   root     8150:                     CPU_POWERPC_MPC8533_v11,  POWERPC_SVR_8533_v11,  e500v2),
1.1.1.4   root     8151:     /* MPC8533E                                                              */
                   8152:     POWERPC_DEF_SVR("MPC8533E",
1.1.1.5   root     8153:                     CPU_POWERPC_MPC8533E,     POWERPC_SVR_8533E,     e500v2),
1.1.1.4   root     8154:     /* MPC8533E v1.0                                                         */
                   8155:     POWERPC_DEF_SVR("MPC8533E_v10",
1.1.1.5   root     8156:                     CPU_POWERPC_MPC8533E_v10, POWERPC_SVR_8533E_v10, e500v2),
1.1.1.4   root     8157:     POWERPC_DEF_SVR("MPC8533E_v11",
1.1.1.5   root     8158:                     CPU_POWERPC_MPC8533E_v11, POWERPC_SVR_8533E_v11, e500v2),
1.1.1.4   root     8159:     /* MPC8540                                                               */
                   8160:     POWERPC_DEF_SVR("MPC8540",
1.1.1.5   root     8161:                     CPU_POWERPC_MPC8540,      POWERPC_SVR_8540,      e500v1),
1.1.1.4   root     8162:     /* MPC8540 v1.0                                                          */
                   8163:     POWERPC_DEF_SVR("MPC8540_v10",
1.1.1.5   root     8164:                     CPU_POWERPC_MPC8540_v10,  POWERPC_SVR_8540_v10,  e500v1),
1.1.1.4   root     8165:     /* MPC8540 v2.0                                                          */
                   8166:     POWERPC_DEF_SVR("MPC8540_v20",
1.1.1.5   root     8167:                     CPU_POWERPC_MPC8540_v20,  POWERPC_SVR_8540_v20,  e500v1),
1.1.1.4   root     8168:     /* MPC8540 v2.1                                                          */
                   8169:     POWERPC_DEF_SVR("MPC8540_v21",
1.1.1.5   root     8170:                     CPU_POWERPC_MPC8540_v21,  POWERPC_SVR_8540_v21,  e500v1),
1.1.1.4   root     8171:     /* MPC8541                                                               */
                   8172:     POWERPC_DEF_SVR("MPC8541",
1.1.1.5   root     8173:                     CPU_POWERPC_MPC8541,      POWERPC_SVR_8541,      e500v1),
1.1.1.4   root     8174:     /* MPC8541 v1.0                                                          */
                   8175:     POWERPC_DEF_SVR("MPC8541_v10",
1.1.1.5   root     8176:                     CPU_POWERPC_MPC8541_v10,  POWERPC_SVR_8541_v10,  e500v1),
1.1.1.4   root     8177:     /* MPC8541 v1.1                                                          */
                   8178:     POWERPC_DEF_SVR("MPC8541_v11",
1.1.1.5   root     8179:                     CPU_POWERPC_MPC8541_v11,  POWERPC_SVR_8541_v11,  e500v1),
1.1.1.4   root     8180:     /* MPC8541E                                                              */
                   8181:     POWERPC_DEF_SVR("MPC8541E",
1.1.1.5   root     8182:                     CPU_POWERPC_MPC8541E,     POWERPC_SVR_8541E,     e500v1),
1.1.1.4   root     8183:     /* MPC8541E v1.0                                                         */
                   8184:     POWERPC_DEF_SVR("MPC8541E_v10",
1.1.1.5   root     8185:                     CPU_POWERPC_MPC8541E_v10, POWERPC_SVR_8541E_v10, e500v1),
1.1.1.4   root     8186:     /* MPC8541E v1.1                                                         */
                   8187:     POWERPC_DEF_SVR("MPC8541E_v11",
1.1.1.5   root     8188:                     CPU_POWERPC_MPC8541E_v11, POWERPC_SVR_8541E_v11, e500v1),
1.1.1.4   root     8189:     /* MPC8543                                                               */
                   8190:     POWERPC_DEF_SVR("MPC8543",
1.1.1.5   root     8191:                     CPU_POWERPC_MPC8543,      POWERPC_SVR_8543,      e500v2),
1.1.1.4   root     8192:     /* MPC8543 v1.0                                                          */
                   8193:     POWERPC_DEF_SVR("MPC8543_v10",
1.1.1.5   root     8194:                     CPU_POWERPC_MPC8543_v10,  POWERPC_SVR_8543_v10,  e500v2),
1.1.1.4   root     8195:     /* MPC8543 v1.1                                                          */
                   8196:     POWERPC_DEF_SVR("MPC8543_v11",
1.1.1.5   root     8197:                     CPU_POWERPC_MPC8543_v11,  POWERPC_SVR_8543_v11,  e500v2),
1.1.1.4   root     8198:     /* MPC8543 v2.0                                                          */
                   8199:     POWERPC_DEF_SVR("MPC8543_v20",
1.1.1.5   root     8200:                     CPU_POWERPC_MPC8543_v20,  POWERPC_SVR_8543_v20,  e500v2),
1.1.1.4   root     8201:     /* MPC8543 v2.1                                                          */
                   8202:     POWERPC_DEF_SVR("MPC8543_v21",
1.1.1.5   root     8203:                     CPU_POWERPC_MPC8543_v21,  POWERPC_SVR_8543_v21,  e500v2),
1.1.1.4   root     8204:     /* MPC8543E                                                              */
                   8205:     POWERPC_DEF_SVR("MPC8543E",
1.1.1.5   root     8206:                     CPU_POWERPC_MPC8543E,     POWERPC_SVR_8543E,     e500v2),
1.1.1.4   root     8207:     /* MPC8543E v1.0                                                         */
                   8208:     POWERPC_DEF_SVR("MPC8543E_v10",
1.1.1.5   root     8209:                     CPU_POWERPC_MPC8543E_v10, POWERPC_SVR_8543E_v10, e500v2),
1.1.1.4   root     8210:     /* MPC8543E v1.1                                                         */
                   8211:     POWERPC_DEF_SVR("MPC8543E_v11",
1.1.1.5   root     8212:                     CPU_POWERPC_MPC8543E_v11, POWERPC_SVR_8543E_v11, e500v2),
1.1.1.4   root     8213:     /* MPC8543E v2.0                                                         */
                   8214:     POWERPC_DEF_SVR("MPC8543E_v20",
1.1.1.5   root     8215:                     CPU_POWERPC_MPC8543E_v20, POWERPC_SVR_8543E_v20, e500v2),
1.1.1.4   root     8216:     /* MPC8543E v2.1                                                         */
                   8217:     POWERPC_DEF_SVR("MPC8543E_v21",
1.1.1.5   root     8218:                     CPU_POWERPC_MPC8543E_v21, POWERPC_SVR_8543E_v21, e500v2),
1.1.1.4   root     8219:     /* MPC8544                                                               */
                   8220:     POWERPC_DEF_SVR("MPC8544",
1.1.1.5   root     8221:                     CPU_POWERPC_MPC8544,      POWERPC_SVR_8544,      e500v2),
1.1.1.4   root     8222:     /* MPC8544 v1.0                                                          */
                   8223:     POWERPC_DEF_SVR("MPC8544_v10",
1.1.1.5   root     8224:                     CPU_POWERPC_MPC8544_v10,  POWERPC_SVR_8544_v10,  e500v2),
1.1.1.4   root     8225:     /* MPC8544 v1.1                                                          */
                   8226:     POWERPC_DEF_SVR("MPC8544_v11",
1.1.1.5   root     8227:                     CPU_POWERPC_MPC8544_v11,  POWERPC_SVR_8544_v11,  e500v2),
1.1.1.4   root     8228:     /* MPC8544E                                                              */
                   8229:     POWERPC_DEF_SVR("MPC8544E",
1.1.1.5   root     8230:                     CPU_POWERPC_MPC8544E,     POWERPC_SVR_8544E,     e500v2),
1.1.1.4   root     8231:     /* MPC8544E v1.0                                                         */
                   8232:     POWERPC_DEF_SVR("MPC8544E_v10",
1.1.1.5   root     8233:                     CPU_POWERPC_MPC8544E_v10, POWERPC_SVR_8544E_v10, e500v2),
1.1.1.4   root     8234:     /* MPC8544E v1.1                                                         */
                   8235:     POWERPC_DEF_SVR("MPC8544E_v11",
1.1.1.5   root     8236:                     CPU_POWERPC_MPC8544E_v11, POWERPC_SVR_8544E_v11, e500v2),
1.1.1.4   root     8237:     /* MPC8545                                                               */
                   8238:     POWERPC_DEF_SVR("MPC8545",
1.1.1.5   root     8239:                     CPU_POWERPC_MPC8545,      POWERPC_SVR_8545,      e500v2),
1.1.1.4   root     8240:     /* MPC8545 v2.0                                                          */
                   8241:     POWERPC_DEF_SVR("MPC8545_v20",
1.1.1.5   root     8242:                     CPU_POWERPC_MPC8545_v20,  POWERPC_SVR_8545_v20,  e500v2),
1.1.1.4   root     8243:     /* MPC8545 v2.1                                                          */
                   8244:     POWERPC_DEF_SVR("MPC8545_v21",
1.1.1.5   root     8245:                     CPU_POWERPC_MPC8545_v21,  POWERPC_SVR_8545_v21,  e500v2),
1.1.1.4   root     8246:     /* MPC8545E                                                              */
                   8247:     POWERPC_DEF_SVR("MPC8545E",
1.1.1.5   root     8248:                     CPU_POWERPC_MPC8545E,     POWERPC_SVR_8545E,     e500v2),
1.1.1.4   root     8249:     /* MPC8545E v2.0                                                         */
                   8250:     POWERPC_DEF_SVR("MPC8545E_v20",
1.1.1.5   root     8251:                     CPU_POWERPC_MPC8545E_v20, POWERPC_SVR_8545E_v20, e500v2),
1.1.1.4   root     8252:     /* MPC8545E v2.1                                                         */
                   8253:     POWERPC_DEF_SVR("MPC8545E_v21",
1.1.1.5   root     8254:                     CPU_POWERPC_MPC8545E_v21, POWERPC_SVR_8545E_v21, e500v2),
1.1.1.4   root     8255:     /* MPC8547E                                                              */
                   8256:     POWERPC_DEF_SVR("MPC8547E",
1.1.1.5   root     8257:                     CPU_POWERPC_MPC8547E,     POWERPC_SVR_8547E,     e500v2),
1.1.1.4   root     8258:     /* MPC8547E v2.0                                                         */
                   8259:     POWERPC_DEF_SVR("MPC8547E_v20",
1.1.1.5   root     8260:                     CPU_POWERPC_MPC8547E_v20, POWERPC_SVR_8547E_v20, e500v2),
1.1.1.4   root     8261:     /* MPC8547E v2.1                                                         */
                   8262:     POWERPC_DEF_SVR("MPC8547E_v21",
1.1.1.5   root     8263:                     CPU_POWERPC_MPC8547E_v21, POWERPC_SVR_8547E_v21, e500v2),
1.1.1.4   root     8264:     /* MPC8548                                                               */
                   8265:     POWERPC_DEF_SVR("MPC8548",
1.1.1.5   root     8266:                     CPU_POWERPC_MPC8548,      POWERPC_SVR_8548,      e500v2),
1.1.1.4   root     8267:     /* MPC8548 v1.0                                                          */
                   8268:     POWERPC_DEF_SVR("MPC8548_v10",
1.1.1.5   root     8269:                     CPU_POWERPC_MPC8548_v10,  POWERPC_SVR_8548_v10,  e500v2),
1.1.1.4   root     8270:     /* MPC8548 v1.1                                                          */
                   8271:     POWERPC_DEF_SVR("MPC8548_v11",
1.1.1.5   root     8272:                     CPU_POWERPC_MPC8548_v11,  POWERPC_SVR_8548_v11,  e500v2),
1.1.1.4   root     8273:     /* MPC8548 v2.0                                                          */
                   8274:     POWERPC_DEF_SVR("MPC8548_v20",
1.1.1.5   root     8275:                     CPU_POWERPC_MPC8548_v20,  POWERPC_SVR_8548_v20,  e500v2),
1.1.1.4   root     8276:     /* MPC8548 v2.1                                                          */
                   8277:     POWERPC_DEF_SVR("MPC8548_v21",
1.1.1.5   root     8278:                     CPU_POWERPC_MPC8548_v21,  POWERPC_SVR_8548_v21,  e500v2),
1.1.1.4   root     8279:     /* MPC8548E                                                              */
                   8280:     POWERPC_DEF_SVR("MPC8548E",
1.1.1.5   root     8281:                     CPU_POWERPC_MPC8548E,     POWERPC_SVR_8548E,     e500v2),
1.1.1.4   root     8282:     /* MPC8548E v1.0                                                         */
                   8283:     POWERPC_DEF_SVR("MPC8548E_v10",
1.1.1.5   root     8284:                     CPU_POWERPC_MPC8548E_v10, POWERPC_SVR_8548E_v10, e500v2),
1.1.1.4   root     8285:     /* MPC8548E v1.1                                                         */
                   8286:     POWERPC_DEF_SVR("MPC8548E_v11",
1.1.1.5   root     8287:                     CPU_POWERPC_MPC8548E_v11, POWERPC_SVR_8548E_v11, e500v2),
1.1.1.4   root     8288:     /* MPC8548E v2.0                                                         */
                   8289:     POWERPC_DEF_SVR("MPC8548E_v20",
1.1.1.5   root     8290:                     CPU_POWERPC_MPC8548E_v20, POWERPC_SVR_8548E_v20, e500v2),
1.1.1.4   root     8291:     /* MPC8548E v2.1                                                         */
                   8292:     POWERPC_DEF_SVR("MPC8548E_v21",
1.1.1.5   root     8293:                     CPU_POWERPC_MPC8548E_v21, POWERPC_SVR_8548E_v21, e500v2),
1.1.1.4   root     8294:     /* MPC8555                                                               */
                   8295:     POWERPC_DEF_SVR("MPC8555",
1.1.1.5   root     8296:                     CPU_POWERPC_MPC8555,      POWERPC_SVR_8555,      e500v2),
1.1.1.4   root     8297:     /* MPC8555 v1.0                                                          */
                   8298:     POWERPC_DEF_SVR("MPC8555_v10",
1.1.1.5   root     8299:                     CPU_POWERPC_MPC8555_v10,  POWERPC_SVR_8555_v10,  e500v2),
1.1.1.4   root     8300:     /* MPC8555 v1.1                                                          */
                   8301:     POWERPC_DEF_SVR("MPC8555_v11",
1.1.1.5   root     8302:                     CPU_POWERPC_MPC8555_v11,  POWERPC_SVR_8555_v11,  e500v2),
1.1.1.4   root     8303:     /* MPC8555E                                                              */
                   8304:     POWERPC_DEF_SVR("MPC8555E",
1.1.1.5   root     8305:                     CPU_POWERPC_MPC8555E,     POWERPC_SVR_8555E,     e500v2),
1.1.1.4   root     8306:     /* MPC8555E v1.0                                                         */
                   8307:     POWERPC_DEF_SVR("MPC8555E_v10",
1.1.1.5   root     8308:                     CPU_POWERPC_MPC8555E_v10, POWERPC_SVR_8555E_v10, e500v2),
1.1.1.4   root     8309:     /* MPC8555E v1.1                                                         */
                   8310:     POWERPC_DEF_SVR("MPC8555E_v11",
1.1.1.5   root     8311:                     CPU_POWERPC_MPC8555E_v11, POWERPC_SVR_8555E_v11, e500v2),
1.1.1.4   root     8312:     /* MPC8560                                                               */
                   8313:     POWERPC_DEF_SVR("MPC8560",
1.1.1.5   root     8314:                     CPU_POWERPC_MPC8560,      POWERPC_SVR_8560,      e500v2),
1.1.1.4   root     8315:     /* MPC8560 v1.0                                                          */
                   8316:     POWERPC_DEF_SVR("MPC8560_v10",
1.1.1.5   root     8317:                     CPU_POWERPC_MPC8560_v10,  POWERPC_SVR_8560_v10,  e500v2),
1.1.1.4   root     8318:     /* MPC8560 v2.0                                                          */
                   8319:     POWERPC_DEF_SVR("MPC8560_v20",
1.1.1.5   root     8320:                     CPU_POWERPC_MPC8560_v20,  POWERPC_SVR_8560_v20,  e500v2),
1.1.1.4   root     8321:     /* MPC8560 v2.1                                                          */
                   8322:     POWERPC_DEF_SVR("MPC8560_v21",
1.1.1.5   root     8323:                     CPU_POWERPC_MPC8560_v21,  POWERPC_SVR_8560_v21,  e500v2),
1.1.1.4   root     8324:     /* MPC8567                                                               */
                   8325:     POWERPC_DEF_SVR("MPC8567",
1.1.1.5   root     8326:                     CPU_POWERPC_MPC8567,      POWERPC_SVR_8567,      e500v2),
1.1.1.4   root     8327:     /* MPC8567E                                                              */
                   8328:     POWERPC_DEF_SVR("MPC8567E",
1.1.1.5   root     8329:                     CPU_POWERPC_MPC8567E,     POWERPC_SVR_8567E,     e500v2),
1.1.1.4   root     8330:     /* MPC8568                                                               */
                   8331:     POWERPC_DEF_SVR("MPC8568",
1.1.1.5   root     8332:                     CPU_POWERPC_MPC8568,      POWERPC_SVR_8568,      e500v2),
1.1.1.4   root     8333:     /* MPC8568E                                                              */
                   8334:     POWERPC_DEF_SVR("MPC8568E",
1.1.1.5   root     8335:                     CPU_POWERPC_MPC8568E,     POWERPC_SVR_8568E,     e500v2),
1.1.1.4   root     8336:     /* MPC8572                                                               */
                   8337:     POWERPC_DEF_SVR("MPC8572",
1.1.1.5   root     8338:                     CPU_POWERPC_MPC8572,      POWERPC_SVR_8572,      e500v2),
1.1.1.4   root     8339:     /* MPC8572E                                                              */
                   8340:     POWERPC_DEF_SVR("MPC8572E",
1.1.1.5   root     8341:                     CPU_POWERPC_MPC8572E,     POWERPC_SVR_8572E,     e500v2),
1.1.1.4   root     8342:     /* e600 family                                                           */
                   8343:     /* PowerPC e600 core                                                     */
                   8344:     POWERPC_DEF("e600",          CPU_POWERPC_e600,                   7400),
                   8345:     /* PowerPC e600 microcontrollers                                         */
                   8346: #if defined (TODO)
                   8347:     /* MPC8610                                                               */
                   8348:     POWERPC_DEF_SVR("MPC8610",
                   8349:                     CPU_POWERPC_MPC8610,      POWERPC_SVR_8610,      7400),
                   8350: #endif
                   8351:     /* MPC8641                                                               */
                   8352:     POWERPC_DEF_SVR("MPC8641",
                   8353:                     CPU_POWERPC_MPC8641,      POWERPC_SVR_8641,      7400),
                   8354:     /* MPC8641D                                                              */
                   8355:     POWERPC_DEF_SVR("MPC8641D",
                   8356:                     CPU_POWERPC_MPC8641D,     POWERPC_SVR_8641D,     7400),
                   8357:     /* 32 bits "classic" PowerPC                                             */
                   8358:     /* PowerPC 6xx family                                                    */
                   8359:     /* PowerPC 601                                                           */
                   8360:     POWERPC_DEF("601",           CPU_POWERPC_601,                    601v),
                   8361:     /* PowerPC 601v0                                                         */
                   8362:     POWERPC_DEF("601_v0",        CPU_POWERPC_601_v0,                 601),
                   8363:     /* PowerPC 601v1                                                         */
                   8364:     POWERPC_DEF("601_v1",        CPU_POWERPC_601_v1,                 601),
                   8365:     /* PowerPC 601v                                                          */
                   8366:     POWERPC_DEF("601v",          CPU_POWERPC_601v,                   601v),
                   8367:     /* PowerPC 601v2                                                         */
                   8368:     POWERPC_DEF("601_v2",        CPU_POWERPC_601_v2,                 601v),
                   8369:     /* PowerPC 602                                                           */
                   8370:     POWERPC_DEF("602",           CPU_POWERPC_602,                    602),
                   8371:     /* PowerPC 603                                                           */
                   8372:     POWERPC_DEF("603",           CPU_POWERPC_603,                    603),
                   8373:     /* Code name for PowerPC 603                                             */
                   8374:     POWERPC_DEF("Vanilla",       CPU_POWERPC_603,                    603),
                   8375:     /* PowerPC 603e (aka PID6)                                               */
                   8376:     POWERPC_DEF("603e",          CPU_POWERPC_603E,                   603E),
                   8377:     /* Code name for PowerPC 603e                                            */
                   8378:     POWERPC_DEF("Stretch",       CPU_POWERPC_603E,                   603E),
                   8379:     /* PowerPC 603e v1.1                                                     */
                   8380:     POWERPC_DEF("603e_v1.1",     CPU_POWERPC_603E_v11,               603E),
                   8381:     /* PowerPC 603e v1.2                                                     */
                   8382:     POWERPC_DEF("603e_v1.2",     CPU_POWERPC_603E_v12,               603E),
                   8383:     /* PowerPC 603e v1.3                                                     */
                   8384:     POWERPC_DEF("603e_v1.3",     CPU_POWERPC_603E_v13,               603E),
                   8385:     /* PowerPC 603e v1.4                                                     */
                   8386:     POWERPC_DEF("603e_v1.4",     CPU_POWERPC_603E_v14,               603E),
                   8387:     /* PowerPC 603e v2.2                                                     */
                   8388:     POWERPC_DEF("603e_v2.2",     CPU_POWERPC_603E_v22,               603E),
                   8389:     /* PowerPC 603e v3                                                       */
                   8390:     POWERPC_DEF("603e_v3",       CPU_POWERPC_603E_v3,                603E),
                   8391:     /* PowerPC 603e v4                                                       */
                   8392:     POWERPC_DEF("603e_v4",       CPU_POWERPC_603E_v4,                603E),
                   8393:     /* PowerPC 603e v4.1                                                     */
                   8394:     POWERPC_DEF("603e_v4.1",     CPU_POWERPC_603E_v41,               603E),
                   8395:     /* PowerPC 603e (aka PID7)                                               */
                   8396:     POWERPC_DEF("603e7",         CPU_POWERPC_603E7,                  603E),
                   8397:     /* PowerPC 603e7t                                                        */
                   8398:     POWERPC_DEF("603e7t",        CPU_POWERPC_603E7t,                 603E),
                   8399:     /* PowerPC 603e7v                                                        */
                   8400:     POWERPC_DEF("603e7v",        CPU_POWERPC_603E7v,                 603E),
                   8401:     /* Code name for PowerPC 603ev                                           */
                   8402:     POWERPC_DEF("Vaillant",      CPU_POWERPC_603E7v,                 603E),
                   8403:     /* PowerPC 603e7v1                                                       */
                   8404:     POWERPC_DEF("603e7v1",       CPU_POWERPC_603E7v1,                603E),
                   8405:     /* PowerPC 603e7v2                                                       */
                   8406:     POWERPC_DEF("603e7v2",       CPU_POWERPC_603E7v2,                603E),
                   8407:     /* PowerPC 603p (aka PID7v)                                              */
                   8408:     POWERPC_DEF("603p",          CPU_POWERPC_603P,                   603E),
                   8409:     /* PowerPC 603r (aka PID7t)                                              */
                   8410:     POWERPC_DEF("603r",          CPU_POWERPC_603R,                   603E),
                   8411:     /* Code name for PowerPC 603r                                            */
                   8412:     POWERPC_DEF("Goldeneye",     CPU_POWERPC_603R,                   603E),
                   8413:     /* PowerPC 604                                                           */
                   8414:     POWERPC_DEF("604",           CPU_POWERPC_604,                    604),
                   8415:     /* PowerPC 604e (aka PID9)                                               */
                   8416:     POWERPC_DEF("604e",          CPU_POWERPC_604E,                   604E),
                   8417:     /* Code name for PowerPC 604e                                            */
                   8418:     POWERPC_DEF("Sirocco",       CPU_POWERPC_604E,                   604E),
                   8419:     /* PowerPC 604e v1.0                                                     */
                   8420:     POWERPC_DEF("604e_v1.0",     CPU_POWERPC_604E_v10,               604E),
                   8421:     /* PowerPC 604e v2.2                                                     */
                   8422:     POWERPC_DEF("604e_v2.2",     CPU_POWERPC_604E_v22,               604E),
                   8423:     /* PowerPC 604e v2.4                                                     */
                   8424:     POWERPC_DEF("604e_v2.4",     CPU_POWERPC_604E_v24,               604E),
                   8425:     /* PowerPC 604r (aka PIDA)                                               */
                   8426:     POWERPC_DEF("604r",          CPU_POWERPC_604R,                   604E),
                   8427:     /* Code name for PowerPC 604r                                            */
                   8428:     POWERPC_DEF("Mach5",         CPU_POWERPC_604R,                   604E),
                   8429: #if defined(TODO)
                   8430:     /* PowerPC 604ev                                                         */
                   8431:     POWERPC_DEF("604ev",         CPU_POWERPC_604EV,                  604E),
                   8432: #endif
                   8433:     /* PowerPC 7xx family                                                    */
                   8434:     /* Generic PowerPC 740 (G3)                                              */
                   8435:     POWERPC_DEF("740",           CPU_POWERPC_7x0,                    740),
                   8436:     /* Code name for PowerPC 740                                             */
                   8437:     POWERPC_DEF("Arthur",        CPU_POWERPC_7x0,                    740),
                   8438:     /* Generic PowerPC 750 (G3)                                              */
                   8439:     POWERPC_DEF("750",           CPU_POWERPC_7x0,                    750),
                   8440:     /* Code name for PowerPC 750                                             */
                   8441:     POWERPC_DEF("Typhoon",       CPU_POWERPC_7x0,                    750),
                   8442:     /* PowerPC 740/750 is also known as G3                                   */
                   8443:     POWERPC_DEF("G3",            CPU_POWERPC_7x0,                    750),
                   8444:     /* PowerPC 740 v1.0 (G3)                                                 */
                   8445:     POWERPC_DEF("740_v1.0",      CPU_POWERPC_7x0_v10,                740),
                   8446:     /* PowerPC 750 v1.0 (G3)                                                 */
                   8447:     POWERPC_DEF("750_v1.0",      CPU_POWERPC_7x0_v10,                750),
                   8448:     /* PowerPC 740 v2.0 (G3)                                                 */
                   8449:     POWERPC_DEF("740_v2.0",      CPU_POWERPC_7x0_v20,                740),
                   8450:     /* PowerPC 750 v2.0 (G3)                                                 */
                   8451:     POWERPC_DEF("750_v2.0",      CPU_POWERPC_7x0_v20,                750),
                   8452:     /* PowerPC 740 v2.1 (G3)                                                 */
                   8453:     POWERPC_DEF("740_v2.1",      CPU_POWERPC_7x0_v21,                740),
                   8454:     /* PowerPC 750 v2.1 (G3)                                                 */
                   8455:     POWERPC_DEF("750_v2.1",      CPU_POWERPC_7x0_v21,                750),
                   8456:     /* PowerPC 740 v2.2 (G3)                                                 */
                   8457:     POWERPC_DEF("740_v2.2",      CPU_POWERPC_7x0_v22,                740),
                   8458:     /* PowerPC 750 v2.2 (G3)                                                 */
                   8459:     POWERPC_DEF("750_v2.2",      CPU_POWERPC_7x0_v22,                750),
                   8460:     /* PowerPC 740 v3.0 (G3)                                                 */
                   8461:     POWERPC_DEF("740_v3.0",      CPU_POWERPC_7x0_v30,                740),
                   8462:     /* PowerPC 750 v3.0 (G3)                                                 */
                   8463:     POWERPC_DEF("750_v3.0",      CPU_POWERPC_7x0_v30,                750),
                   8464:     /* PowerPC 740 v3.1 (G3)                                                 */
                   8465:     POWERPC_DEF("740_v3.1",      CPU_POWERPC_7x0_v31,                740),
                   8466:     /* PowerPC 750 v3.1 (G3)                                                 */
                   8467:     POWERPC_DEF("750_v3.1",      CPU_POWERPC_7x0_v31,                750),
                   8468:     /* PowerPC 740E (G3)                                                     */
                   8469:     POWERPC_DEF("740e",          CPU_POWERPC_740E,                   740),
                   8470:     /* PowerPC 750E (G3)                                                     */
                   8471:     POWERPC_DEF("750e",          CPU_POWERPC_750E,                   750),
                   8472:     /* PowerPC 740P (G3)                                                     */
                   8473:     POWERPC_DEF("740p",          CPU_POWERPC_7x0P,                   740),
                   8474:     /* PowerPC 750P (G3)                                                     */
                   8475:     POWERPC_DEF("750p",          CPU_POWERPC_7x0P,                   750),
                   8476:     /* Code name for PowerPC 740P/750P (G3)                                  */
                   8477:     POWERPC_DEF("Conan/Doyle",   CPU_POWERPC_7x0P,                   750),
                   8478:     /* PowerPC 750CL (G3 embedded)                                           */
                   8479:     POWERPC_DEF("750cl",         CPU_POWERPC_750CL,                  750cl),
                   8480:     /* PowerPC 750CL v1.0                                                    */
                   8481:     POWERPC_DEF("750cl_v1.0",    CPU_POWERPC_750CL_v10,              750cl),
                   8482:     /* PowerPC 750CL v2.0                                                    */
                   8483:     POWERPC_DEF("750cl_v2.0",    CPU_POWERPC_750CL_v20,              750cl),
                   8484:     /* PowerPC 750CX (G3 embedded)                                           */
                   8485:     POWERPC_DEF("750cx",         CPU_POWERPC_750CX,                  750cx),
                   8486:     /* PowerPC 750CX v1.0 (G3 embedded)                                      */
                   8487:     POWERPC_DEF("750cx_v1.0",    CPU_POWERPC_750CX_v10,              750cx),
                   8488:     /* PowerPC 750CX v2.1 (G3 embedded)                                      */
                   8489:     POWERPC_DEF("750cx_v2.0",    CPU_POWERPC_750CX_v20,              750cx),
                   8490:     /* PowerPC 750CX v2.1 (G3 embedded)                                      */
                   8491:     POWERPC_DEF("750cx_v2.1",    CPU_POWERPC_750CX_v21,              750cx),
                   8492:     /* PowerPC 750CX v2.2 (G3 embedded)                                      */
                   8493:     POWERPC_DEF("750cx_v2.2",    CPU_POWERPC_750CX_v22,              750cx),
                   8494:     /* PowerPC 750CXe (G3 embedded)                                          */
                   8495:     POWERPC_DEF("750cxe",        CPU_POWERPC_750CXE,                 750cx),
                   8496:     /* PowerPC 750CXe v2.1 (G3 embedded)                                     */
                   8497:     POWERPC_DEF("750cxe_v2.1",   CPU_POWERPC_750CXE_v21,             750cx),
                   8498:     /* PowerPC 750CXe v2.2 (G3 embedded)                                     */
                   8499:     POWERPC_DEF("750cxe_v2.2",   CPU_POWERPC_750CXE_v22,             750cx),
                   8500:     /* PowerPC 750CXe v2.3 (G3 embedded)                                     */
                   8501:     POWERPC_DEF("750cxe_v2.3",   CPU_POWERPC_750CXE_v23,             750cx),
                   8502:     /* PowerPC 750CXe v2.4 (G3 embedded)                                     */
                   8503:     POWERPC_DEF("750cxe_v2.4",   CPU_POWERPC_750CXE_v24,             750cx),
                   8504:     /* PowerPC 750CXe v2.4b (G3 embedded)                                    */
                   8505:     POWERPC_DEF("750cxe_v2.4b",  CPU_POWERPC_750CXE_v24b,            750cx),
                   8506:     /* PowerPC 750CXe v3.0 (G3 embedded)                                     */
                   8507:     POWERPC_DEF("750cxe_v3.0",   CPU_POWERPC_750CXE_v30,             750cx),
                   8508:     /* PowerPC 750CXe v3.1 (G3 embedded)                                     */
                   8509:     POWERPC_DEF("750cxe_v3.1",   CPU_POWERPC_750CXE_v31,             750cx),
                   8510:     /* PowerPC 750CXe v3.1b (G3 embedded)                                    */
                   8511:     POWERPC_DEF("750cxe_v3.1b",  CPU_POWERPC_750CXE_v31b,            750cx),
                   8512:     /* PowerPC 750CXr (G3 embedded)                                          */
                   8513:     POWERPC_DEF("750cxr",        CPU_POWERPC_750CXR,                 750cx),
                   8514:     /* PowerPC 750FL (G3 embedded)                                           */
                   8515:     POWERPC_DEF("750fl",         CPU_POWERPC_750FL,                  750fx),
                   8516:     /* PowerPC 750FX (G3 embedded)                                           */
                   8517:     POWERPC_DEF("750fx",         CPU_POWERPC_750FX,                  750fx),
                   8518:     /* PowerPC 750FX v1.0 (G3 embedded)                                      */
                   8519:     POWERPC_DEF("750fx_v1.0",    CPU_POWERPC_750FX_v10,              750fx),
                   8520:     /* PowerPC 750FX v2.0 (G3 embedded)                                      */
                   8521:     POWERPC_DEF("750fx_v2.0",    CPU_POWERPC_750FX_v20,              750fx),
                   8522:     /* PowerPC 750FX v2.1 (G3 embedded)                                      */
                   8523:     POWERPC_DEF("750fx_v2.1",    CPU_POWERPC_750FX_v21,              750fx),
                   8524:     /* PowerPC 750FX v2.2 (G3 embedded)                                      */
                   8525:     POWERPC_DEF("750fx_v2.2",    CPU_POWERPC_750FX_v22,              750fx),
                   8526:     /* PowerPC 750FX v2.3 (G3 embedded)                                      */
                   8527:     POWERPC_DEF("750fx_v2.3",    CPU_POWERPC_750FX_v23,              750fx),
                   8528:     /* PowerPC 750GL (G3 embedded)                                           */
                   8529:     POWERPC_DEF("750gl",         CPU_POWERPC_750GL,                  750gx),
                   8530:     /* PowerPC 750GX (G3 embedded)                                           */
                   8531:     POWERPC_DEF("750gx",         CPU_POWERPC_750GX,                  750gx),
                   8532:     /* PowerPC 750GX v1.0 (G3 embedded)                                      */
                   8533:     POWERPC_DEF("750gx_v1.0",    CPU_POWERPC_750GX_v10,              750gx),
                   8534:     /* PowerPC 750GX v1.1 (G3 embedded)                                      */
                   8535:     POWERPC_DEF("750gx_v1.1",    CPU_POWERPC_750GX_v11,              750gx),
                   8536:     /* PowerPC 750GX v1.2 (G3 embedded)                                      */
                   8537:     POWERPC_DEF("750gx_v1.2",    CPU_POWERPC_750GX_v12,              750gx),
                   8538:     /* PowerPC 750L (G3 embedded)                                            */
                   8539:     POWERPC_DEF("750l",          CPU_POWERPC_750L,                   750),
                   8540:     /* Code name for PowerPC 750L (G3 embedded)                              */
                   8541:     POWERPC_DEF("LoneStar",      CPU_POWERPC_750L,                   750),
                   8542:     /* PowerPC 750L v2.0 (G3 embedded)                                       */
                   8543:     POWERPC_DEF("750l_v2.0",     CPU_POWERPC_750L_v20,               750),
                   8544:     /* PowerPC 750L v2.1 (G3 embedded)                                       */
                   8545:     POWERPC_DEF("750l_v2.1",     CPU_POWERPC_750L_v21,               750),
                   8546:     /* PowerPC 750L v2.2 (G3 embedded)                                       */
                   8547:     POWERPC_DEF("750l_v2.2",     CPU_POWERPC_750L_v22,               750),
                   8548:     /* PowerPC 750L v3.0 (G3 embedded)                                       */
                   8549:     POWERPC_DEF("750l_v3.0",     CPU_POWERPC_750L_v30,               750),
                   8550:     /* PowerPC 750L v3.2 (G3 embedded)                                       */
                   8551:     POWERPC_DEF("750l_v3.2",     CPU_POWERPC_750L_v32,               750),
                   8552:     /* Generic PowerPC 745                                                   */
                   8553:     POWERPC_DEF("745",           CPU_POWERPC_7x5,                    745),
                   8554:     /* Generic PowerPC 755                                                   */
                   8555:     POWERPC_DEF("755",           CPU_POWERPC_7x5,                    755),
                   8556:     /* Code name for PowerPC 745/755                                         */
                   8557:     POWERPC_DEF("Goldfinger",    CPU_POWERPC_7x5,                    755),
                   8558:     /* PowerPC 745 v1.0                                                      */
                   8559:     POWERPC_DEF("745_v1.0",      CPU_POWERPC_7x5_v10,                745),
                   8560:     /* PowerPC 755 v1.0                                                      */
                   8561:     POWERPC_DEF("755_v1.0",      CPU_POWERPC_7x5_v10,                755),
                   8562:     /* PowerPC 745 v1.1                                                      */
                   8563:     POWERPC_DEF("745_v1.1",      CPU_POWERPC_7x5_v11,                745),
                   8564:     /* PowerPC 755 v1.1                                                      */
                   8565:     POWERPC_DEF("755_v1.1",      CPU_POWERPC_7x5_v11,                755),
                   8566:     /* PowerPC 745 v2.0                                                      */
                   8567:     POWERPC_DEF("745_v2.0",      CPU_POWERPC_7x5_v20,                745),
                   8568:     /* PowerPC 755 v2.0                                                      */
                   8569:     POWERPC_DEF("755_v2.0",      CPU_POWERPC_7x5_v20,                755),
                   8570:     /* PowerPC 745 v2.1                                                      */
                   8571:     POWERPC_DEF("745_v2.1",      CPU_POWERPC_7x5_v21,                745),
                   8572:     /* PowerPC 755 v2.1                                                      */
                   8573:     POWERPC_DEF("755_v2.1",      CPU_POWERPC_7x5_v21,                755),
                   8574:     /* PowerPC 745 v2.2                                                      */
                   8575:     POWERPC_DEF("745_v2.2",      CPU_POWERPC_7x5_v22,                745),
                   8576:     /* PowerPC 755 v2.2                                                      */
                   8577:     POWERPC_DEF("755_v2.2",      CPU_POWERPC_7x5_v22,                755),
                   8578:     /* PowerPC 745 v2.3                                                      */
                   8579:     POWERPC_DEF("745_v2.3",      CPU_POWERPC_7x5_v23,                745),
                   8580:     /* PowerPC 755 v2.3                                                      */
                   8581:     POWERPC_DEF("755_v2.3",      CPU_POWERPC_7x5_v23,                755),
                   8582:     /* PowerPC 745 v2.4                                                      */
                   8583:     POWERPC_DEF("745_v2.4",      CPU_POWERPC_7x5_v24,                745),
                   8584:     /* PowerPC 755 v2.4                                                      */
                   8585:     POWERPC_DEF("755_v2.4",      CPU_POWERPC_7x5_v24,                755),
                   8586:     /* PowerPC 745 v2.5                                                      */
                   8587:     POWERPC_DEF("745_v2.5",      CPU_POWERPC_7x5_v25,                745),
                   8588:     /* PowerPC 755 v2.5                                                      */
                   8589:     POWERPC_DEF("755_v2.5",      CPU_POWERPC_7x5_v25,                755),
                   8590:     /* PowerPC 745 v2.6                                                      */
                   8591:     POWERPC_DEF("745_v2.6",      CPU_POWERPC_7x5_v26,                745),
                   8592:     /* PowerPC 755 v2.6                                                      */
                   8593:     POWERPC_DEF("755_v2.6",      CPU_POWERPC_7x5_v26,                755),
                   8594:     /* PowerPC 745 v2.7                                                      */
                   8595:     POWERPC_DEF("745_v2.7",      CPU_POWERPC_7x5_v27,                745),
                   8596:     /* PowerPC 755 v2.7                                                      */
                   8597:     POWERPC_DEF("755_v2.7",      CPU_POWERPC_7x5_v27,                755),
                   8598:     /* PowerPC 745 v2.8                                                      */
                   8599:     POWERPC_DEF("745_v2.8",      CPU_POWERPC_7x5_v28,                745),
                   8600:     /* PowerPC 755 v2.8                                                      */
                   8601:     POWERPC_DEF("755_v2.8",      CPU_POWERPC_7x5_v28,                755),
                   8602: #if defined (TODO)
                   8603:     /* PowerPC 745P (G3)                                                     */
                   8604:     POWERPC_DEF("745p",          CPU_POWERPC_7x5P,                   745),
                   8605:     /* PowerPC 755P (G3)                                                     */
                   8606:     POWERPC_DEF("755p",          CPU_POWERPC_7x5P,                   755),
                   8607: #endif
                   8608:     /* PowerPC 74xx family                                                   */
                   8609:     /* PowerPC 7400 (G4)                                                     */
                   8610:     POWERPC_DEF("7400",          CPU_POWERPC_7400,                   7400),
                   8611:     /* Code name for PowerPC 7400                                            */
                   8612:     POWERPC_DEF("Max",           CPU_POWERPC_7400,                   7400),
                   8613:     /* PowerPC 74xx is also well known as G4                                 */
                   8614:     POWERPC_DEF("G4",            CPU_POWERPC_7400,                   7400),
                   8615:     /* PowerPC 7400 v1.0 (G4)                                                */
                   8616:     POWERPC_DEF("7400_v1.0",     CPU_POWERPC_7400_v10,               7400),
                   8617:     /* PowerPC 7400 v1.1 (G4)                                                */
                   8618:     POWERPC_DEF("7400_v1.1",     CPU_POWERPC_7400_v11,               7400),
                   8619:     /* PowerPC 7400 v2.0 (G4)                                                */
                   8620:     POWERPC_DEF("7400_v2.0",     CPU_POWERPC_7400_v20,               7400),
                   8621:     /* PowerPC 7400 v2.1 (G4)                                                */
                   8622:     POWERPC_DEF("7400_v2.1",     CPU_POWERPC_7400_v21,               7400),
                   8623:     /* PowerPC 7400 v2.2 (G4)                                                */
                   8624:     POWERPC_DEF("7400_v2.2",     CPU_POWERPC_7400_v22,               7400),
                   8625:     /* PowerPC 7400 v2.6 (G4)                                                */
                   8626:     POWERPC_DEF("7400_v2.6",     CPU_POWERPC_7400_v26,               7400),
                   8627:     /* PowerPC 7400 v2.7 (G4)                                                */
                   8628:     POWERPC_DEF("7400_v2.7",     CPU_POWERPC_7400_v27,               7400),
                   8629:     /* PowerPC 7400 v2.8 (G4)                                                */
                   8630:     POWERPC_DEF("7400_v2.8",     CPU_POWERPC_7400_v28,               7400),
                   8631:     /* PowerPC 7400 v2.9 (G4)                                                */
                   8632:     POWERPC_DEF("7400_v2.9",     CPU_POWERPC_7400_v29,               7400),
                   8633:     /* PowerPC 7410 (G4)                                                     */
                   8634:     POWERPC_DEF("7410",          CPU_POWERPC_7410,                   7410),
                   8635:     /* Code name for PowerPC 7410                                            */
                   8636:     POWERPC_DEF("Nitro",         CPU_POWERPC_7410,                   7410),
                   8637:     /* PowerPC 7410 v1.0 (G4)                                                */
                   8638:     POWERPC_DEF("7410_v1.0",     CPU_POWERPC_7410_v10,               7410),
                   8639:     /* PowerPC 7410 v1.1 (G4)                                                */
                   8640:     POWERPC_DEF("7410_v1.1",     CPU_POWERPC_7410_v11,               7410),
                   8641:     /* PowerPC 7410 v1.2 (G4)                     &nb